期刊文献+
共找到33篇文章
< 1 2 >
每页显示 20 50 100
MPEG2视频芯片IDCT的一种VLSI实现方案 被引量:1
1
作者 李鹏 戎蒙恬 +1 位作者 董威 吴钰炎 《计算机工程》 CAS CSCD 北大核心 2004年第14期161-162,165,共3页
介绍了一种2-D × 8 8 IDCT处理器系统的ASIC架构,采用分布算法、并行结构、流水线设计。对于常用的ROM查找表实现方案,该文提出了一种以寄存器、加法器构建的替代电路的新方案,同样省去了乘法器,避免了使用ROM,且硬件... 介绍了一种2-D × 8 8 IDCT处理器系统的ASIC架构,采用分布算法、并行结构、流水线设计。对于常用的ROM查找表实现方案,该文提出了一种以寄存器、加法器构建的替代电路的新方案,同样省去了乘法器,避免了使用ROM,且硬件代价与使用ROM相比还略有减小,最终提高了数据的吞吐量,达到2.4GB/s,满足了MP@HL标准的HDTV的108MHz的频率要求,而同样工艺条件下采用ROM查找表则只能达到90MHz的频率。 展开更多
关键词 逆离散余弦变换 流水线 idct/dct 查找表(LUT) 分布算法
下载PDF
一种新型2-DCT/IDCT结构的设计与实现 被引量:4
2
作者 傅宇卓 王嘉芳 胡铭曾 《电子学报》 EI CAS CSCD 北大核心 2002年第12A期2126-2129,共4页
本文根据MPEG-2视频编码的特点,设计了仅由一个1-DCT核完成的2-DCT/IDCT结构,该结构的转换矩阵通过SRAM实现,具备双端口的输入输出,数据吞吐率较高,能够有效节省芯片面积.1-DCT核由7个乘法器组成,乘法器可以根据计算速度的快慢灵活设计... 本文根据MPEG-2视频编码的特点,设计了仅由一个1-DCT核完成的2-DCT/IDCT结构,该结构的转换矩阵通过SRAM实现,具备双端口的输入输出,数据吞吐率较高,能够有效节省芯片面积.1-DCT核由7个乘法器组成,乘法器可以根据计算速度的快慢灵活设计.为了解决双端口无冲突的存储访问,提出了一个数据排列方案.由于乘法器的乘数之一为常数,我们设计了一种常数修改方案能够有效的降低成法器的硬件开销.该2-DCT/IDCT结构通过了FPGA验证,具有较强的工程实用价值. 展开更多
关键词 2-dct/idct结构 乘法器 FPGA验证 图像压缩 视频编码
下载PDF
基于全相位DCT/IDCT内插的去马赛克算法 被引量:4
3
作者 李莉 侯正信 +1 位作者 王成优 何凡 《光电工程》 EI CAS CSCD 北大核心 2008年第12期96-100,共5页
针对消费类摄像设备中的马赛克问题,本文提出了一种基于全相位DCT/IDCT内插滤波器的色差空间去马赛克算法。该方法根据三种颜色图像之间的相关性及采样特点,采用全相位IDCT菱形半带滤波器实现了绿色图像重构,并用全相位延拓DCT内插滤波... 针对消费类摄像设备中的马赛克问题,本文提出了一种基于全相位DCT/IDCT内插滤波器的色差空间去马赛克算法。该方法根据三种颜色图像之间的相关性及采样特点,采用全相位IDCT菱形半带滤波器实现了绿色图像重构,并用全相位延拓DCT内插滤波器实现了红绿色差和蓝绿色差的重构。其中全相位IDCT内插滤波器是纯二维滤波器,且能够直接实现五点梅花形采样矩阵与矩形采样矩阵之间的转换。而全相位延拓DCT内插滤波器能够有效地抑制FIR滤波器的吉布斯效应。实验结果表明,本文算法比双线性内插算法重构图像PSNR最多高6dB,能够保留更多的图像边缘细节,且比自适应算法运算效率高。 展开更多
关键词 去马赛克 内插 全相位滤波器 Bayer模式 dct/idct
下载PDF
一种基于高度并行结构的二维DCT/IDCT处理器设计 被引量:9
4
作者 刘锋 代国定 庄奕琪 《电路与系统学报》 CSCD 2003年第3期87-92,共6页
本文介绍一种适用于MPEG-4视频简单层(Simple Profile Layer1-3)压缩编码的二维88 DCT/IDCT处理器设计,该处理器设计充分利用DCT与IDCT的相似性及算法对称性,用高度的并行结构来加快处理速度,采用一维DCT/IDCT单元复用的方式来实现二维D... 本文介绍一种适用于MPEG-4视频简单层(Simple Profile Layer1-3)压缩编码的二维88 DCT/IDCT处理器设计,该处理器设计充分利用DCT与IDCT的相似性及算法对称性,用高度的并行结构来加快处理速度,采用一维DCT/IDCT单元复用的方式来实现二维DCT/IDCT运算和简化的乘法器设计,在满足处理速度和精度要求的基础上,利用较少的晶体管数目实现了一种高性能二维DCT/IDCT处理器。 展开更多
关键词 dct idct MPEG-4 视频压缩编码
下载PDF
一种用于MPEG的IDCT算法 被引量:2
5
作者 周汀 闵昊 章倩苓 《计算机学报》 EI CSCD 北大核心 1997年第12期1112-1118,共7页
离散余弦变换(DCT)及其逆变换(IDCT)广泛应用于图像编码系统中.在本文中,我们提出了一种针对MPEG特点的IDCT实现算法.根据MPEG中DCT系数的分布特性和IDCT算法的对称性质,我们可以采用同一运算结构计... 离散余弦变换(DCT)及其逆变换(IDCT)广泛应用于图像编码系统中.在本文中,我们提出了一种针对MPEG特点的IDCT实现算法.根据MPEG中DCT系数的分布特性和IDCT算法的对称性质,我们可以采用同一运算结构计算不同的频率分量,从而减小系统的实现复杂度.测试结果表明,当采用该算法时,在运算速度下降约14%的情况下,IDCT的VLSI实现规模约下降为1/3. 展开更多
关键词 图像编码 MPEG Ldct算法 图像处理
下载PDF
一种基于Wallace树的分散式DCT/IDCT体系结构 被引量:2
6
作者 黎铁军 王爱平 李思昆 《国防科技大学学报》 EI CAS CSCD 北大核心 2006年第1期68-72,共5页
提出了一种新的基于Wallace树的分散式DCT/IDCT体系结构。它不依赖于ROM和乘法器,用面积开销低的加法器、移位器和4-2压缩器,实现了乘法密集的DCT/IDCT算法。该体系结构在SMIC 0.18μm工艺上进行了设计和综合,可以达到100Mpixels/s的吞... 提出了一种新的基于Wallace树的分散式DCT/IDCT体系结构。它不依赖于ROM和乘法器,用面积开销低的加法器、移位器和4-2压缩器,实现了乘法密集的DCT/IDCT算法。该体系结构在SMIC 0.18μm工艺上进行了设计和综合,可以达到100Mpixels/s的吞吐率,只消耗了36 141个晶体管和1024bits转换存储器,时序—面积性能较已有的体系结构有了显著的改善。 展开更多
关键词 MPEG dct idct WALLACE树 体系结构
下载PDF
多维DCT/IDCT立体类蝶形算法及其单元式通道结构 被引量:2
7
作者 刘媛媛 陈贺新 +1 位作者 赵岩 杨楚皙 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2016年第6期2094-2102,共9页
为了匹配离散余弦变换(DCT)算法不同大小分块,实现不同维度DCT结构的兼容性,提出了一种多维DCT立体类蝶形算法,并对其单元式通道结构进行研究。首先,根据DCT理论,以"张量积"运算为基础,介绍了DCT及其反变换IDCT立体类蝶形算... 为了匹配离散余弦变换(DCT)算法不同大小分块,实现不同维度DCT结构的兼容性,提出了一种多维DCT立体类蝶形算法,并对其单元式通道结构进行研究。首先,根据DCT理论,以"张量积"运算为基础,介绍了DCT及其反变换IDCT立体类蝶形算法理论原理,给出了多维算法推导。然后,以DCT/IDCT立体类蝶形算法数学运算为理论基础,从一维引申至多维立体类蝶形图形式,并根据多维与一维的关系,以一维单元式通道结构为基础,提出多维单元式通道结构。实验结果表明:本文算法仅需要传统算法中50%的加法器和约30%的乘法器;算法耗时与分块大小和维度有关,在从三维到五维的实验耗时检测中,本文算法耗时不超过普通DCT算法耗时的10%,具有速度快、复杂度低、多维兼容性的特点。 展开更多
关键词 信息处理技术 dct/idct 多维立体 蝶形算法 通道式结构
下载PDF
基于行列变换结构的2-DCT/IDCT的误差分析 被引量:1
8
作者 傅宇卓 王嘉芳 胡铭曾 《小型微型计算机系统》 CSCD 北大核心 2004年第7期1286-1289,共4页
提出一种新的基于行列变换结构的 2 - DCT/ IDCT误差模型 .利用该模型得到的计算 2 - DCT/ IDCT的误差公式 ,能够告知 2 - DCT/ IDCT结构各部件的字长对整体计算的误差贡献 .本文根据该误差模型 ,具体计算了基于行列变换结构的既符合 I... 提出一种新的基于行列变换结构的 2 - DCT/ IDCT误差模型 .利用该模型得到的计算 2 - DCT/ IDCT的误差公式 ,能够告知 2 - DCT/ IDCT结构各部件的字长对整体计算的误差贡献 .本文根据该误差模型 ,具体计算了基于行列变换结构的既符合 IDCT有穷字长标准 ,又能够尽可能降低硬件开销的 2 - DCT/ IDCT各部件字长 。 展开更多
关键词 2-dct/idct 误差模型 行列变换
下载PDF
基于FPGA和2位串行分布式算法的实时高速二维DCT/IDCT处理器研制 被引量:2
9
作者 向晖 滕建辅 王承宁 《电子科学学刊》 CSCD 1999年第6期797-805,共9页
本文在W.Li(1991)循环斜卷积算法和分布式算法的基础上,通过软件模拟和具体硬件设计,利用FPGA完成了可用于高清晰度电视核心解码器及其它信号与信息处理系统的8×8二维DCT/IDCT处理器的全部电路设计工作。它采用一根信号线控制计算D... 本文在W.Li(1991)循环斜卷积算法和分布式算法的基础上,通过软件模拟和具体硬件设计,利用FPGA完成了可用于高清晰度电视核心解码器及其它信号与信息处理系统的8×8二维DCT/IDCT处理器的全部电路设计工作。它采用一根信号线控制计算DCT/IDCT,其输入、输出为12位,内部数据线及内部参数均为16位。 展开更多
关键词 二维dct/idct 处理器 分布式算法
下载PDF
二维DCT/IDCT在红外图像预处理中的应用
10
作者 胡耀祖 牛戴楠 《武汉理工大学学报(信息与管理工程版)》 CAS 2007年第12期118-122,共5页
红外成像在军事、工业及日常生活中都有广泛的应用,而二维离散余弦变换(DCT)是数字信号图像处理中被运用得最广泛的算法。提出了一种以FPGA为硬件载体的二维离散余弦变换对红外图像预处理的硬件设计方法。该设计方法重点在于根据FPGA灵... 红外成像在军事、工业及日常生活中都有广泛的应用,而二维离散余弦变换(DCT)是数字信号图像处理中被运用得最广泛的算法。提出了一种以FPGA为硬件载体的二维离散余弦变换对红外图像预处理的硬件设计方法。该设计方法重点在于根据FPGA灵活的特性及红外图像的特点,选择一种比较适合的混合DCT变换方法,通过降低周期内乘法器的使用量提高速率,实现以速率至上的变换系统,并且通过控制信号完成DCT或者IDCT的选择,以满足不同需求的变换。 展开更多
关键词 dct idct FPGA 红外图像处理
下载PDF
一种基于Loeffler算法的快速实现2D DCT/IDCT的方法 被引量:5
11
作者 罗天煦 邝继顺 《计算机应用研究》 CSCD 北大核心 2007年第1期224-226,231,共4页
提出了一种基于Loeffler[8]算法的快速实现二维离散余弦变换/反离散余弦变换(2D DCT/IDCT)的方法。采用行列分解的方式,仅使用一个1D DCT/IDCT处理核快速完成8×8的2D DCT/IDCT变换。通过合理安排时钟周期数和简化各周期内的操作,使... 提出了一种基于Loeffler[8]算法的快速实现二维离散余弦变换/反离散余弦变换(2D DCT/IDCT)的方法。采用行列分解的方式,仅使用一个1D DCT/IDCT处理核快速完成8×8的2D DCT/IDCT变换。通过合理安排时钟周期数和简化各周期内的操作,使1D DCT/IDCT模块能在八个时钟周期内快速完成一次变换。仿真试验表明,与目前使用相同FPGA芯片的商业IP核相比,所使用的资源减少了10%,而速度却提高了10%。 展开更多
关键词 二维离散余弦变换 行列分解法 现场可编程门阵列
下载PDF
一种新的基于VLIW的IDCT和运动补偿算法 被引量:2
12
作者 欧阳万里 肖创柏 刘广 《电子学报》 EI CAS CSCD 北大核心 2005年第11期2074-2079,共6页
本文使用矩阵形式在超长指令字(VLIW)的观点下将几种经典算法与已有的适合于VLIW的算法进行了比较.然后利用VLIW结构的特性,提出了一种快速IDCT算法.与现有算法相比,新算法进一步减少了所需的指令周期.并利用VLIW结构的寄存器特性,将视... 本文使用矩阵形式在超长指令字(VLIW)的观点下将几种经典算法与已有的适合于VLIW的算法进行了比较.然后利用VLIW结构的特性,提出了一种快速IDCT算法.与现有算法相比,新算法进一步减少了所需的指令周期.并利用VLIW结构的寄存器特性,将视频编解码过程中的运动补偿(预测)和IDCT(DCT)组合,使运动补偿所需时间降低为原来的约50%,这种思想能应用于MPEG1/2/4,H.263和H.264. 展开更多
关键词 超长指令字(VLIW) 离散余弦变换(dct) idct 快速算法 并行算法 运动补偿 视频压缩 DSP
下载PDF
H.264中DCT/IDCT/Hadamard变换多时钟方式的FPGA实现 被引量:1
13
作者 王一皓 陈磊 于鸿洋 《中国有线电视》 2007年第8期754-757,共4页
DCT/IDCT/Hadamard变换被广泛应用于多种视频编码标准中,而H.264/MPEG-4AVC作为新一代的视频压缩标准,它具有在相同图像质量下比其他视频压缩标准拥有更高的压缩率的特性,因此对于H.264/MPEG-4AVC中的DCT/IDCT/Hadamard变换... DCT/IDCT/Hadamard变换被广泛应用于多种视频编码标准中,而H.264/MPEG-4AVC作为新一代的视频压缩标准,它具有在相同图像质量下比其他视频压缩标准拥有更高的压缩率的特性,因此对于H.264/MPEG-4AVC中的DCT/IDCT/Hadamard变换的研究就有着十分重要的意义。对于H.264/MPEG-4AVC中变换算法进行分析,并且提出一种可用的高效的硬件实现电路结构,此电路结构能够并行计算4输入像素数据。 展开更多
关键词 H.264标准 整数dct/哈达玛 现场可编程门阵列
下载PDF
数字视音频解码中IDCT的FPGA实现
14
作者 伍汉华 李平 《电讯技术》 2005年第5期157-159,共3页
在MPEG视音频标准中,使用DCT(离散余旋变换)/IDCT(反离散余旋变换)来压缩数据。在数字视音频MP3解码电路中,IDCT是整个解码过程中运算量最大最耗时的一部分,因此IDCT的速度对整个MP3解码进程的速度起着极为关键的作用。在众多的解码过... 在MPEG视音频标准中,使用DCT(离散余旋变换)/IDCT(反离散余旋变换)来压缩数据。在数字视音频MP3解码电路中,IDCT是整个解码过程中运算量最大最耗时的一部分,因此IDCT的速度对整个MP3解码进程的速度起着极为关键的作用。在众多的解码过程实现方案中,用芯片实现是速度最快的一种方案。本方案是用RTL级的Verilog语言进行描述,用Synplify Pro综合成门级电路,然后用ModelSim仿真通过后,下载到X ilinx公司的V irtex的FPGA中。结果表明:电路工作正确可靠,速度上能满足MP3的实时播放要求。 展开更多
关键词 数字视音频 MP3解码电路 idct dct FPGA
下载PDF
一种基于FPGA的二维DCT和IDCT的新算法
15
作者 赵滨 黄大庆 《电子设计工程》 2011年第24期126-129,共4页
提出了一种新的二维DCT和IDCT的FPGA实现结构,采用行列快速算法将二维算法分解为两个一维算法实现,其中每个一维算法采用并行的流水线结构,每一个时钟处理8个数据,大大提高电路的数据吞吐率和运算速度。通过Modelsim仿真工具对该设计进... 提出了一种新的二维DCT和IDCT的FPGA实现结构,采用行列快速算法将二维算法分解为两个一维算法实现,其中每个一维算法采用并行的流水线结构,每一个时钟处理8个数据,大大提高电路的数据吞吐率和运算速度。通过Modelsim仿真工具对该设计进行仿真,证明该算法的功能的正确性,进行一次8*8的分块二维DCT变换仅仅需要16个时钟,满足图像以及视频实时性的要求。 展开更多
关键词 二维dct算法 二维idct算法 流水线 FPGA
下载PDF
一种低功耗2DDCT/IDCT处理器设计
16
作者 李京 沈泊 《固体电子学研究与进展》 CAS CSCD 北大核心 2007年第1期88-94,共7页
设计了一种低功耗的2D DCT/IDCT处理器。为了降低功耗,设计基于行列分解的结构,采用了Loeffler的DCT/IDCT快速算法,并使用了零输入旁路、门控时钟、截断处理等技术,在满足设计需求的基础上降低了系统的功耗。常系数乘法器是该处理器的... 设计了一种低功耗的2D DCT/IDCT处理器。为了降低功耗,设计基于行列分解的结构,采用了Loeffler的DCT/IDCT快速算法,并使用了零输入旁路、门控时钟、截断处理等技术,在满足设计需求的基础上降低了系统的功耗。常系数乘法器是该处理器的一个重要部件,文中基于并行乘法器结构设计了一种新型的低功耗常系数乘法器,它采用了CSD编码、Wallace Tree乘法算法,结合采用了截断处理、变数校正的优化技术,使得2D DCT/IDCT处理器整体性能有较大提高。设计的时钟频率为100 MHz,可以满足MPEG2 MP@HL实时解码的应用。采用SMIC0.18μm工艺进行综合,该2D DCT/IDCT处理器的面积为341 212μm2,功耗为14.971 mW。通过与其他结构的2DDCT/IDCT处理器设计分析与比较,在满足MPEG2 MP@HL实时解码应用的同时,实现了较低的功耗。 展开更多
关键词 低功耗 离散余弦变化 逆离散余弦变换 常系数乘法器 零输入旁路 门控时钟 截断处理 视频压缩
下载PDF
Multiplier Free IDCT Engine at MPEG-1 Video Data Rate
17
作者 胡良校 赵德斌 +2 位作者 方滨兴 胡铭曾 陈耀强 《Journal of Harbin Institute of Technology(New Series)》 EI CAS 1999年第1期78-82,共5页
In this paper, an application specific processor architecture is proposed as an IDCT (Inverse Discrete Cosine Transform) engine for MPEG-1[1-3] video stream decoding. The engine executes an efficient implementation of... In this paper, an application specific processor architecture is proposed as an IDCT (Inverse Discrete Cosine Transform) engine for MPEG-1[1-3] video stream decoding. The engine executes an efficient implementation ofthe Feig algorithm. Performance evaluation concludes that the proposed architecture can adequately deal with real bineMPEG-1 IDCT requirement together with achievable cost reduction when compared with dedicated hardware approach[4]. In addition, it can be observed that the proposed architecture can also be utilized to deal with Other functionalities such as variable length MPEG-1 bitstream decoding, inverse one dimensional (1D) DCT (Discrete CosineTransform) audio decoding. 展开更多
关键词 Mulitple sequential INSTRUCTION stream dct/idct scaled DCF (Sdct) JPEG accuracy compliance
下载PDF
MPEG-4视频DCT量化模块的FPGA实现 被引量:1
18
作者 石迎波 肖嵩 吴成柯 《空间电子技术》 2005年第2期24-27,共4页
介绍了一种采用FPGA技术实现MPEG4ASP级视频DCT量化模块的设计方案。该模块包括二维DCT/IDCT、量化/反量化和帧内直流/交流(DC/AC)预测。用VHDL进行描述并通过模拟试验表明,该模块可在880个时钟周期内处理完一个宏块的数据,工作频率达到... 介绍了一种采用FPGA技术实现MPEG4ASP级视频DCT量化模块的设计方案。该模块包括二维DCT/IDCT、量化/反量化和帧内直流/交流(DC/AC)预测。用VHDL进行描述并通过模拟试验表明,该模块可在880个时钟周期内处理完一个宏块的数据,工作频率达到40MHz。文章采用全硬件实现方法,提出了各模块的硬件电路结构设计,减少了电路规模。 展开更多
关键词 MPEG-4 FPGA实现 模块 视频 二维dct/idct 电路结构设计 技术实现 设计方案 模拟试验 VHDL 时钟周期 工作频率 硬件实现 ASP 反量化 数据
下载PDF
基于DCT的自适应数字图像水印算法实现 被引量:2
19
作者 卢琪 《信息技术》 2009年第8期53-56,60,共5页
数字水印技术已经成为信号处理领域的一个新的研究热点。首先介绍了数字图像水印技术,以及DCT算法的相关知识,并提出了一种新的数字水印加密算法,该算法可以根据图像大小产生相应的水印信息。利用Matlab对两幅图像进行了水印嵌入和提取... 数字水印技术已经成为信号处理领域的一个新的研究热点。首先介绍了数字图像水印技术,以及DCT算法的相关知识,并提出了一种新的数字水印加密算法,该算法可以根据图像大小产生相应的水印信息。利用Matlab对两幅图像进行了水印嵌入和提取的仿真实验,验证了该水印算法的有效性。 展开更多
关键词 数字水印技术 离散预先变换 反变换 水印嵌入 水印提取
下载PDF
二维离散余弦变换及其逆变换的VLSI实现 被引量:2
20
作者 李晗 孙义和 向采兰 《微电子学》 CAS CSCD 北大核心 2008年第3期326-329,共4页
针对适用于H.263及H.264视频压缩协议的编解码算法,二维离散余弦变换(DCT),及二维反离散余弦变换(IDCT),设计了ASIC高速电路,并完成了电路的FPGA模拟验证。在高速算法设计方面,利用一维变换来实现二维变换,通过对变换矩阵的特殊处理,使... 针对适用于H.263及H.264视频压缩协议的编解码算法,二维离散余弦变换(DCT),及二维反离散余弦变换(IDCT),设计了ASIC高速电路,并完成了电路的FPGA模拟验证。在高速算法设计方面,利用一维变换来实现二维变换,通过对变换矩阵的特殊处理,使得一维变换中只含移位和加法运算;在电路设计方面,采用流水线结构并行处理数据,用寄存器堆实现矩阵的转置。对算法及电路设计的优化和改进,大大减少了完成一个矩阵二维正反变换所需要的周期数,提高了电路的吞吐率和运算速度。ASIC设计采用0.18μm CMOS工艺,在最坏情况下,综合电路可达到的最高频率为250MHz;FPGA模拟验证最高频率可达170MHz。 展开更多
关键词 视频压缩 离散余弦变换 反离散余弦变换 ASIC FPGA
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部