期刊文献+
共找到31篇文章
< 1 2 >
每页显示 20 50 100
一种符合JESD204C协议的并行FEC译码器
1
作者 赵文飞 王永禄 陈刚 《微电子学》 CAS 北大核心 2023年第1期50-54,共5页
基于JESD204C协议,设计了一种适用于64B/66B链路层的并行FEC译码器。该电路采用64位并行处理方案,降低了电路对时钟频率的要求。针对协议使用的缩短(2074,2048)二进制循环码,设计了快速旋转电路,降低了电路设计的复杂度。使用Modelsim... 基于JESD204C协议,设计了一种适用于64B/66B链路层的并行FEC译码器。该电路采用64位并行处理方案,降低了电路对时钟频率的要求。针对协议使用的缩短(2074,2048)二进制循环码,设计了快速旋转电路,降低了电路设计的复杂度。使用Modelsim软件完成了功能验证,结果表明,译码器能够完成数据收发、纠错和报错等功能。采用了TSMC 65 nm标准数字工艺库,在Design Compiler平台上完成了逻辑综合,报告显示,译码器电路工作频率为500 MHz时,时间裕度为0.10 ns,单通道数据处理速度可达32 Gbit/s。 展开更多
关键词 jesd204c 并行设计 FEc译码器 缩短循环码 64B/66B链路层
下载PDF
JESD204C协议接收端64 B/66 B链路层电路设计 被引量:1
2
作者 张春茗 杨添 王一平 《西安邮电大学学报》 2021年第1期60-66,共7页
提出了一种JESD204C协议接收端64 B/66 B链路层电路设计方案。利用增加位数据滑动状态方法,完成并行数据中同步头序列的检测,以避免并行的数据串化,减小电路设计的复杂度。采用并行设计方法,设计了解扰电路和12位循环冗余校验(12-bit Cy... 提出了一种JESD204C协议接收端64 B/66 B链路层电路设计方案。利用增加位数据滑动状态方法,完成并行数据中同步头序列的检测,以避免并行的数据串化,减小电路设计的复杂度。采用并行设计方法,设计了解扰电路和12位循环冗余校验(12-bit Cyclic Redundancy Check,CRC12)校验电路的设计,以满足接收端64 B/66 B层以块为单位进行数据处理的要求。仿真与综合结果表明,设计电路的最高工作频率为484 MHz,单通道数据传输数率为32 Gbps,电路面积为15898.6μm^(2)。 展开更多
关键词 高速串行接口 jesd204c协议 64 B/66 B链路层 并行算法 转换器
下载PDF
基于JESD204B接口的波形产生FPGA设计
3
作者 付然 孙晨阳 +2 位作者 刘芳 杜思航 马瑞山 《电子技术应用》 2024年第7期103-106,共4页
提出了一种基于JESD204B接口的波形产生的FPGA设计方案,该设计主要由FPGA、DAC、DDR3以及网口芯片组成,实现产生双通道、频率范围为2 GHz~3.5 GHz的中频信号。FPGA与DAC由高速串行接口JESD204B进行连接,实现双通道的波形产生、数字上变... 提出了一种基于JESD204B接口的波形产生的FPGA设计方案,该设计主要由FPGA、DAC、DDR3以及网口芯片组成,实现产生双通道、频率范围为2 GHz~3.5 GHz的中频信号。FPGA与DAC由高速串行接口JESD204B进行连接,实现双通道的波形产生、数字上变频及数模转换,网口芯片与DDR3用于传输和存储一些特殊数字波形。详细介绍了JESD204B接口时钟同步、DDS信号发生器、数字波形接收、缓存和发送等关键功能的设计。最后通过频谱分析仪抓捕DAC输出的中频信号验证了FPGA设计的可靠性。 展开更多
关键词 jesd204B 高速串行传输 UDP协议 RGMII接口
下载PDF
JESD204C高速串行接口电路设计技术 被引量:1
4
作者 李士杰 马瑞昌 +2 位作者 邓明兴 薛佳旻 贾海昆 《微纳电子与智能制造》 2023年第3期14-21,共8页
由于各种新兴信息技术的出现和发展,设备间传输的数据流量急剧增加,不断推动着具有更高带宽和更低功耗的高速串行接口技术的研究,也促进了各种协议标准向着更高数据率的方向迭代升级。但是高速电路的设计也带来了很多技术和架构设计上... 由于各种新兴信息技术的出现和发展,设备间传输的数据流量急剧增加,不断推动着具有更高带宽和更低功耗的高速串行接口技术的研究,也促进了各种协议标准向着更高数据率的方向迭代升级。但是高速电路的设计也带来了很多技术和架构设计上的挑战,其中比较大的挑战如信道的插入损耗就要求架构需要做相适应的改变和一些电路技术的使用。本文基于JESD204C协议,首先介绍了该协议的特点和性能指标,随后详细阐述了基于该协议的高速串行接口集成电路的设计架构和关键技术,包括前馈均衡技术和连续时间线性均衡技术,分别对其进行了理论分析和仿真验证,最后通过流片测试对其发挥的作用进行了验证和分析,结果表明相关的均衡技术提高了高速接口的性能,特别在对抗信道的插入损耗方面,发挥了重要作用,对国内外后续的研究提供了参考价值。 展开更多
关键词 高速串行接口 jesd204c 前馈均衡技术 连续时间线性均衡技术
下载PDF
基于JESD204B协议的宽带ADC同步采集 被引量:1
5
作者 赵丹 何帅 肖香彬 《信息记录材料》 2019年第8期163-164,共2页
为满足宽带数字接收机在高集成度下的多通道同步采集需求,采用了基于JESD204B协议的宽带ADC同步采集设计方案。利用JESD204B接口协议的链路传输特性,通过关键时钟和同步控制信号的设计,实现了大动态、高精度的实时四通道同步数据采集。
关键词 jesd204B协议 宽带ADc 同步采集
下载PDF
JESD204B协议中自同步加解扰电路设计与实现 被引量:5
6
作者 欧阳靖 姚亚峰 +1 位作者 霍兴华 谭宇 《电子设计工程》 2017年第7期148-151,共4页
作为JEDEC最新修订的AD/DA串行传输协议,JESD204B采用自同步扰码对数据链路层原始信号进行随机化转换,有效地避免了杂散频谱产生,减少了物理层误码概率。本文基于经典状态机结构对JESD204B协议中自同步加扰及解扰电路进行设计实现,文章... 作为JEDEC最新修订的AD/DA串行传输协议,JESD204B采用自同步扰码对数据链路层原始信号进行随机化转换,有效地避免了杂散频谱产生,减少了物理层误码概率。本文基于经典状态机结构对JESD204B协议中自同步加扰及解扰电路进行设计实现,文章阐述了协议中自同步扰码的原理细节,提出了一种加扰与解扰状态电路的设计方案,最终对该方案进行实现、仿真与综合。仿真与综合结果表明该方案充分兼容协议控制信号,功能完全符合协议要求,增强了加解扰电路的稳定性与容错性,同时提高了电路的处理效率,可应用于JESD204B高速串行接口电路设计中。 展开更多
关键词 电路设计 jesd204B协议 加解扰状态电路
下载PDF
基于JESD204B协议高速并行8bit/10bit解码电路设计 被引量:2
7
作者 万书芹 陈婷婷 +2 位作者 陶建中 蒋颖丹 朱夏冰 《半导体技术》 CAS 北大核心 2021年第8期604-610,622,共8页
提出了一种高速低延时8 bit/10 bit解码电路结构,采用四路并行通道同时处理输入数据,每一路具有K码检测、输入数据查错功能,能够在输入四路10 bit数据后的一个时钟周期内正确完成解码。所设计的解码电路通过搭建的通用验证方法学系统完... 提出了一种高速低延时8 bit/10 bit解码电路结构,采用四路并行通道同时处理输入数据,每一路具有K码检测、输入数据查错功能,能够在输入四路10 bit数据后的一个时钟周期内正确完成解码。所设计的解码电路通过搭建的通用验证方法学系统完成系统级功能验证,并基于65 nm工艺库进行综合、布局和布线,解码电路的面积为1 449μm^(2)。后仿真结果显示,解码电路的最高工作频率达415 MHz,四路可支持最高16.6 Gibit/s的串行数据传输速率,满足JESD204B协议标准推荐的最高传输速率12.5 Gibit/s的要求。将该解码电路用于支持JESD204B协议的高速数模转换器电路中,经测试,其传输速率最高达10.5 Gibit/s。 展开更多
关键词 8 bit/10 bit 并行解码 低延时 jesd204B协议 串行解串器
下载PDF
基于JESD204B协议的数据采集接口设计与实现 被引量:6
8
作者 王红亮 曹京胜 《电测与仪表》 北大核心 2018年第7期87-91,共5页
目前国内对于高速串行JESD204B接口开发使用难以摆脱国外限制,缺乏自主设计技术经验积累。为了促进JESD204B接口国产化进程,文中介绍了一种基于JESD204B协议的高速采样数据解析接收电路。利用Xilinx的高速串行收发器GTX实现了JESD204B... 目前国内对于高速串行JESD204B接口开发使用难以摆脱国外限制,缺乏自主设计技术经验积累。为了促进JESD204B接口国产化进程,文中介绍了一种基于JESD204B协议的高速采样数据解析接收电路。利用Xilinx的高速串行收发器GTX实现了JESD204B接口的物理层,采用GTX内部8B/10B译码器解析接收串行数据流,按照4拜特对齐方式完成字节对齐,对GTX的功能配置和端口信号进行了研究;通过FPGA逻辑设计完成了接口的链路层,采用模块化设计思想,设计了同步请求管理模块,通过判断连续接收到标识符的数目控制链路初始化,并设计了用于检测和替换数据帧尾控制字节的接收数据处理模块。经过测试验证,在7.4 Gbps的传输速率下接口可以正确解析数据,所设计接口电路满足工程应用需求。 展开更多
关键词 jesd204B 高速串行协议 GTX 数据采集
下载PDF
基于JESD204B协议的高速雷达数字接收机设计 被引量:11
9
作者 焦喜香 吴兵 +1 位作者 李武建 向海生 《信息通信》 2016年第6期42-44,共3页
JESD204B协议的广泛运用以及其带来的好处,为雷达接收机提高集成度实现高速采集提供了可能。介绍了采用基于JESD204B协议的AD9680 ADC与可实现ESD204B协议数据帧解码的FPGA的高速雷达数字接收机的设计,简述了该接收机的系统架构,详细地... JESD204B协议的广泛运用以及其带来的好处,为雷达接收机提高集成度实现高速采集提供了可能。介绍了采用基于JESD204B协议的AD9680 ADC与可实现ESD204B协议数据帧解码的FPGA的高速雷达数字接收机的设计,简述了该接收机的系统架构,详细地阐述了数据帧解码的软件设计以及结合FPGA逻辑分析软件Chipscope和Matlab程序对系统的指标进行测试。 展开更多
关键词 jesd204B协议 AD9680 chipscope 差分对
下载PDF
基于JESD204B协议的高速数据传输接口设计与实现 被引量:5
10
作者 张金凤 孟爱权 袁子乔 《火控雷达技术》 2017年第1期16-19,37,共5页
为解决高速AD采集项目中PCB布线复杂及多通道数据同步的问题,对基于JESD204B协议的数据传输接口进行了研究。文中利用Xilinx FPGA的GTX高速收发器,实现了基于JESD204B协议的10Gbps数据传输。简述了该系统的架构,详细地阐述了JESD204B链... 为解决高速AD采集项目中PCB布线复杂及多通道数据同步的问题,对基于JESD204B协议的数据传输接口进行了研究。文中利用Xilinx FPGA的GTX高速收发器,实现了基于JESD204B协议的10Gbps数据传输。简述了该系统的架构,详细地阐述了JESD204B链路建立的关键参数配置和数据帧解码的软件设计,并结合Matlab程序对系统的指标进行测试。 展开更多
关键词 jesd204B协议 高速串口 同步
下载PDF
基于JESD204B协议的相控阵雷达下行同步采集技术应用 被引量:10
11
作者 陈洋 俞育新 奚俊 《雷达与对抗》 2015年第2期38-41,48,共5页
多通道数据的同步采集是数字相控阵雷达下行数据接收和处理要解决的关键问题。提出了支持JESD204B协议的模数转换器和支持JESD204B协议的FPGA软核相结合的设计方案。利用JESD204B协议的确定性延迟特性,只要保证通道间下行数据的相互延... 多通道数据的同步采集是数字相控阵雷达下行数据接收和处理要解决的关键问题。提出了支持JESD204B协议的模数转换器和支持JESD204B协议的FPGA软核相结合的设计方案。利用JESD204B协议的确定性延迟特性,只要保证通道间下行数据的相互延迟不超过一个多帧时钟周期,通过关键控制信号的设计和处理,通道间可以实现数据的同步,有效控制板内多片ADC之间进行同步采样,从而解决数字相控阵雷达下行数据因采集带来的相位一致性问题。 展开更多
关键词 jesd204B协议 同步 多帧数据缓冲与对齐 确定性延迟
下载PDF
基于JESD204B协议的多路同步应用 被引量:4
12
作者 钟文 顾军 +1 位作者 胡瑾贤 李春来 《舰船电子对抗》 2018年第5期69-73,共5页
超宽带数字波束形成已经成为阵列电子侦察系统的核心技术之一。大带宽数据的同步是制约波束形成技术的带宽与稳定性的关键。通过比较传统数据同步传输方案,提出了基于JESD204B协议的系统同步方案,分析了同步设计要点,并对同步信号的传... 超宽带数字波束形成已经成为阵列电子侦察系统的核心技术之一。大带宽数据的同步是制约波束形成技术的带宽与稳定性的关键。通过比较传统数据同步传输方案,提出了基于JESD204B协议的系统同步方案,分析了同步设计要点,并对同步信号的传输进行改进,同时采用该方案完成现场可编程门阵列(FPGA)片间同步的硬件测试,最后给出测试结果,为后期工程应用奠定基础。 展开更多
关键词 jesd204B协议 同步传输 数字波束形成
下载PDF
符合JESD204B协议的传输层电路设计 被引量:4
13
作者 陈婷婷 陆锋 +1 位作者 万书芹 邵杰 《光通信技术》 2022年第1期86-90,共5页
为了匹配实际应用中链路工作模式,在深入理解JESD204B协议理论的基础上,设计了一种通用的传输层电路,采用三级映射结构实现发送端、接收端传输层的组帧、解帧功能,建立Verilog编译模拟器(VCS)验证平台进行功能验证。仿真结果表明:该电... 为了匹配实际应用中链路工作模式,在深入理解JESD204B协议理论的基础上,设计了一种通用的传输层电路,采用三级映射结构实现发送端、接收端传输层的组帧、解帧功能,建立Verilog编译模拟器(VCS)验证平台进行功能验证。仿真结果表明:该电路能够按照设定的链路工作模式完成采样数据与帧格式数据间的转换,实现组帧与解帧功能;基于65 nm标准工艺库综合评估,电路单通道时钟最高频率为1.25 GHz,能够达到协议支持的最高传输速度12.5 Gb/s。 展开更多
关键词 jesd204B协议 传输层 组帧 解帧 Verilog设计
下载PDF
基于JESD204B协议的高速串行接口研究 被引量:5
14
作者 朱超 屈晓旭 娄景艺 《通信技术》 2017年第11期2391-2399,共9页
传统的传输方式多使用并行进行数据采样。并行传输方式不仅存在信号同步难、线间串扰大等缺点,而且PCB布局布线繁琐、板层多、成本高等。JESD204B作为一种新的高速串行转换器接口,其使用率正在稳步上升,且有望成为未来转换器的协议标准... 传统的传输方式多使用并行进行数据采样。并行传输方式不仅存在信号同步难、线间串扰大等缺点,而且PCB布局布线繁琐、板层多、成本高等。JESD204B作为一种新的高速串行转换器接口,其使用率正在稳步上升,且有望成为未来转换器的协议标准。首先简要介绍JESD204B协议的历史发展过程,其次详细阐述JESD204B协议接口结构,包含应用层、传输层、数据链路层、物理层,最后从芯片、接口应用和设计挑战方面综述基于JESD204B协议的高速串行接口的设计现状,并对未来接口发展进行展望。 展开更多
关键词 jesd204B协议 高速串行接口 转换器 FPGA
下载PDF
基于JESD204B协议的接收端电路设计 被引量:4
15
作者 孔玉礼 陈婷婷 +1 位作者 万书芹 邵杰 《电子与封装》 2022年第12期73-79,共7页
设计了一款可应用于4通道、16 bit、2.5 GSa/s数模转换器的接口电路。单个通道采用4路并行传输的方法以降低电路的设计难度,并通过链路建立、数据处理、错误统计和模块解帧实现协议的数据链路层和传输层。搭建通用验证方法学平台与设计... 设计了一款可应用于4通道、16 bit、2.5 GSa/s数模转换器的接口电路。单个通道采用4路并行传输的方法以降低电路的设计难度,并通过链路建立、数据处理、错误统计和模块解帧实现协议的数据链路层和传输层。搭建通用验证方法学平台与设计的接收端电路进行数据交互,提高验证效率。基于某65 nm工艺库对电路进行逻辑综合与版图设计,流片后的样片测试结果表明,接收端电路满足JESD204B协议的要求,单通道数据传输速率最高可达12.5 Gbit/s。 展开更多
关键词 jesd204B协议 高速串行接口 接收端电路 数模转换器
下载PDF
基于JESD204B协议的雷达视频信号同步传输设计与实现 被引量:3
16
作者 王林 《舰船电子对抗》 2016年第5期98-100,120,共4页
以宽带测向接收机中多波束比幅测向为背景,设计了基于JESD204B协议的高速背板视频信号同步传输方案。时钟、JESD204B协议参数的设计合理,实现了2块多通道视频幅度采集板与1块数据处理板之间线速率为6.25Gbps的高速同步传输,解决了多波... 以宽带测向接收机中多波束比幅测向为背景,设计了基于JESD204B协议的高速背板视频信号同步传输方案。时钟、JESD204B协议参数的设计合理,实现了2块多通道视频幅度采集板与1块数据处理板之间线速率为6.25Gbps的高速同步传输,解决了多波束比幅测向前多通道视频信号传输同步问题。 展开更多
关键词 多波束比幅测向 jesd204B协议 同步传输
下载PDF
基于JESD204B协议的多通道高速采集系统设计 被引量:6
17
作者 刘宁宁 王传根 +2 位作者 王乐 刘长江 刘静娴 《电子信息对抗技术》 北大核心 2021年第2期83-87,共5页
JESD204B协议主要用于数据转换器与现场可编程门阵列(FPGA)之间数据传输的高速串行协议。与传统LVDS接口相比,JESD204B直接与FPGA的GTX接口相连,传输速率相对LVDS每对线提升约10倍,降低了IO的资源消耗及保证正确采样的设计难度。基于JES... JESD204B协议主要用于数据转换器与现场可编程门阵列(FPGA)之间数据传输的高速串行协议。与传统LVDS接口相比,JESD204B直接与FPGA的GTX接口相连,传输速率相对LVDS每对线提升约10倍,降低了IO的资源消耗及保证正确采样的设计难度。基于JESD204B协议,设计实现了一种多通道高速采集系统。该系统的硬件架构以4片ADC12J2700及1片Xilinx XC7VX485T FPGA为核心电路,并包含了时钟锁相电路、DDR3等外围电路,最高支持2700MSPS采样率,可满足大部分高速雷达信号接收领域的采样需求。 展开更多
关键词 jesd204B协议 FPGA 多通道采集 ADc12J2700 DDR3
下载PDF
基于JESD204B协议支持大/小端模式的加扰器
18
作者 姚佳 蒲杰 +1 位作者 何基 吴燕青 《微电子学》 CAS 北大核心 2019年第5期637-642,共6页
设计了一种基于JESD204B协议、支持大/小端模式且具有旁路能力的四字节并行加扰器。在并行加扰/解扰原理的基础上,采用四字节并行处理技术,加快了扰码的产生效率。该加扰器支持大/小端模式,根据不同需求可自行选择不同模式。采用Verilog... 设计了一种基于JESD204B协议、支持大/小端模式且具有旁路能力的四字节并行加扰器。在并行加扰/解扰原理的基础上,采用四字节并行处理技术,加快了扰码的产生效率。该加扰器支持大/小端模式,根据不同需求可自行选择不同模式。采用Verilog HDL语言对电路进行设计,利用Modelsim进行功能仿真,在Quartus II软件上进行实现。该加扰器可直接移植到基于JESD204B协议的收发器。 展开更多
关键词 jesd204B协议 大/小端模式 加扰器
下载PDF
基于FPGA的JESD204B接口设计
19
作者 吴震霖 《广东通信技术》 2023年第5期71-74,共4页
针对传统的ADC数据传输方式存在的问题,提出了基于FPGA的JESD204B接口设计方法。该方法利用FPGA内部的高速串行接口以及IP核实现JESD204B协议的物理层和数据链路层的功能。硬件测试结果表明,该方法使用FPGA实现JESD204B接口,满足FPGA与... 针对传统的ADC数据传输方式存在的问题,提出了基于FPGA的JESD204B接口设计方法。该方法利用FPGA内部的高速串行接口以及IP核实现JESD204B协议的物理层和数据链路层的功能。硬件测试结果表明,该方法使用FPGA实现JESD204B接口,满足FPGA与高速ADC芯片之间通过JESD204B链路进行数据传输的需求,提高了数据传输的稳定性。 展开更多
关键词 jesd204B协议 高速串行接口 ADc FPGA
下载PDF
基于JESD204B协议的高速串行接口的应用研究
20
作者 徐铁喜 《电子测试》 2018年第13期87-88,90,共3页
本文主要针对JESD204B协议的高速串行接口进行研究,在解析JESD204B协议的基础上,分析JESD204B协议与传统协议相比具有的优势,最终提出基于JESD204B协议的高速串行接口设计。
关键词 jesd204B协议 高速串行接口 设计
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部