期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的可重构JH算法设计与实现
1
作者
周权
王奕
李仁发
《计算机工程》
CAS
CSCD
2012年第11期208-210,共3页
针对现有可重构JH算法硬件实现方案吞吐量较低的问题,利用查找表方法对S盒进行优化,使改进的JH算法在现场可编程门阵列上实现时具有速度快和面积小的特点,在此基础上提出一种可重构方案。实验结果证明,该方案最高时钟频率可达322.81 MHz...
针对现有可重构JH算法硬件实现方案吞吐量较低的问题,利用查找表方法对S盒进行优化,使改进的JH算法在现场可编程门阵列上实现时具有速度快和面积小的特点,在此基础上提出一种可重构方案。实验结果证明,该方案最高时钟频率可达322.81 MHz,占用1 405 slices,具有资源占用少、性能参数较好、功耗较低等特点。
展开更多
关键词
jh算法
安全哈希
算法
现场可编程门阵列
可重构
算法
下载PDF
职称材料
题名
基于FPGA的可重构JH算法设计与实现
1
作者
周权
王奕
李仁发
机构
湖南大学嵌入式系统及网络实验室
湖南大学网络与信息安全湖南省重点实验室
出处
《计算机工程》
CAS
CSCD
2012年第11期208-210,共3页
基金
国家自然科学基金资助项目(60873074
60673061)
长沙市科技计划基金资助项目(K1003028-11)
文摘
针对现有可重构JH算法硬件实现方案吞吐量较低的问题,利用查找表方法对S盒进行优化,使改进的JH算法在现场可编程门阵列上实现时具有速度快和面积小的特点,在此基础上提出一种可重构方案。实验结果证明,该方案最高时钟频率可达322.81 MHz,占用1 405 slices,具有资源占用少、性能参数较好、功耗较低等特点。
关键词
jh算法
安全哈希
算法
现场可编程门阵列
可重构
算法
Keywords
jh
algorithm
Secure Hash Algorithm(SHA)
Field Programmable Gate Array(FPGA)
reconfigurable algorithm
分类号
TP312 [自动化与计算机技术—计算机软件与理论]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的可重构JH算法设计与实现
周权
王奕
李仁发
《计算机工程》
CAS
CSCD
2012
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部