期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的可重构JH算法设计与实现
1
作者 周权 王奕 李仁发 《计算机工程》 CAS CSCD 2012年第11期208-210,共3页
针对现有可重构JH算法硬件实现方案吞吐量较低的问题,利用查找表方法对S盒进行优化,使改进的JH算法在现场可编程门阵列上实现时具有速度快和面积小的特点,在此基础上提出一种可重构方案。实验结果证明,该方案最高时钟频率可达322.81 MHz... 针对现有可重构JH算法硬件实现方案吞吐量较低的问题,利用查找表方法对S盒进行优化,使改进的JH算法在现场可编程门阵列上实现时具有速度快和面积小的特点,在此基础上提出一种可重构方案。实验结果证明,该方案最高时钟频率可达322.81 MHz,占用1 405 slices,具有资源占用少、性能参数较好、功耗较低等特点。 展开更多
关键词 jh算法 安全哈希算法 现场可编程门阵列 可重构算法
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部