期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于JTAG模式的安全级DCS模块软件下装 被引量:2
1
作者 吕滔 邓玉娇 +1 位作者 陈兰英 蒋阳 《仪器仪表用户》 2021年第11期38-42,共5页
JTAG协议作为芯片测试标准,用于开发阶段对嵌入式系统进行仿真调试,可验证PCBA功能的接口,同时也作为软件下装升级的接口。因其串行通信的特点,支持菊花链串联的拓展方式,可以轻松地将芯片以菊花链的形式串联起来进行软件下装。在某安... JTAG协议作为芯片测试标准,用于开发阶段对嵌入式系统进行仿真调试,可验证PCBA功能的接口,同时也作为软件下装升级的接口。因其串行通信的特点,支持菊花链串联的拓展方式,可以轻松地将芯片以菊花链的形式串联起来进行软件下装。在某安全级系统软件下装生产工作中,尝试将芯片以菊花链的方式连接,并开发批量下装软件,实现模块软件下装、升级的批量化操作,大幅提升软件下装工作的效率。以复杂程度较高的安全级DCS系统为例,通过JTAG链式配置下装硬件与软件,提升了软件模块的下装效率与准确性,保证质量的同时还减少了人因失误,对同类产品有借鉴参考意义。 展开更多
关键词 安全级DCS软件下装 jtag菊花链 TCL脚本
下载PDF
一种公共的多DSP硬件模块实现方法
2
作者 沈会敏 《无线电工程》 2007年第6期57-59,共3页
简单介绍了多DSP硬件模块的应用背景。主要介绍了基于美国德州仪器(TI)公司生产的TMS320 VC5416 DSP芯片实现的8 DSP硬件模块实现方法。该模块的结构主要包括多片DSP、FLASH程序加载、JTAG硬件仿真和FPGA等子模块。详细论述了多DSP与FPG... 简单介绍了多DSP硬件模块的应用背景。主要介绍了基于美国德州仪器(TI)公司生产的TMS320 VC5416 DSP芯片实现的8 DSP硬件模块实现方法。该模块的结构主要包括多片DSP、FLASH程序加载、JTAG硬件仿真和FPGA等子模块。详细论述了多DSP与FPGA的连接、FLASH存储器与DSP、FPGA的连接,以及硬件仿真所用的JTAG菊花链。并且通过验证该硬件模块运行正确。 展开更多
关键词 多DSP FLASH存储器 jtag菊花链 HPI
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部