期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
基于SRIO的双备份数据传输
1
作者 焦新泉 杨建楠 +1 位作者 朱振麟 徐胜 《集成电路与嵌入式系统》 2024年第6期77-82,共6页
为了解决在特殊条件下数据通道受到外界因素影响导致数据无法传输的问题,提出一种基于SRIO的双备份数据传输设计方案。设计中使用两个独立的SRIO IP核来实现主路通道和备份通道数据的独立传输,同时通过通道选择模块对数据传输通道进行... 为了解决在特殊条件下数据通道受到外界因素影响导致数据无法传输的问题,提出一种基于SRIO的双备份数据传输设计方案。设计中使用两个独立的SRIO IP核来实现主路通道和备份通道数据的独立传输,同时通过通道选择模块对数据传输通道进行备份选择。该方案以Xilinx的Kintex 7系列FPGA为SRIO的连接设备,物理层以FPGA芯片内部集成的GTX高速串行收发器作为传输基础;传输链路采用“光模块+光缆”代替电缆实现数据的高速可靠传输,该方案已运用到遥测系统数据采集装置项目,实现了FPGA设备间双备份数据传输。 展开更多
关键词 SRIO 双备份 FPGA GTX高速串行收发器 Kintex 7
下载PDF
高层次综合的SM4算法硬件实现与优化 被引量:3
2
作者 申懿鑫 韩跃平 唐道光 《单片机与嵌入式系统应用》 2023年第8期11-14,共4页
高层次综合(HLS)工具在一些应用(如数字信号处理和神经网络)中逐渐流行,但其在加密应用上的可用性在很大程度上未被发掘。SM4算法具有安全性强、效率高和易于硬件实现等优势,对广泛使用的SM4算法的性能要求越来越高,被广泛应用于数据加... 高层次综合(HLS)工具在一些应用(如数字信号处理和神经网络)中逐渐流行,但其在加密应用上的可用性在很大程度上未被发掘。SM4算法具有安全性强、效率高和易于硬件实现等优势,对广泛使用的SM4算法的性能要求越来越高,被广泛应用于数据加密领域,而利用硬件高速特性实现SM4算法成为当前研究的热点。本文使用高层次综合工具(HLS)将C语言综合成为底层的硬件设计,并提出3种优化方案(循环展开、数组优化和流水线优化)对SM4算法硬件进行实现与优化。设计方案在Kintex-7芯片上进行仿真验证,最佳方案实现时钟频率最高达到223 MHz,吞吐量达到32.10 Gb/s,性能较传统设计方式提升了5倍。 展开更多
关键词 SM4 高层次综合 kintex-7 FPGA
下载PDF
一种SRAM型FPGA单粒子效应加固平台设计 被引量:3
3
作者 齐刘宇 刘国栋 赵正阳 《电子技术应用》 2019年第5期78-80,88,共4页
针对大规模集成电路在空间环境的应用需求,介绍了目前国内外针对FPGA的抗辐射加固的研究现状,对空间辐射和单粒子效应进行了简单描述,分析了SRAM型FPGA的结构和故障特点,提出了一种基于高可靠单元针对Xilinx Kintex-7系列FPGA进行配置... 针对大规模集成电路在空间环境的应用需求,介绍了目前国内外针对FPGA的抗辐射加固的研究现状,对空间辐射和单粒子效应进行了简单描述,分析了SRAM型FPGA的结构和故障特点,提出了一种基于高可靠单元针对Xilinx Kintex-7系列FPGA进行配置、监控、回读校验和刷新的单粒子翻转加固硬件平台设计。介绍了对Kintex-7系列FPGA进行防护的流程和故障注入测试系统的组成,该平台已经在某项目中得到应用并通过了功能测试和相关环境试验,为大规模集成电路在空间应用提供了设计参考。 展开更多
关键词 单粒子效应 kintex-7 FPGA 加固设计 刷新测试
下载PDF
基于SPI高速分时复用/解复用的方法实现数据传输及其FPGA实现 被引量:2
4
作者 李淼 吴必旗 +1 位作者 李娟娟 王兴波 《江苏通信》 2021年第3期47-48,53,共3页
本文讨论数字信号传输技术,其是一种基于FPGA的通过SPI总线高速复用、解复用的方法实现数据传输的技术。主要以两块Kintex-7系列芯片之间的数据传输为例,其在节省硬件资源上具有传输可靠、延时小的优势。实验数据表明,该方法不仅结构简... 本文讨论数字信号传输技术,其是一种基于FPGA的通过SPI总线高速复用、解复用的方法实现数据传输的技术。主要以两块Kintex-7系列芯片之间的数据传输为例,其在节省硬件资源上具有传输可靠、延时小的优势。实验数据表明,该方法不仅结构简单、实用性高,并且能有效地减少硬件资源的开销,更容易满足实际设计的需求。 展开更多
关键词 复用 解复用 SPI总线 kintex-7
下载PDF
内置Crossbar软核的多FPGA系统通用远程更新
5
作者 郑思旭 官剑 +1 位作者 李力 黄川 《单片机与嵌入式系统应用》 2022年第11期21-23,28,共4页
针对多FPGA远程更新系统中上位机接口单一,以及多个副板卡FPGA接口单一且不一致导致的FPGA远程更新复杂问题,提出了基于Crossbar的多系统FPGA通用远程更新设计,以主板卡FPGA内置的Crossbar总线交互结构为基础,搭建了以UART、Eth100和USB... 针对多FPGA远程更新系统中上位机接口单一,以及多个副板卡FPGA接口单一且不一致导致的FPGA远程更新复杂问题,提出了基于Crossbar的多系统FPGA通用远程更新设计,以主板卡FPGA内置的Crossbar总线交互结构为基础,搭建了以UART、Eth100和USB2.0作为上位机接口,UART、SRIO和Aurora作为主副板卡之间接口的远程更新系统。通过上位机进行Crossbar寄存器配置,使得任意输入端接口均可连接至某一输出端接口,即上位机可通过任意接口类型对某一副板卡FPGA进行远程更新,且可以同时操作。测试结果表明,该系统通用性和实用性强、便于移植,且可同步更新多个FPGA,在工程应用中起到了重要作用。 展开更多
关键词 远程更新 FPGA Kintex 7 CROSSBAR
下载PDF
Xilinx披露28nm 7系列细节
6
作者 陆楠 《电子设计技术 EDN CHINA》 2011年第6期71-71,共1页
继Xilinx正式向外界发布其推出全球首颗28nm制程的Kintex-7后,不久前该公司又首次向外界详细披露了7系列四款芯片Artix-7、Kintex-7、Virtex-7和Zynq的有关细节,以及围绕7系列的开发资源。
关键词 Artix-7 kintex-7 VIRTEX-7 Zynq XILINX 7系列
原文传递
最新28nm FPGA再次刷新纪录
7
作者 陆楠 《电子设计技术 EDN CHINA》 2011年第9期20-20,共1页
继今年3月份发布7系gq28nm中端FPGA产品Kintex-7之后不到4个月,赛灵思又发布了其28nm高端FPGA产品Virtex-7 VX485T,刷新了其新统一架构的新产品推出速度的纪录。Virtex-7XV485T在逻辑规模、收发器、抖动性、串行I/O带宽、DSP性能和... 继今年3月份发布7系gq28nm中端FPGA产品Kintex-7之后不到4个月,赛灵思又发布了其28nm高端FPGA产品Virtex-7 VX485T,刷新了其新统一架构的新产品推出速度的纪录。Virtex-7XV485T在逻辑规模、收发器、抖动性、串行I/O带宽、DSP性能和低功耗等方面表现突出。 展开更多
关键词 28nm FPGA kintex-7 VIRTEX-7 VX485T 赛灵思(Xilinx)
原文传递
统一架构FPGA使功能设计收放自如
8
作者 刘洋 《电子设计技术 EDN CHINA》 2010年第9期14-14,共1页
可编程平台领导厂商赛灵思公司(Xilinx)宣布推出采用统一架构的全新7系列FPGA;基于28nm制程的技术将整体功耗降低一半,且具有多达200万个逻辑单元的高容量,满足从低成本到超高端系列产品的扩展需求。
关键词 统一架构FPGA XILINX VIRTEX-7 kintex-7 Artix-7
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部