期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
一种改进的基于Kogge-Stone结构的并行前缀加法器 被引量:3
1
作者 赵翠华 娄冕 +1 位作者 张洵颖 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2011年第2期47-50,共4页
基于并行前缀算法的Kogge-Stone结构,通过改进其结构层次上的逻辑电路,提出一种改进的并行前缀加法器.与传统电路相比,该加法器不仅可以减小面积、功耗和延时,而且随着位宽的加大其优势更加明显,是适用于宽位的并行前缀加法器.
关键词 并行前缀算法 kogge-stone结构 并行前缀加法器
下载PDF
基于Kogge-Stone加法器改进的双域模乘器
2
作者 杨丹阳 杨萱 +2 位作者 陈韬 戴紫彬 李伟 《电子技术应用》 2019年第8期75-78,82,共5页
模乘作为椭圆曲线公钥密码算法的核心运算,调用频率最高,提高其运算速度对于提高椭圆曲线密码处理器的性能具有重要意义。基于Kogge-Stone加法结构,结合可重构技术,实现一种能够同时支持素数域GF(p)和二元域GF(2m)上模乘运算的双域模乘... 模乘作为椭圆曲线公钥密码算法的核心运算,调用频率最高,提高其运算速度对于提高椭圆曲线密码处理器的性能具有重要意义。基于Kogge-Stone加法结构,结合可重构技术,实现一种能够同时支持素数域GF(p)和二元域GF(2m)上模乘运算的双域模乘器,并对模块进行合理复用,节省硬件资源。用Verilog VHDL语言对该模乘器进行RTL级描述,并采用0.18μm CMOS工艺标准单元库进行逻辑综合。实验结果表明,该双域模乘器的最大时钟频率为476MHz,占用硬件资源66518 gates,实现256位的模乘运算仅需0.27μs。 展开更多
关键词 双域运算 模乘 kogge-stone加法器 椭圆曲线密码算法
下载PDF
对提高RSA算法中大数模乘运算速率的思考 被引量:2
3
作者 贾斌斌 王忠庆 方炜 《信息通信技术与政策》 2023年第6期84-90,共7页
RSA算法的核心是大数模乘运算,提高其运算速率不仅对改进RSA算法本身有着重要的意义,而且,如果能够通过专用集成电路快速而低成本的实现,将会对电子商务的推广产生积极作用。在研究蒙哥马利算法的基础上,提出一种基于并行前缀加法器架... RSA算法的核心是大数模乘运算,提高其运算速率不仅对改进RSA算法本身有着重要的意义,而且,如果能够通过专用集成电路快速而低成本的实现,将会对电子商务的推广产生积极作用。在研究蒙哥马利算法的基础上,提出一种基于并行前缀加法器架构的基2-Montgomery模乘运算,构建了1024 bit的Kogge-stone加法器。仿真结果表明,该方法可以有效减少模乘运算中操作数的延迟时间,在一定程度上提高大数模乘的运算效率。 展开更多
关键词 RSA算法 基2-Montgomery MONTGOMERY算法 kogge-stone加法器
下载PDF
一种基于55nm工艺的超前进位加法器设计
4
作者 周冉冉 周文宸 王永 《中国集成电路》 2023年第8期49-53,共5页
加法器作为数字电路中的重要组件,其计算速度对系统性能至关重要。本文对加法器电路进行了深入研究,基于4进制Kogge-Stone树结构和多相时钟控制改进后的多米诺动态电路,设计了一种64位超前进位加法器,并完成全定制版图设计。该加法器采... 加法器作为数字电路中的重要组件,其计算速度对系统性能至关重要。本文对加法器电路进行了深入研究,基于4进制Kogge-Stone树结构和多相时钟控制改进后的多米诺动态电路,设计了一种64位超前进位加法器,并完成全定制版图设计。该加法器采用55nm CMOS工艺,在3.7 GHz的时钟频率下,关键路径延时为372 ps,平均功耗为24.47 mW,功耗延时积为9.1 pJ,版图总面积约为29482μm2。这些结果显示,所提出的设计方案在性能方面取得了显著的改进。它不仅提高了加法器电路的计算速度,还有效降低了功耗和占用的芯片面积。 展开更多
关键词 加法器 kogge-stone 超前进位
下载PDF
64位超前进位对数加法器的设计与优化 被引量:3
5
作者 王仁平 何明华 +2 位作者 陈传东 戴惠明 黄扬国 《半导体技术》 CAS CSCD 北大核心 2010年第11期1116-1121,共6页
设计一个应用于高性能微处理器的快速64位超前进位对数加法器。通过分析超前进位对数加法器原理,提出了改进四进制Kogge-Stone树算法的64位超前进位对数加法器结构,并结合使用多米诺动态逻辑、时钟延迟多米诺逻辑和传输门逻辑等技术来... 设计一个应用于高性能微处理器的快速64位超前进位对数加法器。通过分析超前进位对数加法器原理,提出了改进四进制Kogge-Stone树算法的64位超前进位对数加法器结构,并结合使用多米诺动态逻辑、时钟延迟多米诺逻辑和传输门逻辑等技术来设计和优化电路。该加法器采用SMIC 0.18μm CMOS工艺实现,在最坏情况下完成一次加法运算时间为486.1 ps,与相同工艺和相同电路结构采用静态CMOS实现相比,大大减少了加法器各级门的延迟时间,取得良好的电路性能。 展开更多
关键词 多米诺动态逻辑 时钟延时多米诺 对数加法器 点操作 kogge-stone
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部