期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
高效的用于CMMB的LDPC解码器设计
1
作者 姜小波 黎红源 梁祥泰 《电路与系统学报》 北大核心 2013年第1期199-204,共6页
本文设计了高效率的支持两个码率的CMMB标准的LDPC解码器。论文采用分层修正最小和算法和存储器压缩技术减少存储器资源的使用;采用备份存储器方法,仅用很少的存储器代价,解决CMMB的LDPC码存在的存储器读写冲突;采用硬件资源复用,可以... 本文设计了高效率的支持两个码率的CMMB标准的LDPC解码器。论文采用分层修正最小和算法和存储器压缩技术减少存储器资源的使用;采用备份存储器方法,仅用很少的存储器代价,解决CMMB的LDPC码存在的存储器读写冲突;采用硬件资源复用,可以同时处理1/2码率和3/4码率,减少资源消耗。本文设计的LDPC解码器,在SMIC 0.18 m工艺下进行了综合,综合结果显示,解码器的面积8.55mm2,功耗215.4mW。 展开更多
关键词 低密度奇偶校验码(ldpc) 中国移动多媒体广播(CMMB) 解码器 FPGA
下载PDF
Comtech AHA发布DVB—S2低密度奇偶校验码
2
《卫星电视与宽带多媒体》 2005年第11期22-22,共1页
Comtech AHA公司(AHA)5月17日宣布已经推出低密度奇偶校验码(LDPC)前向纠错码(FEC)编码器和解码器,这种编解码器与DVB—S2完全兼容,在Altera Stratix Ⅱ FPGA中,它最高可以支持每秒100Mbits的数据速率,并且支持所有的编码方式,帧长... Comtech AHA公司(AHA)5月17日宣布已经推出低密度奇偶校验码(LDPC)前向纠错码(FEC)编码器和解码器,这种编解码器与DVB—S2完全兼容,在Altera Stratix Ⅱ FPGA中,它最高可以支持每秒100Mbits的数据速率,并且支持所有的编码方式,帧长和DVB—S2规范中用到的调制方案。芯片内部与LDPC编解码内核级联使用了BCH外部编码模块.它可以降低误码基面,提高系统的可靠性。Comtech AHA DVB—S2 LDPC编解码芯片内部实现了一个带有交织器的编码器、 展开更多
关键词 低密度奇偶校验码 DVB STRATIX 发布 Altera ldpc 前向纠错码 解码芯片 解码器 FPGA 数据速率 编码方式 编码模块 码器 全兼容 BCH 可靠性 交织器 内部 误码 级联
下载PDF
基于自适应分割和非规则LDPC的图像编码
3
作者 郭锐 刘济林 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第8期1298-1302,共5页
为了提高图像在无线信道上的传输效率和抵御误码的能力,提出了一种基于自适应分割和非规则低密度奇偶检验(low-density parity check,LDPC)码的联合信源信道编码(JSCC)方案.针对自适应分割能够把图像分割成不同重要级别的图像子块、非规... 为了提高图像在无线信道上的传输效率和抵御误码的能力,提出了一种基于自适应分割和非规则低密度奇偶检验(low-density parity check,LDPC)码的联合信源信道编码(JSCC)方案.针对自适应分割能够把图像分割成不同重要级别的图像子块、非规则LDPC中高度数的比特节点比低度数比特节点有更强的纠错能力的特点,研究了把自适应图像分割和非规则LDPC结合起来的联合信源信道编码的算法;自适应分割后不同重要性级别的图像子块,采用非规则LDPC编码,获得了不等错误保护(unequal error protection,UEP).仿真结果表明,该方案能够显著地提高无线图像的传输质量和传输效率,与采用等错误保护(equal error protection,EEP)策略的JPEG图像相比,在信噪比Eb/N0=1.6 dB时,重建图像的峰值信噪比(PSNR)有17.78 dB的改善. 展开更多
关键词 联合信源信道编码(JSCC) 自适应分割 非规则低密度奇偶检验(ldpc) 不等错误保护(UEP)
下载PDF
一种新型低功耗异步比较器的设计方法 被引量:3
4
作者 姜小波 叶德盛 《电子学报》 EI CAS CSCD 北大核心 2012年第8期1650-1654,共5页
本文利用输入数据的统计特性,设计了两种低功耗异步比较器——异步行波比较器和提前终止异步比较器.异步行波比较器从第一个不相等的数位开始停止运算,但要把结果传到最低位,消耗部分功耗.提前终止异步比较器通过修改真值表,基于新的比... 本文利用输入数据的统计特性,设计了两种低功耗异步比较器——异步行波比较器和提前终止异步比较器.异步行波比较器从第一个不相等的数位开始停止运算,但要把结果传到最低位,消耗部分功耗.提前终止异步比较器通过修改真值表,基于新的比较单元电路和终止判断电路,在第一个不相等的数位停止运算并立即输出比较结果,节省不必要的功耗.新设计的异步比较器和用于对比的同步比较器(BCL比较器和门控时钟比较器)均用SMIC0.18μm工艺实现.仿真结果表明,提前终止异步比较器功耗最低,与同步BCL比较器和门控时钟比较器相比,在随机数据和来自LDPC解码器的数据下,分别节省了87.1%、84.5%和37.5%、28.6%的功耗. 展开更多
关键词 低功耗 数据统计特性 比较器 ldpc(低密度奇偶检验)解码器
下载PDF
光纤通信系统中前向纠错编码技术的发展
5
作者 邓涛鸿 沈建华 邵钟浩 《网络电信》 2006年第1期53-55,共3页
前向纠错编码技术是实现高速光纤通信的关键控术之一。本文结合了ITU-T的标准G.707,G.709和G.975.阐述了高速光纤通信中所采用的前向纠错编码技术的发展历程,并对带内FEC.带外FEC.级联FEC.BTC码及LDPC码的性能进行比较.最后提出... 前向纠错编码技术是实现高速光纤通信的关键控术之一。本文结合了ITU-T的标准G.707,G.709和G.975.阐述了高速光纤通信中所采用的前向纠错编码技术的发展历程,并对带内FEC.带外FEC.级联FEC.BTC码及LDPC码的性能进行比较.最后提出了当前前向纠错编码技术的发展趋向。 展开更多
关键词 高速光纤通信系统 带内FEC 带外FEC 级联FEC 分组Turbo码(BTC) 低密度奇偶检验码(ldpc)
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部