期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的并行数字滤波器设计和实现 被引量:3
1
作者 薛晓男 周帅 +1 位作者 孙殿星 时慧 《电子质量》 2021年第7期28-32,共5页
该文介绍了基于FPGA的并行数字滤波器设计方案,主要叙述了建立M×N维滤波矩阵、并行滤波运算以及滤波结果的处理等并行数字滤波过程。首先基于并行的路数M和滤波器的阶数N建立M×N维滤波矩阵X_(M×N),滤波矩阵X_(M×N)... 该文介绍了基于FPGA的并行数字滤波器设计方案,主要叙述了建立M×N维滤波矩阵、并行滤波运算以及滤波结果的处理等并行数字滤波过程。首先基于并行的路数M和滤波器的阶数N建立M×N维滤波矩阵X_(M×N),滤波矩阵X_(M×N)的每行与固定的滤波器系数矩阵H1×N进行相乘相加运算得到滤波的中间结果Y_(k+j+1(n)),然后经过截取有效量化位数最终得到并行滤波结果Y(n)。基于该并行数字滤波方案,设计了八路并行成形滤波器。经过实验验证,该八路并行成形滤波器实现了625Msps,QPSK调制格式的基带信号成形滤波,滤波的数据结果经过解调分析的EVM达到了0.326%。该文提出的并行数字滤波器设计方案通用性强,可以广泛应用于高速数字信号处理中。 展开更多
关键词 并行数字滤波 m×n维滤波矩阵 成形滤波 EVm
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部