期刊文献+
共找到121篇文章
< 1 2 7 >
每页显示 20 50 100
Optimizing pipeline for a RISC processor with multimedia extension ISA 被引量:1
1
作者 肖志斌 刘鹏 +1 位作者 姚英彪 姚庆栋 《Journal of Zhejiang University-Science A(Applied Physics & Engineering)》 SCIE EI CAS CSCD 2006年第2期269-274,共6页
The 32-bit extensible embedded processor RISC3200 originating from an RTL prototype core is intended for low-cost consumer multimedia products. In order to incorporate the reduced instruction set and the multimedia ex... The 32-bit extensible embedded processor RISC3200 originating from an RTL prototype core is intended for low-cost consumer multimedia products. In order to incorporate the reduced instruction set and the multimedia extension instruction set in a unifying pipeline, a scalable super-pipeline technique is adopted. Several other optimization techniques are proposed to boost the frequency and reduce the average CPI of the unifying pipeline. Based on a data flow graph (DFG) with delay information, the critical path of the pipeline stage can be located and shortened. This paper presents a distributed data bypass unit and a centralized pipeline control scheme for achieving lower CPI. Synthesis and simulation showed that the optimization techniques enable RISC3200 to operate at 200 MHz with an average CPI of 1.16. The core was integrated into a media SOC chip taped out in SMIC 0.18-micron technology. Preliminary testing result showed that the processor works well as we expected. 展开更多
关键词 pipeline risc Single-instruction-multiple-data (SIMD) Instruction set architecture (ISA) Multimedia extension
下载PDF
基于CISC/RISC混合架构的嵌入式MCU设计 被引量:5
2
作者 陈瑞森 郭东辉 《计算机应用研究》 CSCD 北大核心 2006年第8期194-196,共3页
CISC与R ISC是目前微控制器(MCU)设计的两种主要指令体系。从MCU的架构原理入手分析基于这两种指令体系的MCU的各自功能特点,说明对于不同应用系统所需的嵌入式MCU设计所要考虑的基本问题及关键模块的设计方法。最后,以一款自主设计的八... CISC与R ISC是目前微控制器(MCU)设计的两种主要指令体系。从MCU的架构原理入手分析基于这两种指令体系的MCU的各自功能特点,说明对于不同应用系统所需的嵌入式MCU设计所要考虑的基本问题及关键模块的设计方法。最后,以一款自主设计的八位MCU与CISC型微控制器MCS-51、R ISC型微控制器PIC16C54的性能作比较,说明基于CISC/R ISC混合架构的MCU的一些性能优势。 展开更多
关键词 微控制器 CISC risc 嵌入式mcu
下载PDF
8位RISC MCU IP软核仿真的新方法 被引量:2
3
作者 王祖强 张华 李玲 《计算机工程》 CAS CSCD 北大核心 2007年第6期248-249,共2页
介绍了一种8位RISCMCUIP核的体系结构,采用自顶向下的设计思想对其进行模块划分,分析了流水线及跳转指令操作的实现,提出建立虚拟指令存储器模块对MCUIP核仿真的方案,并给出对虚拟指令存储器初始化的方法,该方法提高了MCUIP软核仿真的... 介绍了一种8位RISCMCUIP核的体系结构,采用自顶向下的设计思想对其进行模块划分,分析了流水线及跳转指令操作的实现,提出建立虚拟指令存储器模块对MCUIP核仿真的方案,并给出对虚拟指令存储器初始化的方法,该方法提高了MCUIP软核仿真的效率。 展开更多
关键词 risc mcu 仿真 指令存储器模块
下载PDF
基于RISC技术的MCU核的设计与研究 被引量:1
4
作者 刘涛 应继宏 《科学技术与工程》 2007年第7期1323-1327,1341,共6页
介绍了一种基于RISC体系结构的微控制器IP核---8位MCU Core的设计与实现。按照自顶向下的系统级设计思想,利用verilog语言进行寄存器传输级的描述,优化时序控制和结构设计,完成了与主流产品兼容的,具有取指、执行、回写三级流水线,单周... 介绍了一种基于RISC体系结构的微控制器IP核---8位MCU Core的设计与实现。按照自顶向下的系统级设计思想,利用verilog语言进行寄存器传输级的描述,优化时序控制和结构设计,完成了与主流产品兼容的,具有取指、执行、回写三级流水线,单周期单指令(程序转移指令例外),高速、稳定的IP核。 展开更多
关键词 mcu SOC risc 流水线
下载PDF
基于Verilog的RISC MCU中断系统的设计与验证
5
作者 凌朝东 柯志斌 王加贤 《电子技术应用》 北大核心 2008年第3期48-51,共4页
详细论述了4位RISC MCU中断系统的Verilog设计实现过程。该MCU采用PIC两级流水线结构,含4个中断源,2级优先级。最后通过整体的RISC MCU IP核对其中断系统进行完整的程序测试,完成功能与时序的仿真与验证。
关键词 VERILOG PIC risc mcu 仿真 中断
下载PDF
8位RISC MCU IP核的设计 被引量:1
6
作者 李家荣 刘笃仁 李新慧 《电子与封装》 2005年第11期31-33,30,共4页
本文介绍了一种嵌入式RISCMCUIP核的具体设计。该核采用哈佛结构,单周期单指令,指令集与PIC16C57兼容,并且具有低功耗特性和LCD驱动能力。
关键词 mcu risc 嵌入式核
下载PDF
一款RISC型流水线MCU的设计与实现
7
作者 钱彬丰 汪西川 《仪表技术》 2008年第9期20-22,共3页
介绍一款采用自定义指令集的RISC型MCU的设计与实现。整个设计采用数据和指令分开的哈佛结构,并采用了四级流水线以提高MCU的运行速度和效率。同时分析了该设计中的流水线所遇到的冒险问题,采取了一定的解决方案。该设计采用自顶向下的... 介绍一款采用自定义指令集的RISC型MCU的设计与实现。整个设计采用数据和指令分开的哈佛结构,并采用了四级流水线以提高MCU的运行速度和效率。同时分析了该设计中的流水线所遇到的冒险问题,采取了一定的解决方案。该设计采用自顶向下的设计流程,使用硬件描述语言Verilog进行描述,通过EDA工具对设计进行相应的仿真,并最终在Xilinx的FPGA芯片上进行实现。 展开更多
关键词 流水线 mcu risc FPGA
下载PDF
沁恒微电子潜心打造内嵌专业接口的RISC-V架构MCU 被引量:1
8
作者 薛士然 《单片机与嵌入式系统应用》 2021年第2期92-93,共2页
近日,苹果推出了M1处理器,相比关注具体指标,业内其实更关心M1推出后会引领产业往哪个方向发展,不少人的结论是RISC V会成为未来芯片发展的热点,因为RISC V有很多巧妙的方法可以提高性能。计算机界泰斗David Patterson大力支持RISC V技... 近日,苹果推出了M1处理器,相比关注具体指标,业内其实更关心M1推出后会引领产业往哪个方向发展,不少人的结论是RISC V会成为未来芯片发展的热点,因为RISC V有很多巧妙的方法可以提高性能。计算机界泰斗David Patterson大力支持RISC V技术,国内单片机界泰斗何立民教授也曾表示RISC V在人工智能领域会大有作为。 展开更多
关键词 人工智能 risc mcu 计算机界 微电子 单片机 专业接口 提高性能
下载PDF
TI新型超低功耗16位RISC系列MCU性能更高可靠性更强
9
《电子工程师》 2004年第12期14-14,共1页
关键词 risc MSP430 高可靠性 超低功耗 TI mcu 新品 待机 系统成本 器件
下载PDF
RISC-V MCU的FreeRTOS移植与应用开发 被引量:3
10
作者 付元斌 张爱华 何小庆 《单片机与嵌入式系统应用》 2021年第1期4-7,26,共5页
具有相同的RISC-V指令集的处理器实现并不相同。本文将针对基于RISC-V开源指令集的处理器芯片GD32VF103 MCU,介绍FreeRTOS在IAR EWRISC-V编译和开发环境下的移植过程。采用RTOS后,嵌入式系统很难监控系统的运行时行为、发现应用存在的问... 具有相同的RISC-V指令集的处理器实现并不相同。本文将针对基于RISC-V开源指令集的处理器芯片GD32VF103 MCU,介绍FreeRTOS在IAR EWRISC-V编译和开发环境下的移植过程。采用RTOS后,嵌入式系统很难监控系统的运行时行为、发现应用存在的问题,本文基于Tracealyzer分析工具直观地跟踪系统行为,分析系统中可能的错误,提高代码的鲁棒性。 展开更多
关键词 Bumblebee内核 Tracealyzer FreeRTOS移植 risc-V处理器
下载PDF
8位RISCMCU Core设计 被引量:2
11
作者 黄继业 郑立 周伟江 《杭州电子工业学院学报》 2001年第6期39-45,共7页
本文介绍基于RISC体系结构的微控制器IP核 --RISCMCUCore的设计与实现。主要包括指令集分析、指令译码与控制器的设计。RISCMCUCore规则的指令格式缩减了译码单元规模 ;优化设计的时序控制逻辑 ,使取指部件与执行部件同时工作 ,实现了... 本文介绍基于RISC体系结构的微控制器IP核 --RISCMCUCore的设计与实现。主要包括指令集分析、指令译码与控制器的设计。RISCMCUCore规则的指令格式缩减了译码单元规模 ;优化设计的时序控制逻辑 ,使取指部件与执行部件同时工作 ,实现了二级流水线 ,达到单周期单指令(程序转移指令例外 )的执行速度。RISCMCUCore用可综合的VerilogHDL描述 ,按设计流程进行各级仿真验证 ,最后在VerilogXL上完成系统级指令测试。 展开更多
关键词 超大规模集成电路 流水线 Verilog综合 risc
下载PDF
瑞萨32位RISC MCU实现高精度变频控制
12
《电子设计应用》 2006年第1期68-68,共1页
关键词 32位mcu 变频控制 32位risc 高精度 无刷直流电机 汽油发动机 二氧化碳排放 转向助力系统 瑞萨科技公司 汽车应用
下载PDF
MCU的发展及其趋势
13
作者 喻德顺 《微处理机》 1996年第3期5-8,共4页
本文介绍了MCU的发展及其趋势,并提出了几点想法。
关键词 mcu risc 计算机系统
下载PDF
基于流水线结构的高速嵌入式MCU设计 被引量:1
14
作者 牟刚 贺前华 江瑾 《微电子学》 CAS CSCD 北大核心 2004年第4期425-427,431,共4页
 采用同步流水线结构,设计了一种高速嵌入式51兼容MCU内核SCUT51。重点讨论了流水线技术在80C51这类CISC中的一些应用问题(如指令格式不规范、执行周期长等)及其解决办法。FPGA硬件仿真证明,SCUT51在指令执行效率上比80C51有了很大的...  采用同步流水线结构,设计了一种高速嵌入式51兼容MCU内核SCUT51。重点讨论了流水线技术在80C51这类CISC中的一些应用问题(如指令格式不规范、执行周期长等)及其解决办法。FPGA硬件仿真证明,SCUT51在指令执行效率上比80C51有了很大的提高。 展开更多
关键词 流水线结构 精简指令集 复杂指令集 控制转移冲突 mcu
下载PDF
一种低功耗八位MCU的设计与实现 被引量:3
15
作者 张旭 李斌桥 +3 位作者 李树荣 赵毅强 周建国 姚素英 《微处理机》 2003年第4期7-9,共3页
介绍了一个低功耗八位微控制器的结构设计 ,选择了适当的微控制器的体系结构和指令流水线 ,简化了电路结构 ,大大减少了执行每条指令所需要的时钟数。另外 ,通过对算术逻辑单元进行优化设计 ,节省了系统的资源 ,减小了电路的寄生电容 ,... 介绍了一个低功耗八位微控制器的结构设计 ,选择了适当的微控制器的体系结构和指令流水线 ,简化了电路结构 ,大大减少了执行每条指令所需要的时钟数。另外 ,通过对算术逻辑单元进行优化设计 ,节省了系统的资源 ,减小了电路的寄生电容 ,从而达到了降低功耗的设计目标。 展开更多
关键词 低功耗八位微控制器 mcu 设计 精简指令集结构 控制电路 电路结构
下载PDF
基于FPGA及MCU的AVS编码器设计
16
作者 王悦 陈涛 张刚 《电视技术》 北大核心 2014年第3期53-55,59,共4页
实现了对视频图像数据的采集﹑调度﹑实时编码及传输等功能。以FPGA实现的MCU为主控制器,对采集来的视频信号进行数据调度,将编码后的数据经I2C总线发送至上位机软件,同时对读取的码流解码,最终在PC终端上显示。根据硬件平台的结构特性... 实现了对视频图像数据的采集﹑调度﹑实时编码及传输等功能。以FPGA实现的MCU为主控制器,对采集来的视频信号进行数据调度,将编码后的数据经I2C总线发送至上位机软件,同时对读取的码流解码,最终在PC终端上显示。根据硬件平台的结构特性,设计采用流水线结构对系统进行优化,保证了系统运行的高效性,实现了资源的最优化利用。在Xilinx Virtex-5的FPGA上实现并验证,系统可达的最高工作频率为170 MHz,且满足I帧的实时编码要求,实现高精度﹑高可靠性的AVS采编传输系统。 展开更多
关键词 AVS mcu 编码 流水线 FPGA
下载PDF
STM32F100VBT6:32位MCU开发评估方案 被引量:1
17
《世界电子元器件》 2010年第12期11-14,共4页
ST公司的STM32F100VBT6采用ARM Cortex^TM-M3 32位RISC内核,工作频率24MHz,集成了高速嵌入式存储器(闪存高达128kB、SRAM高达8kB)以及各种增强外设和连接到两条APB总线的I/O。
关键词 32位mcu 32位risc 评估 开发 嵌入式存储器 ST公司 工作频率 SRAM
下载PDF
TI发布功耗更低的MSP430F2xx系列MCU
18
《电子产品世界》 2004年第12A期147-148,共2页
TI宣布MSP430超低功耗16位RISC微控制器产品系列又添新成员,与前代器件相比,该款新品可实现两倍的处理性能(系统时钟最高达16MHz),而待机功耗则仅为前代产品的一半。MSP430F2xx系列具有功耗不足1μA的实时时钟待机模式,能在不到1μ... TI宣布MSP430超低功耗16位RISC微控制器产品系列又添新成员,与前代器件相比,该款新品可实现两倍的处理性能(系统时钟最高达16MHz),而待机功耗则仅为前代产品的一半。MSP430F2xx系列具有功耗不足1μA的实时时钟待机模式,能在不到1μs的时间内进行切换,进入完全同步的16MIPS工作模式。 展开更多
关键词 MSP430 功耗 TI risc MIPS 系统时钟 mcu x系列 待机模式 新品
下载PDF
瑞萨MCU的技术战略——“瑞萨论坛2008”高层访谈
19
作者 迎九 《电子产品世界》 2008年第5期144-,共1页
今年春季,瑞萨科技(Renesas)在北京、深圳、上海三地举办了盛大的"瑞萨论坛2008"活动,介绍了该公司2009年上半年将推出的RX系列,以及瑞萨主推的高端SuperH(简称SH)系列,还有在北京研发、满足中国需求的R8C系列。为此。
关键词 瑞萨科技 risc 北京 上海 mcu 继承性 单片机 单片微型计算机
下载PDF
STM32F072:ARM Cortex-M0 32位MCU解决方案
20
《世界电子元器件》 2014年第3期11-13,共3页
ST公闭的STM32F072是高性能雇rARMCortex—M032位RISC内核的MCU,工作频率高达48MHz,
关键词 32位mcu ARM 32位risc 工作频率 内核
下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部