-
题名一种16×16位高速低功耗流水线乘法器的设计
被引量:3
- 1
-
-
作者
吴明森
李华旺
刘海涛
-
机构
中国科学院上海微系统与信息技术研究所
-
出处
《微电子学与计算机》
CSCD
北大核心
2003年第8期151-153,共3页
-
文摘
提出了一种16×16位的高速低功耗流水线乘法器的设计。乘法器结构采用Booth编码和Wallace树,全加器单元是一种新型的准多米诺逻辑,其性能较普通CMOS逻辑全加器有很大改善。使用0.5μmCMOS工艺模型,HSPICE模拟结果表明,在频率为150MHz条件下,电源电压3.0V,其平均功耗为11.74mW,延迟为6.5ns。
-
关键词
16×16位高速低功耗流水线乘法器
设计
booth编码
算术逻辑单元
乘法器
-
Keywords
multiplier,pipeline,dsp,full-adder cell,booth algorithm
-
分类号
TP342.22
[自动化与计算机技术—计算机系统结构]
-