-
题名快速乘法器中高速4-2压缩器的设计(英文)
被引量:4
- 1
-
-
作者
袁寿财
朱长纯
-
机构
西安交通大学
-
出处
《微电子学与计算机》
CSCD
北大核心
2002年第4期53-56,共4页
-
基金
theNationalScienceFoundationofChina(No.60036016
50077016)andtheDoctoralFoundationofEd-ucationcommitteeofP.R.China(CETD00-10).
-
文摘
文章给出了两种优化的4-2压缩器电路结构,一种是选用不同结构的异或门电路对传统的异或门4-2压缩器结构进行优化,另一种是通过单值到双值逻辑的转换用传输门搭建的4-2压缩器电路。基于0.35μm和0.25μmCMOS模型参数的SPICE模拟,对两种4-2压缩器电路的最大延迟、功耗和面积进行了比较。结果表明,和库综合的4-2压缩器相比,文章的设计对提高乘法器速度减小面积是有效的。
-
关键词
快速乘法器
高速4-2压缩器
设计
SPICE模拟
-
Keywords
multiplier,transmission gate,wallace tree,4 2 compressor
-
分类号
TP332.22
[自动化与计算机技术—计算机系统结构]
-
-
题名32位无符号并行乘法器的设计与实现
被引量:2
- 2
-
-
作者
胡小龙
颜煦阳
-
机构
中南大学信息科学与工程学院
-
出处
《计算机工程与科学》
CSCD
北大核心
2010年第4期122-124,共3页
-
文摘
在基4的Booth算法得到部分积的基础上,采用了优化后的4:2压缩器的Wallace树对部分积求和,最后用CPA得到最终的和。优化下的并行乘法器比传统的CSA阵列乘法器速度快,且延时小。用Verilog进行了功能描述,并用ISE9.2对其进行了综合。
-
关键词
并行乘法器
BOOTH算法
4压缩器
wallace树
-
Keywords
parallel multiplier
Booth algorithm
4 : 2 compressor
wallace tree
-
分类号
TP332.22
[自动化与计算机技术—计算机系统结构]
-
-
题名基于修正BOOTH编码的32×32位乘法器
被引量:2
- 3
-
-
作者
崔晓平
-
机构
南京航空航天大学信息科学与技术学院
-
出处
《电子测量技术》
2007年第1期82-85,共4页
-
文摘
本文描述了一种32×32位快速并行结构乘法器,介绍了基于修正布斯编码算法的部分积产生电路,并对部分积的符号扩展进行了简化。给出了基于4∶2压缩器的华莱士树的实现方法,在最后的快速进位链中采用64位快速超前进位加法器以提高乘法器的运行速度。并用PSPICE仿真工具对其进行了功能验证和仿真。通过仿真分析比较,该32×32位乘法器的速度比传统的32位基于Wallace/Dadda的乘法器的速度快18.9%。
-
关键词
修正布斯编码器
4:2压缩器
华莱士树型结构
超前进位加法器
-
Keywords
multiplier
4:2 compressor
wallace tree
carry-lookahead adder
-
分类号
TP342.21
[自动化与计算机技术—计算机系统结构]
-
-
题名基于改进的混合压缩结构的Wallace树设计
被引量:1
- 4
-
-
作者
邵磊
张树丹
于宗光
-
机构
江南大学信息工程学院
中国电子科技集团第
-
出处
《电子与封装》
2007年第9期12-14,18,共4页
-
文摘
文章针对典型的32位浮点乘法器,对Booth算法产生的部分积重新分组,采用CSA和4-2压缩器的混合电路结构,对传统的Wallace树型乘法器进行改进,并提出一种高速的树型乘法器阵列结构。该结构与传统的Wallace树型相比,具有更小的延时、更规整的布局布线,使其更易于VLSI实现。
-
关键词
乘法器
4-2压缩器
CSA
wallace树
-
Keywords
multiplier
4-2 compressor
carry save adder
wallace tree
-
分类号
TP322.2
[自动化与计算机技术—计算机系统结构]
-
-
题名定点符号高速乘法器的设计与FPGA实现
被引量:3
- 5
-
-
作者
李小进
初建朋
赖宗声
徐晨
景为平
-
机构
华东师范大学微电子电路与系统研究所
南通工学院
-
出处
《微电子学与计算机》
CSCD
北大核心
2005年第4期119-121,125,共4页
-
基金
上海市科委PDC项目(027062012)
江苏省专用集成电路设计重点实验室(KJS03065)
-
文摘
文章系统地研究了符号定点高速乘法器的实现算法和结构,采用了修正布斯算法,华莱士压缩树,4:2压缩器,伪4:2压缩器以及平方根求和结构。采用VerilogHDL实现了整个乘法器,在单个时钟周期完成一次16位的符号数乘法。为了验证该乘法器的性能,在VertexII-xc2v1000实现了该乘法器,频率可达62.27MHz。每秒钟可完成6227万次16位的符号乘法。
-
关键词
乘法器
FPGA
修正布斯算法
华莱士树
4:2压缩器
-
Keywords
multiplier, FPGA, MBA, wallace-tree, 4:2 compressor
-
分类号
TN911.7
[电子电信—通信与信息系统]
-
-
题名高速乘法器的性能比较
被引量:3
- 6
-
-
作者
应征
吴金
常昌远
魏同立
-
机构
东南大学微电子中心
-
出处
《电子器件》
CAS
2003年第1期42-45,共4页
-
文摘
对基于阵列乘法器、修正布斯算法 (MBA)乘法器、华莱士 (WT)乘法器和MBA -WT混合乘法器的四种架构的32位乘法器性能进行了比较 ,在选择乘法器时 ,应根据实际应用 ,从面积、速度。
-
关键词
乘法器
修正布斯算法
华莱士树
保存进位加法器
4∶2压缩器
-
Keywords
multiplier
modified booth algorithm
wallace tree
carry save adder
4:2 compressor
-
分类号
TP342
[自动化与计算机技术—计算机系统结构]
-
-
题名基于混合压缩结构的新型浮点乘法器设计
被引量:3
- 7
-
-
作者
姚上上
沈立
-
机构
国防科技大学电子科学与技术系
-
出处
《微电子学与计算机》
2021年第9期74-78,共5页
-
文摘
为了进一步提高浮点乘法器的性能,缩短浮点乘法器关键路径延时,提出了一种基于新型4-2压缩器和5-2压缩器的混合压缩结构.在Xillinx的xc7a35tcsg324开发板上,基于该结构实现了IEEE754标准的32位浮点乘法器.相较于现有的压缩方式,提出的新型压缩结构相较于现有的压缩方式,所使用的LUT资源减少了45,关键路径延时减少了0.004 ns.与传统浮点乘法器相比,关键路径延时由6.022 ns缩短至4.673 ns,提升了浮点乘法器的运算性能.
-
关键词
4-2压缩器
5-2压缩器
wallace树
浮点乘法器
-
Keywords
4-2 compressor
5-2 compressor
wallace tree
floating point multiply
-
分类号
TN492
[电子电信—微电子学与固体电子学]
-