期刊文献+
共找到23篇文章
< 1 2 >
每页显示 20 50 100
NP-Domino, Ultra-Low-Voltage, High-Speed, Dual-Rail, CMOS NOR Gates
1
作者 Ali Dadashi Omid Mirmotahari Yngvar Berg 《Circuits and Systems》 2016年第8期1916-1926,共11页
In this paper, novel ultra low voltage (ULV) dual-rail NOR gates are presented which use the semi-floating-gate (SFG) structure to speed up the logic circuit. Higher speed in the lower supply voltages and robustness a... In this paper, novel ultra low voltage (ULV) dual-rail NOR gates are presented which use the semi-floating-gate (SFG) structure to speed up the logic circuit. Higher speed in the lower supply voltages and robustness against the input signal delay variations are the main advantages of the proposed gates in comparison to the previously reported domino dual-rail NOR gates. The simulation results in a typical TSMC 90 nm CMOS technology show that the proposed NOR gate is more than 20 times faster than conventional dual-rail NOR gate. 展开更多
关键词 Ultra Low Voltage (ULV) Semi-Floating-gate (SFG) Speed nor gate Monte Carlo TSMC 90 nm CMOS
下载PDF
Implementation of an All-Optical NOR Gate Using a Multi-Wavelength Injection-Locked Diode Laser 被引量:1
2
作者 K. K. Qureshi L. Y. Chan +3 位作者 P. K. A. Wai L. F. K. Lui W. H. Chung Hwa-yaw Tam 《光学学报》 EI CAS CSCD 北大核心 2003年第S1期397-398,共2页
We demonstrated an all optical NOR gate operating at 10 Gb/s using a multi-wavelength mutual injection-locked Fabry-Perot laser diode (FP-LD).
关键词 nor in on In of Implementation of an All-Optical nor gate Using a Multi-Wavelength Injection-Locked Diode Laser
原文传递
栅侧壁隔离层对45 nm NOR闪存栅极干扰的影响
3
作者 胡建强 仇圣棻 《半导体技术》 CSCD 北大核心 2017年第12期929-932,955,共5页
为了研究侧壁隔离层对闪存器件可靠性的影响,分别制备了Si_3N_4和SiO_2-Si_3N_4-SiO_2-Si_3N_4(ONON)复合层作为栅侧壁隔离层的45 nm或非闪存(NOR flash)器件,对编程后、循环擦写后的闪存器进行栅极干扰的测试,讨论了不同栅侧壁隔离层... 为了研究侧壁隔离层对闪存器件可靠性的影响,分别制备了Si_3N_4和SiO_2-Si_3N_4-SiO_2-Si_3N_4(ONON)复合层作为栅侧壁隔离层的45 nm或非闪存(NOR flash)器件,对编程后、循环擦写后的闪存器进行栅极干扰的测试,讨论了不同栅侧壁隔离层对栅极干扰的影响。结果表明,虽然纯氧化硅隔离层可减少NOR自对准接触孔(SAC)刻蚀时对侧壁隔离层的损伤,但其在栅极干扰时在氧化物-氮化物-氧化物(ONO)处有更高的电场,从而在栅干扰后阈值电压变化较大,且由于在擦写操作过程中会陷入电荷,这些电荷在大的栅极电压和长时间的栅干扰作用下均会对闪存器的可靠性产生负面的影响。ONON隔离层的闪存器无可靠性失效。因此以ONON作为侧壁隔离层比以纯氮化硅作为侧壁隔离层的闪存器件具有更好的栅干扰性能。 展开更多
关键词 栅极干扰 侧壁隔离层 自对准接触 或非闪存器件 复合介质层
下载PDF
一种基于吗啉衍生物的Fe^3+/Cu^2+荧光探针 被引量:3
4
作者 罗杰伟 赵波 +2 位作者 张仕禄 贾飞云 刘军 《无机化学学报》 SCIE CAS CSCD 北大核心 2020年第10期1845-1852,共8页
以9-蒽醛为荧光基团,吡唑和吗啉为识别基团,合成了一种荧光分子探针4-((3-(1-苯基-5-吡啶基-4,5-二氢-1H-吡唑-3-基)蒽-9-基)甲基)吗啉(L)。其结构经1H NMR、13C NMR表征,利用荧光发射光谱和紫外吸收光谱研究其离子识别性能。结果表明,... 以9-蒽醛为荧光基团,吡唑和吗啉为识别基团,合成了一种荧光分子探针4-((3-(1-苯基-5-吡啶基-4,5-二氢-1H-吡唑-3-基)蒽-9-基)甲基)吗啉(L)。其结构经1H NMR、13C NMR表征,利用荧光发射光谱和紫外吸收光谱研究其离子识别性能。结果表明,探针L对Fe^3+和Cu^2+具有较强的选择性识别性能,荧光量子产率分别从0.47降到0.21和0.14;探针L的溶液颜色分别从淡黄色变为棕褐色和蓝色,裸眼可判断探针L选择性识别Fe^3+和Cu^2+。另外,根据Fe^3+、Cu^2+和H+不同组合时探针L的量子产率构建了分子水平上的三输入“NOR”逻辑门电路。 展开更多
关键词 吗啉衍生物 nor”逻辑门 FE3+ CU2+
下载PDF
四值“或非”门与五态门电路的研究 被引量:6
5
作者 陈书开 陈罡 林岗 《系统工程与电子技术》 EI CSCD 北大核心 2002年第4期107-110,共4页
采用双极型晶体管设计出了四值TTL“或非”门、“与非”门和“与或非”门电路及五态门 ,这些电路均具有较好的输入输出特性、较强的负载能力和抗干扰能力 ,噪声容限可达到± 0 .6V。特别是“与非”门和“与或非”门不仅全部由NPN型... 采用双极型晶体管设计出了四值TTL“或非”门、“与非”门和“与或非”门电路及五态门 ,这些电路均具有较好的输入输出特性、较强的负载能力和抗干扰能力 ,噪声容限可达到± 0 .6V。特别是“与非”门和“与或非”门不仅全部由NPN型晶体管构成 ,且电路结构非常简单 ,容易做成集成电路。所介绍的电路具有实用价值 ,可用作构造四值数字系统。 展开更多
关键词 五态门电路 多值逻辑 四值“或非”门 逻辑电路
下载PDF
论带缓冲器的CMOS与非门电路 被引量:3
6
作者 康裕荣 康向东 《江西理工大学学报》 CAS 2006年第3期17-19,共3页
论述了CMOS与非门存在的三个缺点:输出电阻Ro受输入端状态的影响,输出的高、低电平受输入端数目的影响,输入端工作状态不同时对电压传输特性的影响.讲清楚了带缓冲器的CMOS与非门是怎样克服、解决这三个缺点的,克服、解决这三个缺点是... 论述了CMOS与非门存在的三个缺点:输出电阻Ro受输入端状态的影响,输出的高、低电平受输入端数目的影响,输入端工作状态不同时对电压传输特性的影响.讲清楚了带缓冲器的CMOS与非门是怎样克服、解决这三个缺点的,克服、解决这三个缺点是输出端的缓冲器起的作用,每个输入端的缓冲器是用于得到所需与非门逻辑功能的. 展开更多
关键词 与非门 或非门 缓冲器
下载PDF
基于SET/MOS混合结构的译码器电路的设计
7
作者 李芹 蔡理 +1 位作者 王森 吴刚 《微电子学与计算机》 CSCD 北大核心 2008年第11期17-20,共4页
基于SET的I-V特性以及SET与MOS管互补的特性,以MOS管的逻辑电路为设计思想,首先提出了一个SET/MOS混合结构的反相器,进而推出或非门电路,并最终实现了一个唯一地址译码器.通过SET和MOS管两者的混合构建的电路与纯SET实现的电路相比,电... 基于SET的I-V特性以及SET与MOS管互补的特性,以MOS管的逻辑电路为设计思想,首先提出了一个SET/MOS混合结构的反相器,进而推出或非门电路,并最终实现了一个唯一地址译码器.通过SET和MOS管两者的混合构建的电路与纯SET实现的电路相比,电路的带负载能力增强;与纯MOS晶体管实现的电路相比,电路同样仅需要单电源供电,且元器件数目得到了减少,电路的静态功耗大大降低.仿真结果验证了电路设计的正确性. 展开更多
关键词 单电子晶体管 MOS管 反相器 或非门 译码器
下载PDF
SET-MOS混合结构的触发器设计及应用
8
作者 李芹 蔡理 李明 《河北大学学报(自然科学版)》 CAS 北大核心 2009年第4期438-442,共5页
基于SET-MOS混合结构的或非门构建了基本RS触发器和主从式D触发器,对所设计的新型触发器电路进行了分析研究,并将其应用到寄存器和移位寄存器电路.利用SPICE对所设计的触发器电路进行仿真验证,仿真结果表明电路运行良好.该新型触发器电... 基于SET-MOS混合结构的或非门构建了基本RS触发器和主从式D触发器,对所设计的新型触发器电路进行了分析研究,并将其应用到寄存器和移位寄存器电路.利用SPICE对所设计的触发器电路进行仿真验证,仿真结果表明电路运行良好.该新型触发器电路与SET实现的电路相比,具有更高的驱动能力;与传统CMOS电路相比,电路的功耗仅为10-10W的数量级. 展开更多
关键词 单电子晶体管 或非门 触发器 移位寄存器
下载PDF
一种新型电动机综合保护装置的研究
9
作者 高迎慧 金海明 苗盛章 《基础自动化》 CSCD 1996年第3期47-49,共3页
从集成电路具有诸多优点出发,介绍了采用555定时器等芯片构成一种电动机短路、过载和断相综合保护装置的组成及其工作原理。
关键词 电动机 保护装置 555定时器 维护
下载PDF
基于NPN-NPN的二值BiCMOS电路设计
10
作者 姚茂群 姜维军 《杭州电子科技大学学报(自然科学版)》 2009年第5期5-8,共4页
首先应用传输电压开关理论,提出了一种基本的基于NPN-NPN的BiCMOS驱动电路结构。然后,基于该驱电路动结构设计了二值BiCMOS非门电路,与非门电路和或非门电路结构。通过HPSPICE软件模拟,结果表明所设计的电路具有正确的逻辑功能。
关键词 传输电压开关理论 非门 与非门 或非门
下载PDF
TTL门电路带负载能力的计算问题研讨
11
作者 伍乾永 陈彬 《信息技术》 2009年第9期121-122,共2页
从不同的TTL负载门的结构出发,讨论了与非门及或非门两种情况下扇出系数的计算方法。对初学者深入理解教科书及科技人员设计数字逻辑电路有一定的指导意义。
关键词 与非门 或非门 驱动级 扇出系数
下载PDF
基于线性光放大器全光逻辑或非门的仿真研究 被引量:1
12
作者 李茜 李海涛 +1 位作者 张银蒲 申彦春 《激光技术》 CAS CSCD 北大核心 2012年第6期825-827,共3页
为了实现全光逻辑的仿真运算,基于Simulink模块可视化的特点,根据线性光放大器交叉增益调制原理的理论模型,采用模块搭建的方法,实现了全光逻辑"或非"的运算。结果表明,通过Simulink的模块搭建,使其更好地仿真出逻辑"或... 为了实现全光逻辑的仿真运算,基于Simulink模块可视化的特点,根据线性光放大器交叉增益调制原理的理论模型,采用模块搭建的方法,实现了全光逻辑"或非"的运算。结果表明,通过Simulink的模块搭建,使其更好地仿真出逻辑"或非"输出结果;适当地选择注入电流组合,逻辑或非的运算效果越佳;由于模块化的结构容易进行修改和扩充,通过模块搭建用于更多的逻辑运算也是可行的。 展开更多
关键词 光学器件 或非门 交叉增益调制 全光 线性光放大器
下载PDF
采用或非门设计最简逻辑电路的方法
13
作者 汪学典 《江苏电器》 2006年第6期25-26,共2页
给出了采用或非门、利用卡诺图设计最简逻辑电路的方法,并用实例论证这个方法是最简捷的方法,同时也具有一般性。在以CMOS为开关器件的数字集成电路芯片的设计中,由于或非门优于与非门,故应该使用所介绍的方法,直接采用或非门设计组合... 给出了采用或非门、利用卡诺图设计最简逻辑电路的方法,并用实例论证这个方法是最简捷的方法,同时也具有一般性。在以CMOS为开关器件的数字集成电路芯片的设计中,由于或非门优于与非门,故应该使用所介绍的方法,直接采用或非门设计组合逻辑电路芯片。 展开更多
关键词 或非门 组合逻辑 卡诺图
下载PDF
一种全光逻辑或非门的理论和实验研究 被引量:5
14
作者 叶俊卿 赵婵 张新亮 《光学与光电技术》 2006年第5期66-69,共4页
基于单端半导体光放大器(SOA)中的交叉增益调制(XGM)效应实现了全光逻辑或非运算功能,建立了该方案的理论模型,进行了数值模拟。实验中实现了10 Gb/s的全光逻辑或非运算功能,并对理论模拟和实验结果进行了讨论和分析,指出了输出消光比... 基于单端半导体光放大器(SOA)中的交叉增益调制(XGM)效应实现了全光逻辑或非运算功能,建立了该方案的理论模型,进行了数值模拟。实验中实现了10 Gb/s的全光逻辑或非运算功能,并对理论模拟和实验结果进行了讨论和分析,指出了输出消光比与连续光功率及注入电流之间的关系。理论分析结果与实验结果相符合。 展开更多
关键词 半导体光放大器 交叉增益调制 全光逻辑或非门
下载PDF
基于隧穿二极管的集约三值全加器设计
15
作者 纪堉超 常胜 +2 位作者 王豪 何进 黄启俊 《微纳电子技术》 北大核心 2016年第6期353-359,共7页
多值逻辑(MVL)相对二值逻辑具有更高的逻辑密度,可以相对简单的结构承载更多的信息,是一条值得探索的提升电路信息处理能力的途径。以共振隧穿二极管(RTD)为主要器件,设计了一种带有进位信号的集约三值全加器电路。不同于传统的设计方法... 多值逻辑(MVL)相对二值逻辑具有更高的逻辑密度,可以相对简单的结构承载更多的信息,是一条值得探索的提升电路信息处理能力的途径。以共振隧穿二极管(RTD)为主要器件,设计了一种带有进位信号的集约三值全加器电路。不同于传统的设计方法,该设计结合进位信号的逻辑特点和RTD电路的特性,使用较少的器件实现了逻辑功能,极大地降低了电路的复杂度,适应于大规模MVL电路的设计。该设计弥补了MVL电路在功能级上的空缺,丰富了MVL电路的类型,对今后基于MVL发展更复杂的电路系统打下了基础。 展开更多
关键词 多值逻辑(MVL) 共振隧穿二极管(RTD) 门电路 三值或非门 三值全加器
下载PDF
利用双区半导体激光器的混沌同步实现逻辑门
16
作者 孙亚威 张胜海 杨华 《激光杂志》 CAS CSCD 北大核心 2008年第6期19-20,共2页
当两个双区半导体激光器系统达到混沌驱动同步时,利用混沌偏移键控技术来控制其中一个的泵浦电流,使其产生相应的变化,用观察到的两个激光器输出光强之间的差值与泵浦电流的变化情况来构成逻辑门。
关键词 双区半导体激光器 混沌计算 或非门
下载PDF
基于QD-SOA-XGM的全光逻辑或非门研究
17
作者 王玉倩 王海龙 +2 位作者 孔雪纯 杨帅 龚谦 《通信技术》 2020年第1期9-14,共6页
为了改善基于交叉增益调制效应的量子点半导体光放大器全光逻辑或非门的性能,研究了QD-SOA-XGM全光逻辑门的码型效应特性,用两个连“1”脉冲和单个“1”脉冲的峰值功率来衡量,即P30/P20。研究结果表明:第一级输入电流越小,逻辑或非门的... 为了改善基于交叉增益调制效应的量子点半导体光放大器全光逻辑或非门的性能,研究了QD-SOA-XGM全光逻辑门的码型效应特性,用两个连“1”脉冲和单个“1”脉冲的峰值功率来衡量,即P30/P20。研究结果表明:第一级输入电流越小,逻辑或非门的性能越好,而第二级输入电流对或非门性能影响很小;在一定范围内,输入连续光功率越大、有源区长度越长、有源区宽度越宽、最大模式增益越大、损耗系数越小,或非门输出效果越好。 展开更多
关键词 级联量子点半导体光放大器 交叉增益调制 全光逻辑或非门 码型效应
下载PDF
基于互连线电容耦合的SR锁存电路研究
18
作者 赵志伟 张跃军 李林 《宁波大学学报(理工版)》 CAS 2020年第3期50-56,共7页
通过对线间电容耦合模型的研究,提出了一种基于互连线电容耦合的SR锁存电路设计方案.该方案首先分析互连线间电容耦合关系,利用MOS管栅极电容模拟互连线电容;然后利用电容耦合结构与线计算特性,设计或非逻辑门电路,在此基础上实现基于... 通过对线间电容耦合模型的研究,提出了一种基于互连线电容耦合的SR锁存电路设计方案.该方案首先分析互连线间电容耦合关系,利用MOS管栅极电容模拟互连线电容;然后利用电容耦合结构与线计算特性,设计或非逻辑门电路,在此基础上实现基于互连线电容耦合的SR锁存电路;最后在TSMC65 nmSpectre环境下仿真验证.结果表明:所设计的电路逻辑功能正确,且具有低硬件开销特性. 展开更多
关键词 或非门 SR锁存电路 线电容耦合 电路设计
下载PDF
电话电缆断线自动报警器的设计
19
作者 赖淦辉 何自立 《韶关大学学报》 1993年第2期78-82,91,共6页
本文介绍多路电话电缆断线自动报警器的电路原理,其特点是采用传感技术应用于数字与模拟电路中,并对电路的调试方法也作了详细的说明。
关键词 光电耦合 受控振荡器 电话电缆 断线 自动报警器
下载PDF
A 65-nm 1-Gb NOR floating-gate flash memory with less than 50-ns access time
20
作者 Yu Wang Zongliang Huo +8 位作者 Huamin Cao Ting Li Jing Liu Liyang Pan Xing Zhang Yun Yang Shenfeng Qiu Hanming Wu Ming Liu 《Chinese Science Bulletin》 SCIE EI CAS 2014年第29期3935-3942,共8页
This paper presents a 65-nm 1-Gb NOR-type floating-gate flash memory,in which the cell device and chip circuit are developed and optimized.In order to solve the speed problem of giga-level NOR flash in the deep submic... This paper presents a 65-nm 1-Gb NOR-type floating-gate flash memory,in which the cell device and chip circuit are developed and optimized.In order to solve the speed problem of giga-level NOR flash in the deep submicron process,the models of long bit-line and word-line are first given,by which the capacitive and resistive loads could be estimated.Based on that,the read path and key modules are optimized to enhance the chip access property and reliability.With the measurement results,the flash memory cell presents good endurance and retention properties,and the macro is operated with 1-ls/byte program speed and less than 50-ns read time under 3.3 V supply. 展开更多
关键词 nor闪存 访问时间 GB 浮栅 NS 深亚微米工艺 芯片电路 速度问题
原文传递
上一页 1 2 下一页 到第
使用帮助 返回顶部