期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
Silicon nanowire CMOS NOR logic gates featuring onevolt operation on bendable substrates
1
作者 Jeongje Moon Yoonjoong Kim +1 位作者 Doohyeok Lim Sangsig Kim 《Nano Research》 SCIE EI CAS CSCD 2018年第5期2625-2631,共7页
In this study, we propose complementary metal-oxide-semiconductor (CMOS) NOR logic gates consisting of silicon nanowire (NW) arrays on bendable substrates. A circuit consisting of two p-channel NW field-effect tra... In this study, we propose complementary metal-oxide-semiconductor (CMOS) NOR logic gates consisting of silicon nanowire (NW) arrays on bendable substrates. A circuit consisting of two p-channel NW field-effect transistors (NWFETs) in series and two n-channel NWFETs in parallel is constructed to operate a two- input CMOS NOR logic gate. The NOR logic gates operate at a low supply voltage of 1 V with a rail-to-rail logic swing and a high voltage gain of approximately -3.0. The exact NOR logic functionality is achieved owing to the superior electrical characteristics of the well-aligned p- and n-NWFETs, which are obtained using conventional Si-based CMOS technology. Moreover, the NOR logic gates exhibit stable characteristics and have good mechanical properties. The proposed bendable NW CMOS NOR logic gates are promising building blocks for future bendable integrated electronics. 展开更多
关键词 field-effect transistor silicon nanowire nor logic gate bendable substrate
原文传递
NOR logic function of a bendable combination of tunneling field-effect transistors with silicon nanowire channels 被引量:1
2
作者 Yoonjoong Kim Youngin Jeon +1 位作者 Minsuk Kim Sangsig Kim 《Nano Research》 SCIE EI CAS CSCD 2016年第2期499-506,共8页
在这研究,我们与不均匀地做的 p <sup>+</sup>-i-n<sup>+</sup> 硅 nanowire (SiNW ) 建议通道地效果晶体管(TFET ) 的新奇联合可弯曲的底层上的隧道。在平行的二 n 隧道 SiNW-TFETs (NWTFET ) 和在系列的二 p... 在这研究,我们与不均匀地做的 p <sup>+</sup>-i-n<sup>+</sup> 硅 nanowire (SiNW ) 建议通道地效果晶体管(TFET ) 的新奇联合可弯曲的底层上的隧道。在平行的二 n 隧道 SiNW-TFETs (NWTFET ) 和在系列的二 p 隧道 NWTFET 的联合是操作一二输入也不逻辑门。有 n 隧道和 p 隧道的部件 NWTFET 展出 69 和 53 mV  的次于最低限度的秋千(SS ) 展开更多
关键词 场效应晶体管 硅纳米线 逻辑功能 渠道 隧道 ets系列 抗疲劳性能 可弯曲
原文传递
Exclusive-nor sum-of-sum逻辑及其最小化研究 被引量:1
3
作者 卜登立 胡运全 廖萍 《井冈山大学学报(自然科学版)》 2017年第5期39-45,共7页
对DRM(dual Reed-Muller)逻辑的非标准形表示形式和之同或和(exclusive-nor sum-of-sum,ENSOS)进行研究,并给出一种启发式的ENSOS逻辑最小化算法。该算法采用立方体覆盖表示ENSOS,对立方体迭代应用XNOR连接运算实现ENSOS逻辑的化简。为... 对DRM(dual Reed-Muller)逻辑的非标准形表示形式和之同或和(exclusive-nor sum-of-sum,ENSOS)进行研究,并给出一种启发式的ENSOS逻辑最小化算法。该算法采用立方体覆盖表示ENSOS,对立方体迭代应用XNOR连接运算实现ENSOS逻辑的化简。为在算法结果质量与算法效率之间进行折中,该算法在进行立方体的XNOR连接时采用前瞻和回溯策略。使用基准函数进行验证的实验结果表明,所提出的算法能够获得更为精简的逻辑表达式。 展开更多
关键词 DRM(Dual Reed-Muller)逻辑 ENSOS(exclusive-nor sum-of-sum)逻辑 逻辑最小化 Xnor连接
下载PDF
一种基于吗啉衍生物的Fe^3+/Cu^2+荧光探针 被引量:3
4
作者 罗杰伟 赵波 +2 位作者 张仕禄 贾飞云 刘军 《无机化学学报》 SCIE CAS CSCD 北大核心 2020年第10期1845-1852,共8页
以9-蒽醛为荧光基团,吡唑和吗啉为识别基团,合成了一种荧光分子探针4-((3-(1-苯基-5-吡啶基-4,5-二氢-1H-吡唑-3-基)蒽-9-基)甲基)吗啉(L)。其结构经1H NMR、13C NMR表征,利用荧光发射光谱和紫外吸收光谱研究其离子识别性能。结果表明,... 以9-蒽醛为荧光基团,吡唑和吗啉为识别基团,合成了一种荧光分子探针4-((3-(1-苯基-5-吡啶基-4,5-二氢-1H-吡唑-3-基)蒽-9-基)甲基)吗啉(L)。其结构经1H NMR、13C NMR表征,利用荧光发射光谱和紫外吸收光谱研究其离子识别性能。结果表明,探针L对Fe^3+和Cu^2+具有较强的选择性识别性能,荧光量子产率分别从0.47降到0.21和0.14;探针L的溶液颜色分别从淡黄色变为棕褐色和蓝色,裸眼可判断探针L选择性识别Fe^3+和Cu^2+。另外,根据Fe^3+、Cu^2+和H+不同组合时探针L的量子产率构建了分子水平上的三输入“NOR”逻辑门电路。 展开更多
关键词 吗啉衍生物 nor”逻辑门 FE3+ CU2+
下载PDF
基于RT器件的三值与非门、或非门电路设计 被引量:9
5
作者 林弥 吕伟锋 孙玲玲 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第12期1983-1987,共5页
共振隧穿(resonant tunnel,RT)器件本身所具有的微分负阻(negative differential resistance,NDR)特性使其成为天然的多值器件.文中利用RT器件的负阻特性,以开关序列原理为指导,设计了基于RT电路的开关模型,实现了更为简单的三值RT与非... 共振隧穿(resonant tunnel,RT)器件本身所具有的微分负阻(negative differential resistance,NDR)特性使其成为天然的多值器件.文中利用RT器件的负阻特性,以开关序列原理为指导,设计了基于RT电路的开关模型,实现了更为简单的三值RT与非门和或非门电路,并利用MOS网络模型,通过SPICE软件仿真验证了所设计电路的正确性.该设计思想可推广到更高值的多值电路设计中. 展开更多
关键词 RT器件 多值逻辑 开关序列 与非门 或非门
下载PDF
基于RTD的与非门和或非门设计 被引量:6
6
作者 林弥 孙浙永 沈继忠 《科技通报》 北大核心 2004年第5期434-437,共4页
共振遂穿二极管RTD是新型的量子器件,以它为基础设计的与非门、或非门量子门电路具有结构简单、功耗低、速度快等特点,可作为基本逻辑单元实现任意RTD组合逻辑电路.
关键词 电子电路 布尔逻辑 完备集 RTD 与非 或非
下载PDF
四值“或非”门与五态门电路的研究 被引量:6
7
作者 陈书开 陈罡 林岗 《系统工程与电子技术》 EI CSCD 北大核心 2002年第4期107-110,共4页
采用双极型晶体管设计出了四值TTL“或非”门、“与非”门和“与或非”门电路及五态门 ,这些电路均具有较好的输入输出特性、较强的负载能力和抗干扰能力 ,噪声容限可达到± 0 .6V。特别是“与非”门和“与或非”门不仅全部由NPN型... 采用双极型晶体管设计出了四值TTL“或非”门、“与非”门和“与或非”门电路及五态门 ,这些电路均具有较好的输入输出特性、较强的负载能力和抗干扰能力 ,噪声容限可达到± 0 .6V。特别是“与非”门和“与或非”门不仅全部由NPN型晶体管构成 ,且电路结构非常简单 ,容易做成集成电路。所介绍的电路具有实用价值 ,可用作构造四值数字系统。 展开更多
关键词 五态门电路 多值逻辑 四值“或非”门 逻辑电路
下载PDF
基于应变调制型磁性隧道结的自动置位逻辑门电路 被引量:2
8
作者 徐立 蔡理 +3 位作者 崔焕卿 王森 杨晓阔 冯朝文 《微纳电子技术》 北大核心 2018年第2期84-90,共7页
建立了应变调制型磁性隧道结(MTJ)器件的HSpice电路仿真模型,分析了该器件的转换特性。基于所建立的模型并结合BSIM4 90 nm CMOS模型,设计了一种非易失性自动置位逻辑门电路。分析了4种组合输入电压作用下电路中MTJ磁阻的转变特性。... 建立了应变调制型磁性隧道结(MTJ)器件的HSpice电路仿真模型,分析了该器件的转换特性。基于所建立的模型并结合BSIM4 90 nm CMOS模型,设计了一种非易失性自动置位逻辑门电路。分析了4种组合输入电压作用下电路中MTJ磁阻的转变特性。对所设计电路的逻辑功能进行仿真分析,通过改变MTJ尺寸参数,得到了所设计电路两种规格下的输入和输出特性。仿真结果表明,该电路成功实现了或非(NOR)和与非(NAND)逻辑,验证了所设计电路功能的正确性。研究结果对今后基于应变调制型MTJ器件设计低功耗和非易失性集成电路具有重要意义。 展开更多
关键词 应变调制型磁性隧道结(MTJ) 电路模型 或非(nor)逻辑 与非(NAND)逻辑 CMOS
下载PDF
采用或非门设计最简逻辑电路的方法
9
作者 汪学典 《江苏电器》 2006年第6期25-26,共2页
给出了采用或非门、利用卡诺图设计最简逻辑电路的方法,并用实例论证这个方法是最简捷的方法,同时也具有一般性。在以CMOS为开关器件的数字集成电路芯片的设计中,由于或非门优于与非门,故应该使用所介绍的方法,直接采用或非门设计组合... 给出了采用或非门、利用卡诺图设计最简逻辑电路的方法,并用实例论证这个方法是最简捷的方法,同时也具有一般性。在以CMOS为开关器件的数字集成电路芯片的设计中,由于或非门优于与非门,故应该使用所介绍的方法,直接采用或非门设计组合逻辑电路芯片。 展开更多
关键词 或非门 组合逻辑 卡诺图
下载PDF
一种全光逻辑或非门的理论和实验研究 被引量:5
10
作者 叶俊卿 赵婵 张新亮 《光学与光电技术》 2006年第5期66-69,共4页
基于单端半导体光放大器(SOA)中的交叉增益调制(XGM)效应实现了全光逻辑或非运算功能,建立了该方案的理论模型,进行了数值模拟。实验中实现了10 Gb/s的全光逻辑或非运算功能,并对理论模拟和实验结果进行了讨论和分析,指出了输出消光比... 基于单端半导体光放大器(SOA)中的交叉增益调制(XGM)效应实现了全光逻辑或非运算功能,建立了该方案的理论模型,进行了数值模拟。实验中实现了10 Gb/s的全光逻辑或非运算功能,并对理论模拟和实验结果进行了讨论和分析,指出了输出消光比与连续光功率及注入电流之间的关系。理论分析结果与实验结果相符合。 展开更多
关键词 半导体光放大器 交叉增益调制 全光逻辑或非门
下载PDF
基于QD-SOA-XGM的全光逻辑或非门研究
11
作者 王玉倩 王海龙 +2 位作者 孔雪纯 杨帅 龚谦 《通信技术》 2020年第1期9-14,共6页
为了改善基于交叉增益调制效应的量子点半导体光放大器全光逻辑或非门的性能,研究了QD-SOA-XGM全光逻辑门的码型效应特性,用两个连“1”脉冲和单个“1”脉冲的峰值功率来衡量,即P30/P20。研究结果表明:第一级输入电流越小,逻辑或非门的... 为了改善基于交叉增益调制效应的量子点半导体光放大器全光逻辑或非门的性能,研究了QD-SOA-XGM全光逻辑门的码型效应特性,用两个连“1”脉冲和单个“1”脉冲的峰值功率来衡量,即P30/P20。研究结果表明:第一级输入电流越小,逻辑或非门的性能越好,而第二级输入电流对或非门性能影响很小;在一定范围内,输入连续光功率越大、有源区长度越长、有源区宽度越宽、最大模式增益越大、损耗系数越小,或非门输出效果越好。 展开更多
关键词 级联量子点半导体光放大器 交叉增益调制 全光逻辑或非门 码型效应
下载PDF
基于隧穿二极管的集约三值全加器设计
12
作者 纪堉超 常胜 +2 位作者 王豪 何进 黄启俊 《微纳电子技术》 北大核心 2016年第6期353-359,共7页
多值逻辑(MVL)相对二值逻辑具有更高的逻辑密度,可以相对简单的结构承载更多的信息,是一条值得探索的提升电路信息处理能力的途径。以共振隧穿二极管(RTD)为主要器件,设计了一种带有进位信号的集约三值全加器电路。不同于传统的设计方法... 多值逻辑(MVL)相对二值逻辑具有更高的逻辑密度,可以相对简单的结构承载更多的信息,是一条值得探索的提升电路信息处理能力的途径。以共振隧穿二极管(RTD)为主要器件,设计了一种带有进位信号的集约三值全加器电路。不同于传统的设计方法,该设计结合进位信号的逻辑特点和RTD电路的特性,使用较少的器件实现了逻辑功能,极大地降低了电路的复杂度,适应于大规模MVL电路的设计。该设计弥补了MVL电路在功能级上的空缺,丰富了MVL电路的类型,对今后基于MVL发展更复杂的电路系统打下了基础。 展开更多
关键词 多值逻辑(MVL) 共振隧穿二极管(RTD) 门电路 三值或非门 三值全加器
下载PDF
对偶原理在组合逻辑电路设计中的应用
13
作者 行小帅 《山西师范大学学报(自然科学版)》 1990年第2期32-37,共6页
本文讨论了对偶原理在组合逻辑电路设计中的应用,这种应用为我们设计电路选择器件又提供了一种方法。
关键词 对偶原理 或非门 组合逻辑电路 布尔代数 与非门
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部