期刊文献+
共找到182篇文章
< 1 2 10 >
每页显示 20 50 100
Topological Conditions for Unique Solvability of RLC OP Amp Networks
1
作者 Yang Jiawei(Beijing Institute of Remote Sensing Equipment, Beijing 100854, P.R. China) 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 1996年第4期47-56,共10页
Based on the nullor equivalent model of the ideal op amp, the solvability of RLC op amp networks are discussed and some practical problems are analyzed. Then several necessary and sufficient topological conditions for... Based on the nullor equivalent model of the ideal op amp, the solvability of RLC op amp networks are discussed and some practical problems are analyzed. Then several necessary and sufficient topological conditions for unique solvability are given and their proofs are shown in detail.These conditions have great applications in the analysis, synthesis and diagnosis of networks. Finally the solvability of an illustrative network are analyzed as an example. 展开更多
关键词 op amp NULLOR Topological condition SOLVABILITY Tree.
下载PDF
Design of Pipelined ADC Using Op Amp Sharing Technique
2
作者 黄进芳 锺戌彦 +1 位作者 温俊瑜 刘荣宜 《Journal of Measurement Science and Instrumentation》 CAS 2011年第1期47-51,共5页
This paper presents a 10-bit 20 MS/s pipelined Analog-to- Digital Converter(ADC) using op amp sharing approach and removing Sample and Hold Amplifier(SHA) or SHA-less technique to reach the goal of low-power const... This paper presents a 10-bit 20 MS/s pipelined Analog-to- Digital Converter(ADC) using op amp sharing approach and removing Sample and Hold Amplifier(SHA) or SHA-less technique to reach the goal of low-power constanpfion. This design was fabricated in TSMC 0.18 wn 1P6M technology. Measurement results show at supply voltage of 1.8 V, a SFDR of 42.46 dB, a SNDR of 39.45 dB, an ENOB of 6.26, and a THDof41.82 dB are at 1 MHz sinusoidal sig- nal input. In addition, the DNL and INL are 1.4 LSB and 3.23 LSB respectively. The power onstmaption is 28.8 mW. The core area is 0.595 mm2 and the chip area including pads is 1.468 mm2. 展开更多
关键词 pipelined ADC analog-to-digital comverter op amp sharing SHA-less
下载PDF
Op Amp共享与移除取样保持电路之低功率管线式ADC芯片设计 被引量:1
3
作者 黄进芳 林伟健 刘荣宜 《山东科技大学学报(自然科学版)》 CAS 2011年第2期70-79,共10页
以TSMC0.18μmCMOS制程实现10位元(10-bit)、每秒取样2×107次、操作电压1.8 V的管线式(pipe-line)模拟数字转换器(ADC)芯片。本设计主要是使用1.5-bit/stage架构,并且配合运算放大器(op amp)共享(sharing)技术,拔除传统第一级取样... 以TSMC0.18μmCMOS制程实现10位元(10-bit)、每秒取样2×107次、操作电压1.8 V的管线式(pipe-line)模拟数字转换器(ADC)芯片。本设计主要是使用1.5-bit/stage架构,并且配合运算放大器(op amp)共享(sharing)技术,拔除传统第一级取样保持放大器(SHA,sample and hold amplifier)以节省功耗。此芯片的量测结果为输入信号频率2 MHz时,输出的SNDR与ENOB各为46.2 dB与7.32-bit,包含焊线垫片(pad)的芯片面积为1.54(1.391×1.107)mm2,芯片功耗为29.2 mW。 展开更多
关键词 模拟数字转换器 管线式 运算放大器共享
下载PDF
完备完全树及其在Op-Amp电路分析中的应用
4
作者 房大中 《天津大学学报》 EI CAS CSCD 1993年第6期136-139,共4页
介绍一种分析Op-Amp电路的拓扑公式和算法。与Mayeda算法相比,本算法不需要处理双图;也克服了完全树符号确定的困难。举例说明了该算法在电路分析中的应用。
关键词 完备完全树 运算放大器 op-amp电路
下载PDF
Low-Power Operational Amplifier for Real-Time Signal Processing System of Micro Air Vehicle
5
作者 王竹萍 仲顺安 聂丹丹 《Journal of Beijing Institute of Technology》 EI CAS 2010年第3期353-356,共4页
A low-power complementary metal oxide semiconductor(CMOS) operational amplifier (op-amp) for real-time signal processing of micro air vehicle (MAV) is designed in this paper.Traditional folded cascode architectu... A low-power complementary metal oxide semiconductor(CMOS) operational amplifier (op-amp) for real-time signal processing of micro air vehicle (MAV) is designed in this paper.Traditional folded cascode architecture with positive channel metal oxide semiconductor(PMOS) differential input transistors and sub-threshold technology are applied under the low supply voltage.Simulation results show that this amplifier has significantly low power,while maintaining almost the same gain,bandwidth and other key performances.The power required is only 0.12 mW,which is applicable to low-power and low-voltage real-time signal acquisition and processing system. 展开更多
关键词 microelectromechanical system(MEMS) operational amplifier(op-amp LOW-POWER real-time signal processing system micro air vehicle(MAV)
下载PDF
Two Simple Analog Multiplier Based Linear VCOs Using a Single Current Feedback Op-Amp
6
作者 Data Ram Bhaskar Raj Senani +1 位作者 Abdhesh Kumar Singh Shanti Swarup Gupta 《Circuits and Systems》 2010年第1期1-4,共4页
Two simple voltage-controlled-oscillators (VCO) with linear tuning laws employing only a single current feedback operational amplifier (CFOA) in conjunction with two analog multipliers (AM) have been highlighted. The ... Two simple voltage-controlled-oscillators (VCO) with linear tuning laws employing only a single current feedback operational amplifier (CFOA) in conjunction with two analog multipliers (AM) have been highlighted. The workability of the presented VCOs has been demonstrated by experimental results based upon AD844 type CFOAs and AD534 type AMs. 展开更多
关键词 Voltage-Controlled Oscillators Current FEEDBACK op-amps CURRENT-MODE CIRCUITS ANALOG MULTIPLIERS
下载PDF
Optimizing the Stage Resolution of a 10-Bit, 50 Ms/Sec Pipelined A/D Converter &Its Impact on Speed, Power, Area, and Linearity
7
作者 Perala Prasad Rao Kondepudi Lal Kishore 《Circuits and Systems》 2012年第2期166-175,共10页
At high speeds and high resolution, the Pipeline ADCs are becoming popular. The options of different stage resolutions in Pipelined ADCs and their effect on speed, power dissipation, linearity and area are discussed i... At high speeds and high resolution, the Pipeline ADCs are becoming popular. The options of different stage resolutions in Pipelined ADCs and their effect on speed, power dissipation, linearity and area are discussed in this paper. The basic building blocks viz. Op-Amp Sample and Hold circuit, sub converter, D/A Converter and residue amplifier used in every stage is assumed to be identical. The sub converters are implemented using flash architectures. The paper implements a 10-bit 50 Mega Samples/Sec Pipelined A/D Converter using 1, 1.5, 2, 3, 4 and 5 bits/stage conversion techniques and discusses about its impact on speed, power, area, and linearity. The design implementation uses 0.18 μm CMOS technology and a 3.3 V power supply. The paper concludes stating that a resolution of 2 bits/stage is optimum for a Pipelined ADC and to reduce the design complexity, we may go up to 3 bits/stage. 展开更多
关键词 Switched Capacitor Sample and HOLD Circuit 1.5 Bits/Stage LINEARITY POWER Redundancy Folded CASCODE op-amp
下载PDF
A High-Performance Operational Amplifier for High-Speed High-Accuracy Switch-Capacitor Cells
8
作者 Qi Fan Ning Ning Qi Yu Da Chen 《Journal of Electronic Science and Technology of China》 2007年第4期366-369,共4页
A high-speed high-accuracy fully differenttial operational amplifier (op-amp) is realized based on no-Miller-capacitor feedforward (NMCF) compensation scheme. In order to achieve a good phase margin, the NMCF comp... A high-speed high-accuracy fully differenttial operational amplifier (op-amp) is realized based on no-Miller-capacitor feedforward (NMCF) compensation scheme. In order to achieve a good phase margin, the NMCF compensation scheme uses the positive phase shift of left-half-plane (LHP) zero caused by the feedforvvard path to counteract the negative phase shift of the non-dominant pole. Compared to traditional Miller compensation method, the op-amp obtains high gain and wide band synchronously without the pole-splitting effect while saves significant chip area due to the absence of the Miller capacitor. Simulated by the 0.35 μm CMOS RF technology, the result shows that the open-loop gain of the op-amp is 118 dB with the unity gain-bandwidth (UGBW) of 1 GHz, and the phase margin is 61°while the settling time is 5.8 ns when achieving 0.01% accuracy. The op-amp is especially suitable for the front-end sample/hold (S/H) cell and the multiplying D/A converter (MDAC) module of the high-speed high-resolution pipelined A/D converters (AVCs). 展开更多
关键词 Feedforward compensation op-amp pipelined A/D converter switch-capacitor.
下载PDF
一种高PSRR低温漂无运放带隙基准
9
作者 王凯 张方晖 +2 位作者 杨旭 王义晨 李梓腾 《现代电子技术》 北大核心 2024年第23期171-175,共5页
针对无运放带隙基准电压源温度特性及电源抑制比差的问题,设计一种高电源抑制比、低温漂的无运放带隙基准电路。该电路通过电流镜进行钳位,避免运算放大器失调电压对输出基准的影响,利用晶体管栅极与三极管基极生成稳定的补偿电流,以降... 针对无运放带隙基准电压源温度特性及电源抑制比差的问题,设计一种高电源抑制比、低温漂的无运放带隙基准电路。该电路通过电流镜进行钳位,避免运算放大器失调电压对输出基准的影响,利用晶体管栅极与三极管基极生成稳定的补偿电流,以降低基准电压的高阶温度系数,输出端采用共源共栅结构提高电源抑制比。基于SMIC 0.18μm BCD工艺在Cadence环境下对电路进行仿真,仿真结果表明:在-40~125℃范围内,电路的温度系数为3.187×10^(-6)/℃,10 Hz时电源抑制比为-88.6 dB,1 MHz时电源抑制比为-50.2 dB。在考虑启动电路影响的情况下,电路在5 V电源下的静态电流为3.78μA,带隙基准的版图面积为160μm×183μm。可实现对基准电压高阶温度项的补偿,降低温度系数,并在没有滤波电容的条件下提高带隙基准的PSRR。 展开更多
关键词 带隙基准 无运放 电源抑制比 温度系数 补偿电流 启动电路
下载PDF
一种带曲率补偿的低功耗带隙基准设计
10
作者 张祖静 冯全源 刘恒毓 《微电子学》 CAS 北大核心 2024年第1期54-59,共6页
为了改善传统带隙基准中运放输入失调影响电压精度和无运放带隙基准电源抑制差的问题,设计了一款基于0.35μm BCD工艺的自偏置无运放带隙基准电路。提出的带隙基准源区别于传统运放箝位,通过负反馈网络输出稳定的基准电压,使其不再受运... 为了改善传统带隙基准中运放输入失调影响电压精度和无运放带隙基准电源抑制差的问题,设计了一款基于0.35μm BCD工艺的自偏置无运放带隙基准电路。提出的带隙基准源区别于传统运放箝位,通过负反馈网络输出稳定的基准电压,使其不再受运算放大器输入失调电压的影响;在负反馈环路与共源共栅电流镜的共同作用下,增强了输出基准的抗干扰能力,使得电源抑制能力得到了保证;同时采用指数曲率补偿技术,使得所设计的带隙基准源在宽电压范围内有良好的温度特性;且采用自偏置的方式,降低了静态电流。仿真结果表明,在5 V电源电压下,输出带隙基准电压为1.271 V,在-40~150℃工作温度范围内,温度系数为5.46×10^(-6)/℃,电源抑制比为-87 dB@DC,静态电流仅为2.3μA。该设计尤其适用于低功耗电源管理芯片。 展开更多
关键词 带隙基准 无运放 自偏置 指数曲率补偿 负反馈 温度系数 电源抑制 低功耗
下载PDF
基于AZFA技术的高精度低功耗Σ-Δ调制器
11
作者 李耀东 谷硕 +3 位作者 杨吉城 汪家奇 申人升 常玉春 《微处理机》 2024年第2期1-7,共7页
为满足高精度Σ-Δ调制器在实际应用中对于低功耗日益严格的要求,提出一种基于自稳零和双通道动态运放结合的AZFA技术的离散型Σ-Δ调制器。设计采用局部前馈、全局反馈的全差分二阶单bit量化结构,具有低功耗、低失调、低噪声、稳定性... 为满足高精度Σ-Δ调制器在实际应用中对于低功耗日益严格的要求,提出一种基于自稳零和双通道动态运放结合的AZFA技术的离散型Σ-Δ调制器。设计采用局部前馈、全局反馈的全差分二阶单bit量化结构,具有低功耗、低失调、低噪声、稳定性好的优点。整体电路采用SMICBCD 0.18μm工艺,工作电压为5 V。仿真结果表明,在过采样率(OSR)为512、采样时钟频率为163 kHz条件下,其信噪比、有效位数、整体功耗等相关指标均有优秀表现,适用于低速高精度低功耗系统的应用场景。 展开更多
关键词 Σ-Δ调制器 自稳零 双通道动态运放 AZFA技术
下载PDF
一种级间运放共享的MASH结构Σ-Δ调制器
12
作者 彭蠡霄 汪东 +2 位作者 李振涛 邓欢 龙睿 《微电子学》 CAS 北大核心 2024年第1期38-44,共7页
基于55 nm CMOS工艺,设计了一种级间运放共享的级联噪声整形(MASH)结构Σ-Δ调制器。采用2-2 MASH结构对调制器参数进行了设计。对经典结构的开关电容积分器进行了改进,并应用到调制器电路的设计中,实现了两级调制器之间的运放共享,在... 基于55 nm CMOS工艺,设计了一种级间运放共享的级联噪声整形(MASH)结构Σ-Δ调制器。采用2-2 MASH结构对调制器参数进行了设计。对经典结构的开关电容积分器进行了改进,并应用到调制器电路的设计中,实现了两级调制器之间的运放共享,在达到高精度的同时减少了运放的数量,显著降低了MASH结构调制器的功耗。仿真结果表明,在3.3 V电源电压下,调制器信噪失真比为111.7 dB,无杂散动态范围为113.6 dB,整体功耗为16.84 mW。 展开更多
关键词 Σ-Δ调制器 级间运放共享 级联噪声整形 低功耗
下载PDF
一种双运放指数型电压驱动器设计
13
作者 张浩 李仑升 黄克英 《山西电子技术》 2024年第5期8-9,共2页
采用双运放设计了一种指数型电压驱动电路,该电路的特点是不论电路的初始状态如何,都可以随着时间推移以指数函数的形式收敛至目标电压数值,和单运放组成的跟随器电路相比,兼具运放跟随器的高驱动能力的同时,对于短时高频的噪声也具有... 采用双运放设计了一种指数型电压驱动电路,该电路的特点是不论电路的初始状态如何,都可以随着时间推移以指数函数的形式收敛至目标电压数值,和单运放组成的跟随器电路相比,兼具运放跟随器的高驱动能力的同时,对于短时高频的噪声也具有较好的抗噪性,可以作为电源电路或基准源电路的输出驱动使用。 展开更多
关键词 指数型 集成运放 电压跟随器
下载PDF
一种高PSRR的无运放带隙基准电路 被引量:2
14
作者 曹麒 罗萍 +3 位作者 刘凡 杨秉中 冯冠儒 杨健 《微电子学》 CAS 北大核心 2023年第2期227-232,共6页
设计了一种无运放带隙基准电路,该电路采用电压自调节技术来稳定输出基准电压,并实现该带隙基准电路在较宽频率范围内的高PSRR。该基准采用无运放结构,在降低电路复杂性的同时,避免了运算放大器的失调电压对输出基准的温度系数的影响。... 设计了一种无运放带隙基准电路,该电路采用电压自调节技术来稳定输出基准电压,并实现该带隙基准电路在较宽频率范围内的高PSRR。该基准采用无运放结构,在降低电路复杂性的同时,避免了运算放大器的失调电压对输出基准的温度系数的影响。基于0.18μm BCD工艺,在Cadence环境下仿真得到该电路在10 Hz时,PSRR为-94 dB,在1 MHz时,PSRR为-44 dB;在-40~125℃温度范围内,温度系数为4×10^(-6)/℃;包含启动电路在内,该电路静态电流约为14μA,片上面积约为0.016 mm^(2)。 展开更多
关键词 带隙基准 电源抑制比 无运放 电压自调节
下载PDF
多通道高精度数据采集电路的设计与实践 被引量:25
15
作者 郑永秋 史赟 +1 位作者 李圣昆 任勇峰 《电测与仪表》 北大核心 2011年第9期86-90,共5页
本文结合实际应用工程,给出了多通道高精度数据采集电路的硬件设计和控制时序的设计。将理论计算和实践相结合,详细介绍了信号采集电路的设计,采用模拟开关进行通道的切换,对运放的输出稳定性进行了分析和验证;采用FPGA作为逻辑控制器,... 本文结合实际应用工程,给出了多通道高精度数据采集电路的硬件设计和控制时序的设计。将理论计算和实践相结合,详细介绍了信号采集电路的设计,采用模拟开关进行通道的切换,对运放的输出稳定性进行了分析和验证;采用FPGA作为逻辑控制器,给出了程序设计流程和控制时序,并结合大量实验,给出了AD7667驱动运放的最优设计。测试表明,该整体设计实现了对72路模拟信号的高精度(0.1%)采集和编码,满足了工程实际需求,并已应用到实际环境中的参数采集。 展开更多
关键词 AD7667 数据采集 高精度 容性负载 运放
下载PDF
PSD微位移测量系统的设计与验证 被引量:11
16
作者 汪涛 唐清清 +1 位作者 刘江 汪雨寒 《传感技术学报》 CAS CSCD 北大核心 2014年第4期472-476,共5页
以提高PSD输出微弱电流信号的稳定性和精度为目的,讨论了PSD驱动、运放电路的设计。主要考虑因素包括:两级精密运放选择,电源滤波模块设计,PCB设计中数模抗干扰,电源和地的处理,抗环境光干扰,PSD及其运放电路集成化,以及适应不同漫反射... 以提高PSD输出微弱电流信号的稳定性和精度为目的,讨论了PSD驱动、运放电路的设计。主要考虑因素包括:两级精密运放选择,电源滤波模块设计,PCB设计中数模抗干扰,电源和地的处理,抗环境光干扰,PSD及其运放电路集成化,以及适应不同漫反射性质的被测物体的多路放大倍数设计等。最后,区别于传统的测量方案,采用一种基于标定测量的方法。通过音叉振动波形和定点距离测量实验,验证了PSD微位移测量系统的稳定性和精度都较好,测量范围20 mm,位移测量相对精度达到1.01%。 展开更多
关键词 PSD 运放电路 标定测量 稳定性 精度
下载PDF
双极器件和电路的不同剂量率的辐射效应研究 被引量:11
17
作者 任迪远 陆妩 +2 位作者 余学锋 郭旗 艾尔肯 《固体电子学研究与进展》 CAS CSCD 北大核心 2006年第4期471-476,共6页
对不同类型和型号的国产及进口双极晶体管和运算放大器的不同剂量率的辐照效应及退火特性进行了研究。结果表明:在辐照的剂量率范围内,无论是国产还是进口的双极晶体管,都有明显的低剂量率辐照损伤增强现象,且NPN管比PNP管明显。双极运... 对不同类型和型号的国产及进口双极晶体管和运算放大器的不同剂量率的辐照效应及退火特性进行了研究。结果表明:在辐照的剂量率范围内,无论是国产还是进口的双极晶体管,都有明显的低剂量率辐照损伤增强现象,且NPN管比PNP管明显。双极运算放大器的研究结果显示:不同电路间的辐照响应差异很大,对有些电路而言,剂量率越低,损伤越大。有些电路虽有不同剂量率的辐照损伤差异,但这种差异可通过室温退火得到消除,因而只是时间相关的效应。文中对引起双极器件辐照损伤差异的机理进行了探讨。 展开更多
关键词 双极晶体管 双极运算放大器 ^60Coγ辐照 剂量率效应
下载PDF
CMOS运算放大器的辐照和退火行为 被引量:7
18
作者 任迪远 陆妩 +4 位作者 郭旗 余学锋 王明刚 胡浴红 赵文魁 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第6期731-734,共4页
介绍了CMOS运算放大器电路经电离辐照后 ,在不同偏置及不同退火温度下 ,运放整体性能参数、电路内部单管特性及功能单元电路的节点电流、电压的变化规律 ,分析了引起运放辐照后继续损伤退化的基本原因 .结果显示 ,运放电路辐照后的退火... 介绍了CMOS运算放大器电路经电离辐照后 ,在不同偏置及不同退火温度下 ,运放整体性能参数、电路内部单管特性及功能单元电路的节点电流、电压的变化规律 ,分析了引起运放辐照后继续损伤退化的基本原因 .结果显示 ,运放电路辐照后的退火行为与偏置及温度均有较大的依赖关系 ,而这种关系与辐照感生的氧化物电荷和Si/SiO2 展开更多
关键词 CMOS运算放大器 电离辐射 退火
下载PDF
瞬时电离辐射剂量率对BiMOS运放输出扰动时间的影响 被引量:7
19
作者 马强 林东生 +5 位作者 范如玉 陈伟 杨善潮 龚建成 王桂珍 齐超 《原子能科学技术》 EI CAS CSCD 北大核心 2010年第B09期545-549,共5页
对两种不同类型BiMOS运算放大器(JFET-Bi,PMOS-Bi)γ瞬时电离辐射效应进行研究。结果显示,BiMOS运放瞬时辐射扰动时间随剂量率变化呈现出一定的规律性,在剂量率较低情况下扰动时间随剂量率指数增长,剂量率较高时,扰动时间呈现出饱和特... 对两种不同类型BiMOS运算放大器(JFET-Bi,PMOS-Bi)γ瞬时电离辐射效应进行研究。结果显示,BiMOS运放瞬时辐射扰动时间随剂量率变化呈现出一定的规律性,在剂量率较低情况下扰动时间随剂量率指数增长,剂量率较高时,扰动时间呈现出饱和特性。另外,输入信号不同,输出扰动时间随剂量率的变化也会有差异。 展开更多
关键词 BIMOS 集成运算放大器 γ瞬时电离辐射 扰动时间 剂量率
下载PDF
锂电池组单体电压检测系统设计 被引量:8
20
作者 崔张坤 梁英 +2 位作者 龙泽 董文 段玲玲 《电源技术》 CAS CSCD 北大核心 2013年第1期41-42,160,共3页
提出了一种基于"飞电容"技术测量串联锂离子电池组中单体电池电压的检测系统。该电路由MOSFET输出光电耦合器、差分运算放大器及AD采样电路组成。文中提供了15节串联电池组单体电池电压测量电路,高压开关采用的是AQS225R2S,... 提出了一种基于"飞电容"技术测量串联锂离子电池组中单体电池电压的检测系统。该电路由MOSFET输出光电耦合器、差分运算放大器及AD采样电路组成。文中提供了15节串联电池组单体电池电压测量电路,高压开关采用的是AQS225R2S,差分运算放大器采用的是OP4177,AD采样由MSP430F169完成。首先在multisim11.0软件基础上进行了仿真,然后给出了15节串联锂离子电池组单体电压测量电路的实验结果,并进行分析。实验结果表明,此种方法具有对锂离子电池组影响小、精度高及体积小等优点,并且可以为电池组的均衡和SOC估算提供基础,可以应用在电动汽车和锂电池储能系统等领域。 展开更多
关键词 电压检测 光电耦合器 差分运算放大器
下载PDF
上一页 1 2 10 下一页 到第
使用帮助 返回顶部