期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于SOC的PAGER控制芯片设计
1
作者
高军
周锦锋
倪光南
《微电子学与计算机》
CSCD
北大核心
2002年第6期61-64,共4页
文章讨论了PAGER控制器芯片(ZQD021)的系统设计,该控制器内部集成了FLASH,SRAM、POCSAG协议解码器和嵌入式MCUCORE。重点分析了芯片的可测性设计(DFT)、内嵌FLASH设计、低功耗设计。其设计方法和思路对消费类和嵌入式控制芯片的设计有...
文章讨论了PAGER控制器芯片(ZQD021)的系统设计,该控制器内部集成了FLASH,SRAM、POCSAG协议解码器和嵌入式MCUCORE。重点分析了芯片的可测性设计(DFT)、内嵌FLASH设计、低功耗设计。其设计方法和思路对消费类和嵌入式控制芯片的设计有一定的借鉴意义。
展开更多
关键词
SOC
pager控制芯片
设计
系统级
芯片
可测性设计
扫描设计
低功耗设计
数字电路
下载PDF
职称材料
题名
基于SOC的PAGER控制芯片设计
1
作者
高军
周锦锋
倪光南
机构
中国科学院计算机技术研究所
出处
《微电子学与计算机》
CSCD
北大核心
2002年第6期61-64,共4页
文摘
文章讨论了PAGER控制器芯片(ZQD021)的系统设计,该控制器内部集成了FLASH,SRAM、POCSAG协议解码器和嵌入式MCUCORE。重点分析了芯片的可测性设计(DFT)、内嵌FLASH设计、低功耗设计。其设计方法和思路对消费类和嵌入式控制芯片的设计有一定的借鉴意义。
关键词
SOC
pager控制芯片
设计
系统级
芯片
可测性设计
扫描设计
低功耗设计
数字电路
Keywords
System on chip, Design for test, Scan design, Embedded flash, Low power design
分类号
TN79 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于SOC的PAGER控制芯片设计
高军
周锦锋
倪光南
《微电子学与计算机》
CSCD
北大核心
2002
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部