期刊文献+
共找到1,509篇文章
< 1 2 76 >
每页显示 20 50 100
基于FT2000/4处理器的健康管理硬件设计
1
作者 邱凯强 王轩 包文帆 《电子制作》 2023年第14期7-9,共3页
航电计算机是为航空飞行器提供数据处理能力的重要系统设备。为在满足计算机中硬件电子产品快速批量化生产要求的同时保证其质量,以航电计算机数据处理单元中FT2000/4处理器为背景,提出一种针对FT2000/4处理器及其周边资源的健康管理设... 航电计算机是为航空飞行器提供数据处理能力的重要系统设备。为在满足计算机中硬件电子产品快速批量化生产要求的同时保证其质量,以航电计算机数据处理单元中FT2000/4处理器为背景,提出一种针对FT2000/4处理器及其周边资源的健康管理设计方法。通过该设计方法可以在调试和排故时快速实现故障定位和故障隔离,从而降低产品在技术管理方面的复杂度,快速实现产品技术状态阶段转变,为实现批量化生产提供支持。同时还可以降低后期维护成本,节省大量的人力物力。 展开更多
关键词 FT2000/4 MCU 健康管理 处理器 硬件设计
下载PDF
JDS-4型臭氧水处理器对水消毒效果的试验观察 被引量:3
2
作者 张伟 于祚斌 +2 位作者 龚泰石 尹静 王太星 《中国消毒学杂志》 CAS 2001年第4期248-250,共3页
JDS-4型臭氧水处理器以电晕放电产生臭氧,采用射流原理使臭氧溶于流过的水中。为了解其对水的消毒效果,对水中臭氧含量与细菌数进行了检测。结果,水温15.5℃的蒸馏水以2、3、4 L/min的流量通过该处理器后,水中臭... JDS-4型臭氧水处理器以电晕放电产生臭氧,采用射流原理使臭氧溶于流过的水中。为了解其对水的消毒效果,对水中臭氧含量与细菌数进行了检测。结果,水温15.5℃的蒸馏水以2、3、4 L/min的流量通过该处理器后,水中臭氧平均含量分别为1.34、0.77、0.58mg/L;以≤3L/min流量通过该处理器后继续作用5min,对水中自然菌的杀灭率达100%。人工污染大肠杆菌的蒸馏水以≤4 L/min流量通过该处理器后继续作用2.5min,对大肠杆菌杀灭率为100%。 展开更多
关键词 臭氧 水消毒 大肠杆菌 JDS-4型臭氧水处理器
下载PDF
基于网络处理器平台的高性能IPv4/IPv6转换网关的设计 被引量:1
3
作者 孙红兵 殷昭印 +1 位作者 钟声 石晶林 《小型微型计算机系统》 CSCD 北大核心 2006年第12期2232-2235,共4页
网络地址/端口/协议转换(NAPT-PT)是在IPv4向IPv6过渡阶段实现纯IPv4和纯IPv6节点间互通的一种机制.如何提升IPv4/IPv6转换的性能是关键.本文给出了在IntelIXP1200评估板上通过采用硬件流水线技术实现的高性能转换网关系统设计.通过与P... 网络地址/端口/协议转换(NAPT-PT)是在IPv4向IPv6过渡阶段实现纯IPv4和纯IPv6节点间互通的一种机制.如何提升IPv4/IPv6转换的性能是关键.本文给出了在IntelIXP1200评估板上通过采用硬件流水线技术实现的高性能转换网关系统设计.通过与PC机上运行的NAT-PT软件进行性能对比测试,结果说明基于网络处理器平台实现的NAPT-PT性能明显地优于PC上运行的NAT-PT的实现. 展开更多
关键词 IPV4/IPV6转换网关 NAPT—PT 网络处理器 应用层转换网关
下载PDF
ARMv4指令集嵌入式微处理器设计 被引量:1
4
作者 陈明敏 易清明 石敏 《电子技术应用》 北大核心 2014年第12期23-26,共4页
针对当前采用ARMv4指令集的嵌入式微处理器使用冯·诺依曼结构,数据和指令共用一条总线导致数据吞吐量降低的问题,设计了一款新架构微处理器。首先,采用哈佛结构独立的数据总线和指令总线,数据带宽提升一倍;其次,采用单周期32位乘法... 针对当前采用ARMv4指令集的嵌入式微处理器使用冯·诺依曼结构,数据和指令共用一条总线导致数据吞吐量降低的问题,设计了一款新架构微处理器。首先,采用哈佛结构独立的数据总线和指令总线,数据带宽提升一倍;其次,采用单周期32位乘法器,其计算速度是目前嵌入式乘法器计算速度的2倍;此外,利用资源共享,一个乘加器完成6种不同乘法和乘加指令,一个逻辑左移寄存器完成逻辑左移、逻辑右移、算术右移、循环右移4种功能。整个工程在Altera EP4CE30 FPGA芯片上进行物理验证。实验结果表明,通过改进,设计的嵌入式微处理器性能有所提升。 展开更多
关键词 嵌入式微处理器 32位乘法器 ARMv4指令集 哈佛结构
下载PDF
Pentium4处理器微体系结构分析 被引量:1
5
作者 侯方勇 戴葵 +1 位作者 肖晓强 王苏峰 《微机发展》 2003年第2期1-4,7,共5页
描述了IntelPentium4的NetBurst微体系结构 ,着重分析其内部实现的细节。回顾了Intel处理器的设计 ,分析了NetBurst微体系结构 ,再结合其内部功能单元 ,分析了其指令流水的过程 ,最后 。
关键词 PENTIUM4处理器 微体系结构 分析 超级流水线 CPU
下载PDF
分布式S4系统处理器间通信的设计与实现
6
作者 陈定君 徐征 +2 位作者 郭晓东 余克清 刘积仁 《小型微型计算机系统》 CSCD 北大核心 1999年第3期166-170,共5页
本文首先在简单分析了分布式应用中影响网络通信延迟两个因素基础上,提出了分布式S4系统中处理器间智能化通信代理实现策略及实现技术.
关键词 分布式S4系统 处理器 通信 网络通信 设计
下载PDF
IXP4××处理器在家庭网关中的应用
7
作者 聂文华 王自强 《微处理机》 2005年第2期52-55,共4页
本文首先较为详细的对Intel公司IXP4××网络处理器的结构和各自的特点进行了分析,随后在IXDP4 2 5评估板上进行Linux开发,给出了一个过程示例,最后提出了用IKE在其上建立一个家庭-企业VPN的方案。
关键词 IXP4××系列处理器 IPSEC IKE VPN
下载PDF
利用微处理器实现MPEG-4视频解码
8
作者 余智 《电视技术》 北大核心 2001年第10期26-28,共3页
在分析ARMITDMI结构基础上,详细阐述了如何对微处理器ARM7TDMI进行优化以实现MPEG4视频解码,并给出了实验结果。
关键词 视频解码 MPEG-4标准 处理器 图像编码
下载PDF
基于多核处理器的安全固态硬盘实现技术 被引量:1
9
作者 秦放 张福健 《通信技术》 2023年第5期666-672,共7页
固态硬盘(Solid State Disk,SSD)主要由硬盘控制芯片和存储芯片构成,利用传统的NAND Flash特性,以区块写入和擦除的方式进行读写。基于闪存颗粒的固态硬盘具有功耗低、体积小、性能快、稳定性好等特点,广泛用于各类型移动作业领域。出... 固态硬盘(Solid State Disk,SSD)主要由硬盘控制芯片和存储芯片构成,利用传统的NAND Flash特性,以区块写入和擦除的方式进行读写。基于闪存颗粒的固态硬盘具有功耗低、体积小、性能快、稳定性好等特点,广泛用于各类型移动作业领域。出于对数据存储领域存在的各种安全问题现状的考虑,提出并实现了一种基于多核处理器盘控芯片的固态硬盘全盘加密存储、安全启动新技术,该技术使用国密SM2、SM3、SM4算法,与整机BIOS弱耦合,采用安全配置管理工具进行管控,具有安全性强、自主可控、可扩展性强等优点,具有很好的市场前景。 展开更多
关键词 多核处理器 加密存储 SSD SM2/3/4
下载PDF
FPGA实现的基4FFT处理器高效排序算法研究 被引量:7
10
作者 伍万棱 邵杰 冼楚华 《南京航空航天大学学报》 EI CAS CSCD 北大核心 2005年第2期222-226,共5页
在FFT处理器的设计中,蝶形处理部件是关系整个处理器运行速度与资源的核心部分。对于1 0 2 4点的FFT复数浮点运算,本文旨在提出一种高效的基4排序算法,该算法基于按时间抽取的基4FFT,结合了流水线和并行方式的特点,利用4个循环序列进行... 在FFT处理器的设计中,蝶形处理部件是关系整个处理器运行速度与资源的核心部分。对于1 0 2 4点的FFT复数浮点运算,本文旨在提出一种高效的基4排序算法,该算法基于按时间抽取的基4FFT,结合了流水线和并行方式的特点,利用4个循环序列进行时序控制,用3个实数乘法器实现基4蝶形的3次复数乘法,相对于传统的基4FFT算法可以节省75 %的乘法器逻辑资源。实验结果表明,用该算法设计的1 0 2 4点复数基4FFT处理器在1 0 0 MHz的主时钟频率下运算速度为5 1 .2 9μs,满足了FFT运算的高速实时性要求。由于该排序思想可以较方便地扩展到基8或基1 6,但不增加进行一次基本蝶算的时钟周期数,依然是4个,故对于高基数将具有更高的效率。 展开更多
关键词 FFT处理器 4排序算法 流水线方式 并行方式 4蝶形
下载PDF
基于异构处理器的新能源汽车车载终端的研究与设计
11
作者 刘佳 徐洋 戈学凯 《汽车零部件》 2023年第10期79-83,共5页
基于异构处理器STM32MP157设计新能源汽车车载终端,并搭载4G无线网络模块,实现数据的远程无线传输。文中异构处理器核心按功能定义可划分为实时核心和应用核心。其中,实时核心的主要功能是采集控制器局域网总线(controller area network... 基于异构处理器STM32MP157设计新能源汽车车载终端,并搭载4G无线网络模块,实现数据的远程无线传输。文中异构处理器核心按功能定义可划分为实时核心和应用核心。其中,实时核心的主要功能是采集控制器局域网总线(controller area network,CAN)网络上的原始CAN报文数据,应用核心主要负责CAN报文的解析和上传工作,实时核心和应用核心之间通过处理器内部核间通信控制器、硬件信号量及共享内存等硬件外设实现不同核心之间的数据同步和交换。利用设计的新能源汽车车载终端,可实现对新能源汽车整车生命周期的管理和监控。 展开更多
关键词 车载终端 异构处理器 CAN总线 4G网络
下载PDF
Intel2.53GHzP4处理器
12
作者 小虫 《电脑新时代》 2002年第7期56-57,共2页
关键词 INTEL 2.53GHzP4处理器 CPU
下载PDF
一“芯”二用——英特尔3.06GHz P4处理器
13
作者 小虫 《大众硬件》 2003年第1期52-60,共9页
我们知道,DOS是一个“单用户、单任务”的操作系统,在DOS下,CPU执行的指令永远来自同一个任务/线程,因此那时候CPU并不需要具备同时处理多个任务和线程的能力。进入Windows时代之后,操作系统已经可以同时处理多个任务和线程,然而CPU却... 我们知道,DOS是一个“单用户、单任务”的操作系统,在DOS下,CPU执行的指令永远来自同一个任务/线程,因此那时候CPU并不需要具备同时处理多个任务和线程的能力。进入Windows时代之后,操作系统已经可以同时处理多个任务和线程,然而CPU却依然停留在单用户、单任务的水平,对系统交付给它的任务只能交错执行,当一个任务霸占CPU资源的时候,我们只能无助地等待它执行完毕再处理下一个任务。不过这一切已经改变了,2002年11月13日,英特尔公司在全球同步发行支持超线程技术的P4处理器,它应用0.13微米铜布线工艺,开发代号“Northwood”,起跳频率3.06GHz,拥有12kB—级追踪缓存和8kB一级数据缓存、512kB的二级缓存,具备增强的浮点/多媒体单元、高级传输高速缓存、指令跟踪高速缓存、 展开更多
关键词 莫特尔3.06GHz P4处理器 CPU 超线程技术 逻辑处理器
下载PDF
CEVA推出业界首款面向软件无线电的向量处理器 DSP内核进军4G市场
14
作者 罗茜文 《移动通信》 2010年第23期86-86,共1页
硅产品知识产权(SIP)平台解决方案和数字信号处理器(DSP)内核授权厂商CEVA公司于11月11日宣布,推出业界首款用于4G无线基础设施应用的高性能向量DSP内核CEVA-XC323。CEVA-XC323内核结合了传统的DSP功能和先进的向量处理单元,
关键词 DSP内核 向量处理器 CEVA 软件无线电 4G 数字信号处理器 市场 无线基础设施
下载PDF
英特尔再推高性能台式机处理器——2.8GHZ奔腾4处理器带来更多创意与商机
15
作者 汤铭 《信息系统工程》 2002年第9期38-38,共1页
关键词 英特尔公司 高性能台式机处理器 奔腾4处理器 宽带音频 响应时间
下载PDF
基于网络处理器的IPV4转发功能的实现 被引量:1
16
作者 王鹏 何枫 《铁路计算机应用》 2011年第12期42-44,共3页
网络处理器提供了强大的数据处理能力,使得实现线速级的IPV4转发成为可能。本文基于某通信公司的硬件平台,并通过对各种转发表进行微码编程来实现转发功能。
关键词 网络处理器 IPV4 转发 微码
下载PDF
基于MPEG-4和DSP的视频处理器的设计与应用 被引量:1
17
作者 宁强 王永生 张海英 《计算机工程与应用》 CSCD 北大核心 2006年第15期207-209,共3页
介绍了MPEG-4标准及其编码原理,讨论了基于通用DSP的硬件设计方案和对MPEG-4源代码进行优化的方法,并给出该视频处理器在煤矿救援系统中的一个实际应用。
关键词 视频处理器 MPEG-4 DSP 实时处理 编码原理
下载PDF
基于Cortex-M4处理器的μC/OS-Ⅲ移植分析与实现 被引量:8
18
作者 张扬 李恒 谭洁 《工业仪表与自动化装置》 2017年第6期15-19,64,共6页
介绍了新一代实时操作系统μC/OS-Ⅲ和Cortex-M4处理器,从移植视角出发,系统地分析了μC/OS-Ⅲ的体系结构,详细论述了μC/OS-Ⅲ在基于Cortex-M4内核的STM32F407ZGT6芯片上的移植实现过程。经测试,验证了移植的正确性和稳定性,该移植方法... 介绍了新一代实时操作系统μC/OS-Ⅲ和Cortex-M4处理器,从移植视角出发,系统地分析了μC/OS-Ⅲ的体系结构,详细论述了μC/OS-Ⅲ在基于Cortex-M4内核的STM32F407ZGT6芯片上的移植实现过程。经测试,验证了移植的正确性和稳定性,该移植方法对Cortex-M4构架的其他处理器的移植具有指导意义。 展开更多
关键词 μC OS-Ⅲ Cortex-M4处理器 实时操作系统 移植
下载PDF
Pentium4处理器的内存层次分析 被引量:2
19
作者 吴金 齐欢 《微机发展》 2004年第7期47-48,51,共3页
处理器存储系统的效率对其整体性能有着十分重要的作用。文中介绍了P4处理器内存的体系结构,它包括一级数据Cache、二级Cache、TraceCache;各部分完成的功能以及为提高命中率和降低存取时间,从而提高效率而采取的预取处理机制;P4处理器... 处理器存储系统的效率对其整体性能有着十分重要的作用。文中介绍了P4处理器内存的体系结构,它包括一级数据Cache、二级Cache、TraceCache;各部分完成的功能以及为提高命中率和降低存取时间,从而提高效率而采取的预取处理机制;P4处理器主要采取具有层次结构的内存设计、大容量的二级Cache和在跟踪Cache中采用预取处理机制的方法来提高Cache的命中率和降低未命中的代价来缩短处理器的访问时间,最终达到提高处理器整体性能的目的。 展开更多
关键词 PENTIUM4处理器 内存层次分析 处理器存储系统 Intel公司 一级数据Cache 二级CACHE TRACE CACHE
下载PDF
高速基-4FFT处理器的设计与实现 被引量:1
20
作者 杜鹏程 张晓林 苏琳琳 《遥测遥控》 2012年第1期64-68,共5页
针对卫星导航基带信号处理应用,基于FPGA技术实现基-4FFT处理器,并对各功能单元进行分析。提出的FFT处理器采用流水型结构,输入单元采用乒乓操作,可实现数据连续输入;每级之间采用延迟整序输出,减少RAM资源的消耗并提高了速度;优化蝶形... 针对卫星导航基带信号处理应用,基于FPGA技术实现基-4FFT处理器,并对各功能单元进行分析。提出的FFT处理器采用流水型结构,输入单元采用乒乓操作,可实现数据连续输入;每级之间采用延迟整序输出,减少RAM资源的消耗并提高了速度;优化蝶形运算采用9个实数乘法器,减少了复数乘法单元的使用,旋转因子寻址方式更简单。实验结果表明,在100MHz时钟下,4096点的FFT转换时间仅为10.335μs,速度比Altera的FFT处理器IP核提高了60%。 展开更多
关键词 FPGA FFT处理器 基-4 流水操作
下载PDF
上一页 1 2 76 下一页 到第
使用帮助 返回顶部