-
题名高性能并行PIM系统中Parcels通信机制研究
- 1
-
-
作者
温璞
杨学军
唐玉华
-
机构
国防科学技术大学计算机学院
-
出处
《小型微型计算机系统》
CSCD
北大核心
2006年第3期554-557,共4页
-
基金
国家"八六三"重大软件专项"服务器操作系统内核"(2002AA1Z2101)资助
国防科大校预研(CX0406018)资助
-
文摘
基于Processor-in-Memory(PIM)技术的高性能并行系统具有可扩展性、自适应性、鲁棒性和低功耗等特性.借助于Parcels通信机制,并行PIM系统可以实现消息驱动的计算,重叠计算与通信,降低通信系统对细粒度并行应用的影响,可充分利用PIM的内部带宽和应用局部性.文章对并行PIM系统中采用的Parcels通信机制及其特点、Parcels通信模型,以及Parcels的典型应用系统进行了着重介绍,对存在的问题进行了分析并指出了进一步的研究方向.
-
关键词
processor-in-memory
Parcels通信机制
用户层通信
并行系统
-
Keywords
processor-in-memory
parcels communication mechanism
User-Level communication
parallel system
-
分类号
TP302
[自动化与计算机技术—计算机系统结构]
-
-
题名十亿晶体管处理器体系结构研究
- 2
-
-
作者
温璞
杨学军
-
机构
国防科技大学计算机学院
-
出处
《计算机工程与科学》
CSCD
2007年第7期80-84,共5页
-
基金
国防科技大学校预研项目(CX0406018)
-
文摘
半导体工艺技术的飞速发展促使单芯片内集成有更多的晶体管资源。如何利用丰富的片上资源,已成为处理器体系结构研究的一个重点。本文综述了目前关于十亿晶体管处理器结构的研究现状,认为在缓解当前处理器面临的存储墙问题、功耗问题、线延迟问题以及充分利用片上资源等方面,PIM结构是一种有效的途径,而与向量结构相结合则更能体现PIM结构的高带宽、低延迟优势。
-
关键词
十亿晶体管结构
存储墙
向量处理
processor-in-memory
-
Keywords
billion-transistor architecture
memory wall
vector processing
processor-in-memory
-
分类号
TP303
[自动化与计算机技术—计算机系统结构]
-