-
题名支持多种精度小数的运算单元设计
- 1
-
-
作者
冯寅翀
张盛兵
黄嵩人
樊晓桠
-
机构
西北工业大学计算机学院
中国电子科技集团公司第五十八研究所
-
出处
《微电子学与计算机》
CSCD
北大核心
2012年第4期150-153,157,共5页
-
基金
"核高基"重大专项基金资助项目(2009ZX01034-001-002-003)
-
文摘
针对DSP在应用中大量的使用不同精度的小数运算,对数据运算单元进行详细设计.通过对Q15格式小数计算特点的分析,增加多精度累加型数据格式,满足乘累加过程中对于精度的要求.同时,对执行部件的时延进行分析评估后,合理的划分流水线,在满足DSP计算功能的同时,还能够达到较高的工作频率.通过典型的数字信号处理算法核心,对本设计性能进行量化分析.在TSMC 65nm的工艺条件下,其时钟频率达到500MHz.
-
关键词
数字信号处理器
小数运算
q格式小数
多精度累加型数据格式
乘累加单元
单指令多数据
-
Keywords
DSP
decimal arithmetic
q format decimal
multi-precision format
multiply-accumulate unit
SIMD
-
分类号
TP332
[自动化与计算机技术—计算机系统结构]
-