期刊文献+
共找到14篇文章
< 1 >
每页显示 20 50 100
用VHDL实现计算机组成原理实验中的RAM存储器系统 被引量:2
1
作者 朱家兴 付伟 《红河学院学报》 2006年第2期21-23,14,共4页
介绍了VHDL硬件描述语言的特点及设计思想,运用VHDL硬件描述语言实现计算机组成原理实验中RAM存储器的设计方法,重点论述了对传统计算机组成原理实验中移植到基于CPLD平台的思路.
关键词 ram存储器 VHDL CPLD EDA check进程 计算机组成原理
下载PDF
一种借助RAM存储器完成PDIUSBD12总线枚举调试的方法
2
作者 周建 周杏鹏 《现代电子技术》 2005年第22期41-42,45,共3页
U SB设备端开发必须首先完成U SB总线枚举的调试,只有完成了总线枚举,才有可能借助调试软件观察U SB总线数据传输情况。而U SB设备总线枚举过程的调试有着较大的工作量,初次进行U SB调试的调试者一般需要借助于一些U SB分析仪的帮助。但... U SB设备端开发必须首先完成U SB总线枚举的调试,只有完成了总线枚举,才有可能借助调试软件观察U SB总线数据传输情况。而U SB设备总线枚举过程的调试有着较大的工作量,初次进行U SB调试的调试者一般需要借助于一些U SB分析仪的帮助。但是U SB分析仪普遍价格昂贵,对于普通的调试者来说是很不合适的。本文介绍了一种在没有U SB分析仪的情况下,利用系统已有的RAM存储器,对U SB设备控制器PD IU SBD 12的总线枚举调试过程进行监控的方法。该方法对硬件要求低,不仅节省成本,而且操作简便,有较高的调试效率。 展开更多
关键词 USB USB设备端 USB调试 总线枚举 ram存储器
下载PDF
FPGA构造单向串行LVDS接口RAM存储器
3
作者 宋娟 吴荣斌 张刚 《电视技术》 北大核心 2014年第9期89-92,共4页
在Xilinx ISE软件平台上,通过硬件描述语言VHDL设计实现了具有单向串行只写总线接口的RAM存储器,并且使用低压差分信号传输技术,降低误码率和串扰。该存储器大大减少了RAM存储器引脚数目,降低了SoC的空间、功耗和成本,资源利用率高,可... 在Xilinx ISE软件平台上,通过硬件描述语言VHDL设计实现了具有单向串行只写总线接口的RAM存储器,并且使用低压差分信号传输技术,降低误码率和串扰。该存储器大大减少了RAM存储器引脚数目,降低了SoC的空间、功耗和成本,资源利用率高,可以更有效地提高CPU访问存储器的速度。最后在Virtex-5开发板上验证通过。 展开更多
关键词 ram存储器 FPGA 串并转换 单向串行只写总线 LVDS
下载PDF
基于VHDL语言的可移植通用存储器IP核的实现
4
作者 宋克俭 柳丽 《中国集成电路》 2009年第7期28-31,共4页
通用存储器是数字系统中重要的模块,本文介绍了一种利用VHDL硬件描述语言实现可移植通用存储器IP核的思路与方法,实验研究表明,该方法具有可移植性强、扩展性及灵活性好的特点,有效地改善了数字系统设计的效率。
关键词 VHDL ram存储器 分布式ram 块状ram IP核 FPGA
下载PDF
解析MCS-51单片机对不同存储器区域的访问 被引量:1
5
作者 蔡立娜 《通讯世界》 2016年第2期89-90,共2页
存储器是用来存放程序和数据的部件,在MCS-51系列单片机的各种资源中,访问存储器是CPU最常进行的操作,然而对于分布于不同区域的存储器资源的寻址方式和访问指令有所不同,且容易混淆,本文通过图示和举例较详细的介绍了对MCS-51系列单片... 存储器是用来存放程序和数据的部件,在MCS-51系列单片机的各种资源中,访问存储器是CPU最常进行的操作,然而对于分布于不同区域的存储器资源的寻址方式和访问指令有所不同,且容易混淆,本文通过图示和举例较详细的介绍了对MCS-51系列单片机各存储器区域的不同访问方式。 展开更多
关键词 MCS-51系列单片机 数据存储器ram 程序存储器ROM 寻址方式
下载PDF
少地址线实现大容量RAM扩展及其查找技术
6
作者 陆锦军 《盐城工学院学报》 CAS 1999年第3期49-51,共3页
介绍了采用少地址线实现大容量 RAM 数据存储器的扩展系统。具体设计了该系统的硬件组成线路、软件程序及其分页查找方法。
关键词 少地址线 方法ram数据存储器 扩展系统 分页查找方法 单片机
下载PDF
半导体压力传感器研制现状与开发动向 被引量:2
7
作者 宋晓辉 任道远 《传感器世界》 2007年第7期10-13,共4页
随着IC制造技术的迅速发展,硅膜片式压力传感器及其集成化压力传感器受到青睐,对其开发研制相当盛行。本文以应用压阻效应原理的硅膜片式压力传感器为中心阐述半导体压力传感器的最近研制现状与开发动向。
关键词 IC(集成电路) 集成化 压阻效应 非易失 ram(随机存取存储器)
下载PDF
单片机在工业测控领域中的应用 被引量:1
8
作者 张晓峰 《数字技术与应用》 2012年第5期14-14,共1页
单片机控制技术是融计算机技术与自动控制技术为一体的综合性比较强的一门技术。本文基于MCS-51系列单片机讨论了单片机控制技术的特点和发展现状,分析了单片机正常工作的基本条件,概述了单片机在工业测控领域中的应用。
关键词 单片机 嵌入式系统 工业测控 数据存储器(ram)
下载PDF
WEDM数控机床掉电保护电路设计及程序验证
9
作者 王宏宇 郭荣 +3 位作者 马虎亮 李文辉 王燕青 杨胜强 《机床与液压》 北大核心 2020年第4期75-79,共5页
针对机床掉电而使加工数据丢失问题,设计一种电火花线切割数控机床掉电保护功能电路。该电路以CPLD为控制核心,使用高精度电压监控器对工作电压进行实时监控,当监控到掉电事件发生后,启动内部掉电保护功能,将掉电瞬间的加工数据存储至RA... 针对机床掉电而使加工数据丢失问题,设计一种电火花线切割数控机床掉电保护功能电路。该电路以CPLD为控制核心,使用高精度电压监控器对工作电压进行实时监控,当监控到掉电事件发生后,启动内部掉电保护功能,将掉电瞬间的加工数据存储至RAM储存器中,待重新上电后,将RAM储存器中的加工数据读出,使加工能够继续进行,实现了掉电保护功能,从而提高了加工效率并降低了成本。通过程序仿真和硬件测试验证,该掉电保护功能电路可以存储和读取加工数据,验证了掉电保护电路和对应程序的正确性。 展开更多
关键词 电火花线切割 掉电保护 CPLD ram存储器
下载PDF
AVS编码变换量化和扫描硬件设计与实现 被引量:2
10
作者 黄学超 张卫宁 《电气电子教学学报》 2011年第2期34-37,共4页
本文提出了满足AVS实时高清视频编码的变换、量化、反量化、反变换和扫描的硬件设计方案。该设计方案以宏块为单位进行操作,通过采用乒乓操作和流水线技术,提供了高性能的并行数据处理能力。本文根据AVS变换和反变换的特点,设计了RAM行... 本文提出了满足AVS实时高清视频编码的变换、量化、反量化、反变换和扫描的硬件设计方案。该设计方案以宏块为单位进行操作,通过采用乒乓操作和流水线技术,提供了高性能的并行数据处理能力。本文根据AVS变换和反变换的特点,设计了RAM行列存储器,实现高速并行转置,同时,提出了利用RAM实现并行扫描的方法及其结构,提供高数据吞吐速率.用FPGA验证结果表明,该设计满足高清序列1080i 30Hz实时编码要求。 展开更多
关键词 AVS 实时高清视频编码 ram行列存储器 并行扫描
下载PDF
通过XtenDD数字切换台在新闻直播中实现特技方式
11
作者 德旻晖 周海峰 张捷 《现代电视技术》 2008年第9期114-115,123,共3页
本文结合北京电视台160平米演播室的实际情况,介绍了技术人员使用XtenDD切换台在新闻直播节目中实现活动循环背景的记录重放、前景和背景图像的转换等特技效果的心得。
关键词 XtenDD数字切换台 特技制作 ram视频动态存储器 内置DVE的运行
下载PDF
多功能日历时钟在微型计算机中的应用
12
作者 荣凌燕 《山西电子技术》 2005年第3期18-19,44,共3页
实时微机系统中,由多功能日时钟提供时间基准,既节省运行时间,又能对数据提供掉电保护。这里对DS1216作详细介绍,给出硬件结构和实用软件清单。
关键词 多功能日历时钟 微计算机系统 ram数据存储器
下载PDF
PPC进阶三步曲
13
作者 黄晓慧 《电击高手》 2004年第6期36-36,共1页
关键词 POCKET PC WINDOWS Mobile系统 储存介质 快捷方式 只读存储器ROM 随机存储器ram
下载PDF
Reducing DRAM refreshing in an error correction manner
14
作者 ZHU DanFeng WANG Rui +1 位作者 WEI YanJiang QIAN DePei 《Science China Chemistry》 SCIE EI CAS CSCD 2015年第12期186-199,共14页
Dynamic random access memory(DRAM) is facing the challenge of technology scaling. The decreasing feature size makes it harder to make DRAM cells which can keep the current data-holding time. When DRAM cells cannot hol... Dynamic random access memory(DRAM) is facing the challenge of technology scaling. The decreasing feature size makes it harder to make DRAM cells which can keep the current data-holding time. When DRAM cells cannot hold data for a long time, DRAM chips need a more frequent refreshing operation. Therefore, in the near future, time and energy cost on DRAM refreshing will be no longer trivial. In this paper, we propose DRAM Error Correction Pointer(ECP), an error-correction-manner framework, to reduce DRAM refreshes without data loss. We exploit the non-uniform feature of DRAM cells with respect to the data retention time. Compared with the conventional refreshing mechanisms, which refresh DRAM chips by the retention time of the leakiest cells, we refresh the chips much fewer times, and treat the not-in-time refreshed cells as fault elements. We use the structure of ECP as a fault tolerant element. By recording the data which are supposed to be written into the leaky cells in our DRAM-ECP structures, DRAM-ECP can significantly decrease refreshing frequency. When these data are to be read out, DRAM-ECP retrieves the data stored in ECPs and covers them to the corresponding position in the data row. Our experiments show that DRAM-ECP can reduce over 70%refreshing operations than the current refreshing mechanism and also get significant energy saving. 展开更多
关键词 Dram refreshing error correction Dram-ECP counting bloom filter retention time
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部