期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
5
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
复合结构随机存贮器校验
1
作者
高亚辉
张爱民
+1 位作者
王苏林
毛进宇
《河南城建高等专科学校学报》
1998年第2期35-38,共4页
以16×4的复合结构RAM为例,讨论了常规RAM自测试算法的局限性,并给出了克服这一局限性的校验算法.
关键词
随机存贮器
复合
结构
ram
测试
计算机
下载PDF
职称材料
FFT算法的一种FPGA实现
被引量:
7
2
作者
田丰
邓建国
+1 位作者
贾治华
李斌
《现代电子技术》
2005年第8期97-100,共4页
FFT运算在OFDM系统中起调制和解调的作用。针对OFDM系统中FFT运算的要求,研究了一种易于FPGA实现的FFT处理器的硬件结构。接收单元采用乒乓RAM结构,扩大了数据吞吐量。中间数据缓存单元采用双口RAM,减少了访问RAM的时钟消耗。计算单元...
FFT运算在OFDM系统中起调制和解调的作用。针对OFDM系统中FFT运算的要求,研究了一种易于FPGA实现的FFT处理器的硬件结构。接收单元采用乒乓RAM结构,扩大了数据吞吐量。中间数据缓存单元采用双口RAM,减少了访问RAM的时钟消耗。计算单元采用基2算法,流水线结构,可在4个时钟后连续输出运算结果。各个单元协调一致的并行工作,提高了系统时钟频率,达到了高速处理。采用块浮点机制,动态扩大数据范围,在速度和精度之间得到折衷。模块化设计,易于实现更多点数的FFT运算。
展开更多
关键词
FFT
FPGA
蝶型运算
乒乓
ram结构
下载PDF
职称材料
一种适用于DVB-T系统的新型FFT处理器设计
被引量:
2
3
作者
周加铳
陈咏恩
《计算机工程与应用》
CSCD
北大核心
2006年第27期16-19,共4页
针对地面数字视频广播(DVB-T)系统中高速FFT处理器的设计要求,提出了一种新的基16/8混合基算法及其实现结构。采用单个基16/8复用的蝶形运算单元顺序处理,并通过减少乘法器数目,有效降低了硬件消耗;运算单元内部采用“基4+基4/2”级联...
针对地面数字视频广播(DVB-T)系统中高速FFT处理器的设计要求,提出了一种新的基16/8混合基算法及其实现结构。采用单个基16/8复用的蝶形运算单元顺序处理,并通过减少乘法器数目,有效降低了硬件消耗;运算单元内部采用“基4+基4/2”级联流水线方式,大大加快了运算速度;此外,应用对称乒乓RAM结构提高了蝶算单元的连续运算能力;并且使用改进的块浮点防溢出机制,以保证运算精度。仿真和实现结果表明该设计具有良好的性能,完全满足实际应用要求。
展开更多
关键词
快速傅立叶变换
蝶形运算单元
流水线
对称乒乓
ram结构
防溢出
下载PDF
职称材料
采用S-Tag的M-DSP片上存储DMA访问优化
4
作者
鲁建壮
孙书为
+1 位作者
陈胜刚
陆文远
《国防科技大学学报》
EI
CAS
CSCD
北大核心
2018年第6期112-117,共6页
针对自主设计的M-DSP,提出并设计实现了一种基于Tag副本(S-Tag)的片上SRAM DMA访问数据相关性维护机制,该机制以流水化方式实现,在基本对CPU无打扰的前提下,有效支撑了DMA数据的无阻塞传递。仿真和芯片实测结果表明,该机制硬件开销较小...
针对自主设计的M-DSP,提出并设计实现了一种基于Tag副本(S-Tag)的片上SRAM DMA访问数据相关性维护机制,该机制以流水化方式实现,在基本对CPU无打扰的前提下,有效支撑了DMA数据的无阻塞传递。仿真和芯片实测结果表明,该机制硬件开销较小,并在有效带宽和带宽利用率上均优于已有典型同类芯片。
展开更多
关键词
Cache+
ram结构
S-Tag
DMA传输
数据一致性
下载PDF
职称材料
基于FPGA的多路信号处理设计
5
作者
买培培
苏涛
齐红涛
《雷达科学与技术》
2010年第3期233-238,共6页
结合具体项目,利用FPGA中的有效资源,分析设计了多路数字下变频(DDC)模块,并通过波束合成技术将多路DDC结果合成8路波束,最后通过光纤将合成结果送至后板的FPGA中。文中重点对采用RAM结构实现多路滤波器的方法进行了分析和设计,该方法...
结合具体项目,利用FPGA中的有效资源,分析设计了多路数字下变频(DDC)模块,并通过波束合成技术将多路DDC结果合成8路波束,最后通过光纤将合成结果送至后板的FPGA中。文中重点对采用RAM结构实现多路滤波器的方法进行了分析和设计,该方法节省了大量寄存器资源;同时,还研究并设计了一套光纤通信模块,解决了数据传输瓶颈问题,实现了数据的高速实时传输。最后对该系统进行了全面的仿真分析,仿真结果表明了该系统的可行性和稳定性。
展开更多
关键词
多路信号处理
数字下变频(DDC)
ram结构
光纤技术
下载PDF
职称材料
题名
复合结构随机存贮器校验
1
作者
高亚辉
张爱民
王苏林
毛进宇
机构
驻马店地区建筑质量监督站
驻马店市建筑勘察设计院
出处
《河南城建高等专科学校学报》
1998年第2期35-38,共4页
文摘
以16×4的复合结构RAM为例,讨论了常规RAM自测试算法的局限性,并给出了克服这一局限性的校验算法.
关键词
随机存贮器
复合
结构
ram
测试
计算机
分类号
TP333 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
FFT算法的一种FPGA实现
被引量:
7
2
作者
田丰
邓建国
贾治华
李斌
机构
西安交通大学信息与通信工程系
出处
《现代电子技术》
2005年第8期97-100,共4页
文摘
FFT运算在OFDM系统中起调制和解调的作用。针对OFDM系统中FFT运算的要求,研究了一种易于FPGA实现的FFT处理器的硬件结构。接收单元采用乒乓RAM结构,扩大了数据吞吐量。中间数据缓存单元采用双口RAM,减少了访问RAM的时钟消耗。计算单元采用基2算法,流水线结构,可在4个时钟后连续输出运算结果。各个单元协调一致的并行工作,提高了系统时钟频率,达到了高速处理。采用块浮点机制,动态扩大数据范围,在速度和精度之间得到折衷。模块化设计,易于实现更多点数的FFT运算。
关键词
FFT
FPGA
蝶型运算
乒乓
ram结构
Keywords
FFT
FPGA
butterfly-unit
structure of ping-pang
ram
分类号
TN76 [电子电信—电路与系统]
下载PDF
职称材料
题名
一种适用于DVB-T系统的新型FFT处理器设计
被引量:
2
3
作者
周加铳
陈咏恩
机构
同济大学通信软件及专用集成电路设计中心
出处
《计算机工程与应用》
CSCD
北大核心
2006年第27期16-19,共4页
基金
上海市应用材料研究与发展基金资助项目(编号:AM0410)
文摘
针对地面数字视频广播(DVB-T)系统中高速FFT处理器的设计要求,提出了一种新的基16/8混合基算法及其实现结构。采用单个基16/8复用的蝶形运算单元顺序处理,并通过减少乘法器数目,有效降低了硬件消耗;运算单元内部采用“基4+基4/2”级联流水线方式,大大加快了运算速度;此外,应用对称乒乓RAM结构提高了蝶算单元的连续运算能力;并且使用改进的块浮点防溢出机制,以保证运算精度。仿真和实现结果表明该设计具有良好的性能,完全满足实际应用要求。
关键词
快速傅立叶变换
蝶形运算单元
流水线
对称乒乓
ram结构
防溢出
Keywords
Fast Fourier Transform,butterfly processing element,pipeline,symmetry ping-pang
ram
strueture,antioverflow
分类号
TN911.72 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
采用S-Tag的M-DSP片上存储DMA访问优化
4
作者
鲁建壮
孙书为
陈胜刚
陆文远
机构
国防科技大学计算机学院
西安卫星测控中心
出处
《国防科技大学学报》
EI
CAS
CSCD
北大核心
2018年第6期112-117,共6页
基金
国家自然科学基金资助项目(61402499
61402500
61602493)
文摘
针对自主设计的M-DSP,提出并设计实现了一种基于Tag副本(S-Tag)的片上SRAM DMA访问数据相关性维护机制,该机制以流水化方式实现,在基本对CPU无打扰的前提下,有效支撑了DMA数据的无阻塞传递。仿真和芯片实测结果表明,该机制硬件开销较小,并在有效带宽和带宽利用率上均优于已有典型同类芯片。
关键词
Cache+
ram结构
S-Tag
DMA传输
数据一致性
Keywords
Cache+
ram
structure
S-Tag
DMA data transfer
data coherence
分类号
TP302 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
基于FPGA的多路信号处理设计
5
作者
买培培
苏涛
齐红涛
机构
西安电子科技大学雷达信号处理国家重点实验室
出处
《雷达科学与技术》
2010年第3期233-238,共6页
文摘
结合具体项目,利用FPGA中的有效资源,分析设计了多路数字下变频(DDC)模块,并通过波束合成技术将多路DDC结果合成8路波束,最后通过光纤将合成结果送至后板的FPGA中。文中重点对采用RAM结构实现多路滤波器的方法进行了分析和设计,该方法节省了大量寄存器资源;同时,还研究并设计了一套光纤通信模块,解决了数据传输瓶颈问题,实现了数据的高速实时传输。最后对该系统进行了全面的仿真分析,仿真结果表明了该系统的可行性和稳定性。
关键词
多路信号处理
数字下变频(DDC)
ram结构
光纤技术
Keywords
multi-way signal processing
digital down conversion(DDC)
ram
structure
optical fiber
分类号
TN957.51 [电子电信—信号与信息处理]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
复合结构随机存贮器校验
高亚辉
张爱民
王苏林
毛进宇
《河南城建高等专科学校学报》
1998
0
下载PDF
职称材料
2
FFT算法的一种FPGA实现
田丰
邓建国
贾治华
李斌
《现代电子技术》
2005
7
下载PDF
职称材料
3
一种适用于DVB-T系统的新型FFT处理器设计
周加铳
陈咏恩
《计算机工程与应用》
CSCD
北大核心
2006
2
下载PDF
职称材料
4
采用S-Tag的M-DSP片上存储DMA访问优化
鲁建壮
孙书为
陈胜刚
陆文远
《国防科技大学学报》
EI
CAS
CSCD
北大核心
2018
0
下载PDF
职称材料
5
基于FPGA的多路信号处理设计
买培培
苏涛
齐红涛
《雷达科学与技术》
2010
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部