期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于RRAM双交叉阵列结构的三值存内逻辑电路设计
1
作者
刘维祎
孙亚男
何卫锋
《电子科技》
2022年第4期8-13,共6页
在RRAM交叉阵列结构中实现逻辑运算可以较好地解决传统冯诺依曼架构中的存储墙问题。三值逻辑相比于传统的二值逻辑,具有更少的逻辑操作数目和更快的运算速度。文中提出了一种基于RRAM双交叉阵列结构的三值存内逻辑电路设计,其中三值逻...
在RRAM交叉阵列结构中实现逻辑运算可以较好地解决传统冯诺依曼架构中的存储墙问题。三值逻辑相比于传统的二值逻辑,具有更少的逻辑操作数目和更快的运算速度。文中提出了一种基于RRAM双交叉阵列结构的三值存内逻辑电路设计,其中三值逻辑电路的输入与输出均通过多值RRAM的阻值表示。该结构支持两种三值逻辑门和一种二值逻辑门以提升计算速度。实验结果显示,相比于传统的二值存内逻辑电路设计,三值存内逻辑电路加法器可以减少68.84%的操作步数。相比于传统的IMPLY逻辑电路设计,三值存内逻辑电路加法器可以降低33.05%的能耗。
展开更多
关键词
三值存内逻辑
存储墙
阻变存储器
rram交叉阵列
多值单元
混合CMOS-MLC
三值加法器
碳纳米晶体管
下载PDF
职称材料
题名
基于RRAM双交叉阵列结构的三值存内逻辑电路设计
1
作者
刘维祎
孙亚男
何卫锋
机构
上海交通大学电子信息与电气工程学院
出处
《电子科技》
2022年第4期8-13,共6页
基金
国家自然科学基金(61704104)。
文摘
在RRAM交叉阵列结构中实现逻辑运算可以较好地解决传统冯诺依曼架构中的存储墙问题。三值逻辑相比于传统的二值逻辑,具有更少的逻辑操作数目和更快的运算速度。文中提出了一种基于RRAM双交叉阵列结构的三值存内逻辑电路设计,其中三值逻辑电路的输入与输出均通过多值RRAM的阻值表示。该结构支持两种三值逻辑门和一种二值逻辑门以提升计算速度。实验结果显示,相比于传统的二值存内逻辑电路设计,三值存内逻辑电路加法器可以减少68.84%的操作步数。相比于传统的IMPLY逻辑电路设计,三值存内逻辑电路加法器可以降低33.05%的能耗。
关键词
三值存内逻辑
存储墙
阻变存储器
rram交叉阵列
多值单元
混合CMOS-MLC
三值加法器
碳纳米晶体管
Keywords
ternary logic-in-memory
memory wall
resistive random-access memory
rram
crossbar
multi-level cell
hybrid CMOS-MLC
ternary adder
carbon nanotube transistors
分类号
TN47 [电子电信—微电子学与固体电子学]
TN99 [电子电信—信号与信息处理]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于RRAM双交叉阵列结构的三值存内逻辑电路设计
刘维祎
孙亚男
何卫锋
《电子科技》
2022
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部