期刊文献+
共找到32篇文章
< 1 2 >
每页显示 20 50 100
基于伽罗华域傅里叶变换的RS码识别方法 被引量:11
1
作者 包昕 陆佩忠 游凌 《电子科技大学学报》 EI CAS CSCD 北大核心 2016年第1期30-35,共6页
针对RS码识别问题,研究并提出了基于伽罗华域傅里叶变换(GFFT)的统计识别算法。在分析GFFT谱向量的统计特性后,引入一种用于衡量谱分量概率分布差异性的平方欧几里德距离测度,成功实现了对RS码本原多项式、生成多项式的识别。仿真结果... 针对RS码识别问题,研究并提出了基于伽罗华域傅里叶变换(GFFT)的统计识别算法。在分析GFFT谱向量的统计特性后,引入一种用于衡量谱分量概率分布差异性的平方欧几里德距离测度,成功实现了对RS码本原多项式、生成多项式的识别。仿真结果验证了理论分析的正确性。与同类算法相比,该算法的检测性能明显提高,且更适用于闭集集合大于1的实际应用场合。 展开更多
关键词 信道编码识别 欧氏距离 域上傅里叶变换 rs
下载PDF
高速RS编译码器的设计及其FPGA实现 被引量:5
2
作者 向良军 王梓斌 +1 位作者 金国平 郑林华 《计算机工程与应用》 CSCD 2012年第1期64-67,共4页
在分析RS(Reed-Solomon)码编译码基本原理的基础上,对编码过程中的乘法电路实现进行了深入分析,对译码过程中用于错误位置多项式和错误值多项式计算的BM(Berlekamp-Massey)迭代算法进行改进,并设计了适合于FPGA硬件实现的伴随式计算策... 在分析RS(Reed-Solomon)码编译码基本原理的基础上,对编码过程中的乘法电路实现进行了深入分析,对译码过程中用于错误位置多项式和错误值多项式计算的BM(Berlekamp-Massey)迭代算法进行改进,并设计了适合于FPGA硬件实现的伴随式计算策略和钱搜索电路。硬件实现结果表明,改进算法能有效节省硬件资源,在Xilinx公司的XC4VSX35FPGA上仅需要总资源的15%就可以实现(31,15)RS码编译码器电路,且在200MHz系统时钟频率时达到10Mb/s的译码速率,实现了高速数据处理。 展开更多
关键词 里所(rs)编译码 现场可编程门阵列(FPGA) 域乘法 迭代译码算法
下载PDF
基于伽罗华域高斯列消元法的RS码盲识别 被引量:10
3
作者 李灿 张天骐 刘瑜 《电讯技术》 北大核心 2014年第7期926-931,共6页
为解决高码率RS(Reed Solomon)码盲识别问题,提出了一种基于伽罗华域高斯列消元法的RS码盲识别方法。先利用矩阵秩的差值函数识别符号数及码长;再遍历此时符号数对应的本原多项式,对矩阵进行伽罗华域高斯列消元,并引入熵函数差值来识别... 为解决高码率RS(Reed Solomon)码盲识别问题,提出了一种基于伽罗华域高斯列消元法的RS码盲识别方法。先利用矩阵秩的差值函数识别符号数及码长;再遍历此时符号数对应的本原多项式,对矩阵进行伽罗华域高斯列消元,并引入熵函数差值来识别本原多项式;最后求码字多项式的根,其中连续根即为生成多项式的根。该方法可以较好地识别RS码码长、生成多项式及本原多项式,并且避免了遍历符号数时多次进行伽罗华域傅里叶变换的繁琐过程。仿真结果表明,在误码率为3×10-3的情况下,对RS码的识别概率高于90%。 展开更多
关键词 rs 盲识别 伽罗华域 高斯列消元法
下载PDF
基于有限域欧几里德算法的RS码识别 被引量:16
4
作者 戚林 郝士琦 李今山 《探测与控制学报》 CSCD 北大核心 2011年第2期63-67,共5页
针对基于有限域傅里叶变换的RS码识别方法存在复杂度高、计算量大的不足,提出了基于有限域欧几里德算法的RS码识别方法。该方法利用有限域欧几里德算法计算RS码与其循环移位码字间的最大公约式,通过遍历码长时得到的最大公约式指数的最... 针对基于有限域傅里叶变换的RS码识别方法存在复杂度高、计算量大的不足,提出了基于有限域欧几里德算法的RS码识别方法。该方法利用有限域欧几里德算法计算RS码与其循环移位码字间的最大公约式,通过遍历码长时得到的最大公约式指数的最大值与平均值的最大差来识别码长,根据识别的码长所对应的最大公约式指数的最大值识别本原多项式,进而对最大公约式进行因式分解识别生成多项式。理论分析和仿真实验表明:本识别算法较现有方法减少了数十倍的计算量,在误码率为10-3的情况下,对RS码的识别概率高于90%。 展开更多
关键词 信道编码识别 rs 有限域
下载PDF
基于复数基的RS译码器的FPGA优化实现 被引量:2
5
作者 汪晓岩 胡庆生 孙荣久 《通信学报》 EI CSCD 北大核心 2003年第4期85-93,共9页
研究了复数基表示GF(28)域元素时RS编译码问题,首先讨论了GF(28)域标准基与复数基之间的相互转换,然后提出了适合FPGA实现的基于复数基的并行乘法器和基于查询表法的求逆和除法算法。最后详细地讨论了基于复数基的RS译码器的FPGA实现原... 研究了复数基表示GF(28)域元素时RS编译码问题,首先讨论了GF(28)域标准基与复数基之间的相互转换,然后提出了适合FPGA实现的基于复数基的并行乘法器和基于查询表法的求逆和除法算法。最后详细地讨论了基于复数基的RS译码器的FPGA实现原理和框图。 展开更多
关键词 复数基 rs译码器 FPGA galois域乘法 galois域除法
下载PDF
Area optimization of parallel Chien search architecture for Reed-Solomon(255,239) decoder 被引量:1
6
作者 胡庆生 王志功 +1 位作者 张军 肖洁 《Journal of Southeast University(English Edition)》 EI CAS 2006年第1期5-10,共6页
A global optimization algorithm (GOA) for parallel Chien search circuit in Reed-Solomon (RS) (255,239) decoder is presented. By finding out the common modulo 2 additions within groups of Galois field (GF) mult... A global optimization algorithm (GOA) for parallel Chien search circuit in Reed-Solomon (RS) (255,239) decoder is presented. By finding out the common modulo 2 additions within groups of Galois field (GF) multipliers and pre-computing the common items, the GOA can reduce the number of XOR gates efficiently and thus reduce the circuit area. Different from other local optimization algorithms, the GOA is a global one. When there are more than one maximum matches at a time, the best match choice in the GOA has the least impact on the final result by only choosing the pair with the smallest relational value instead of choosing a pair randomly. The results show that the area of parallel Chien search circuits can be reduced by 51% compared to the direct implementation when the group-based GOA is used for GF multipliers and by 26% if applying the GOA to GF multipliers separately. This optimization scheme can be widely used in general parallel architecture in which many GF multipliers are involved. 展开更多
关键词 rs decoder Chien search circuit area optimization galois field multiplier
下载PDF
RS(255,223)编译码器的设计与FPGA实现 被引量:7
7
作者 向征 刘兴钊 《电视技术》 北大核心 2006年第11期17-19,31,共4页
介绍了RS(255,223)编译码器的设计,并根据编译码器的不同特点,采用不同结构的GF(28)乘法器。编码器利用多项式除法,采用并行结构;译码器采用Euclid算法,关键模块采用了串并结合的结构。同时给出了算法的FPGA实现,按照自上而下的设计流程... 介绍了RS(255,223)编译码器的设计,并根据编译码器的不同特点,采用不同结构的GF(28)乘法器。编码器利用多项式除法,采用并行结构;译码器采用Euclid算法,关键模块采用了串并结合的结构。同时给出了算法的FPGA实现,按照自上而下的设计流程,在保证速度的同时最大限度地减少了资源占用。 展开更多
关键词 rs Eculid算法 FPGA芯片 有限域乘法/求逆器 高清晰度电视
下载PDF
RS码的校验和识别方法 被引量:4
8
作者 王甲峰 蒋鸿宇 +1 位作者 胡茂海 漆钢 《太赫兹科学与电子信息学报》 2021年第1期31-37,共7页
针对基于谱累积量的里德-所罗门(RS)码识别算法计算量大、识别速度慢的问题,提出一种基于校验和的快速识别方法。首先遍历所有可能的有限域,以每个有限域本原元为唯一码根构造循环码,利用该循环码的二进制校验矩阵计算校验和,通过与设... 针对基于谱累积量的里德-所罗门(RS)码识别算法计算量大、识别速度慢的问题,提出一种基于校验和的快速识别方法。首先遍历所有可能的有限域,以每个有限域本原元为唯一码根构造循环码,利用该循环码的二进制校验矩阵计算校验和,通过与设定的阈值进行比较,实现编码域的识别;然后构造以编码域中每个元素为唯一码根的循环码,利用该循环码的二进制校验矩阵计算与该域中每个元素相对应的校验和,并利用RS码码根的连续性估计连续码根数及起点,从而实现生成多项式的识别。针对最常用的8阶RS码进行了仿真试验,仿真结果显示,所提方法相对于谱累积量方法,在数据量相同的前提下,识别速度提高了约一个数量级,识别性能改善了0.1 dB;而在0.001误比特率条件下,获得相同识别性能所需的数据量约为原有方法的1/3。仿真试验结果说明,无论是在识别速度方面,还是在数据量需求方面,所提识别方法都远优于谱累积量方法。 展开更多
关键词 rs 校验矩阵 校验和 有限域 有限域傅里叶变换 谱累计量 生成多项式
下载PDF
基于RS码的可重构有限域乘法器的设计与实现 被引量:2
9
作者 谭思炜 潘红兵 《计算机应用与软件》 CSCD 2011年第8期281-283,共3页
为了提高伽罗华有限域乘法器的通用性,降低实现的复杂度,采用自然基算法,用简单的逻辑门电路实现乘法运算过程。提出可重构的迭代计算结构,能满足域长m为3~8的乘法器,并用FPGA实现。结果表明,可重构有限域乘法器能够满足多种标准RS码... 为了提高伽罗华有限域乘法器的通用性,降低实现的复杂度,采用自然基算法,用简单的逻辑门电路实现乘法运算过程。提出可重构的迭代计算结构,能满足域长m为3~8的乘法器,并用FPGA实现。结果表明,可重构有限域乘法器能够满足多种标准RS码的乘法运算的需要。 展开更多
关键词 rs 有限域 乘法器 可重构
下载PDF
基于RS纠删码的信息分散算法 被引量:3
10
作者 吴海佳 陈卫卫 《计算机应用》 CSCD 北大核心 2010年第A12期3197-3200,共4页
利用基于RS纠删码的信息分散算法可构建高顽存的分布式存储系统。RS纠删码的编/译码速率是衡量其可用性的一个重要指标。对RS纠删码的纠删原理进行了理论分析,讨论了编/译码运算所在的伽罗瓦域,基于伽罗瓦域算术运算的特征设计了双表法... 利用基于RS纠删码的信息分散算法可构建高顽存的分布式存储系统。RS纠删码的编/译码速率是衡量其可用性的一个重要指标。对RS纠删码的纠删原理进行了理论分析,讨论了编/译码运算所在的伽罗瓦域,基于伽罗瓦域算术运算的特征设计了双表法以提高编/译码速率。最后对该信息分散算法的效率进行了理论分析和实验测试。测试结果表明,该信息分散算法可提供18 Mbps的编/译码速率,基于该测试结果分析了基于RS纠删码的信息分散算法的适用环境,指出信息分散算法未来的研究方向。 展开更多
关键词 rs纠删码 伽罗瓦域 信息分散算法 分布式存储
下载PDF
RS(204,188)编码器的设计与实现 被引量:5
11
作者 游余新 王进祥 来逢昌 《微处理机》 2001年第1期50-52,共3页
给出了一种 GF( 2 56 )域上的 RS( 2 0 4 ,1 88)码编码器的实现算法 ,建立了 C语言行为级模型和 RTL级硬件模型。采用了具有对称系数的生成多项式 ,减少了有限域乘法器的个数。通过逻辑综合、优化得到了电路网表与 FPGA网表 ,并进行了... 给出了一种 GF( 2 56 )域上的 RS( 2 0 4 ,1 88)码编码器的实现算法 ,建立了 C语言行为级模型和 RTL级硬件模型。采用了具有对称系数的生成多项式 ,减少了有限域乘法器的个数。通过逻辑综合、优化得到了电路网表与 FPGA网表 ,并进行了二者的仿真验证。该电路的规模约为41 0 0门左右 ,约为一般的该编码器 70 %。 展开更多
关键词 VERILOG HDL rs(204 188) 编码器 设计 编码算法
下载PDF
RS编码原理及其在移动多媒体广播中的应用 被引量:2
12
作者 杨凤霞 王亚男 《电视技术》 北大核心 2010年第S1期15-17,共3页
结合RS码编码框图,通过公式详细地解释了RS码的编码、纠错原理,同时介绍了移动多媒体广播(CMMB)技术中RS编码原理在其信道编码上的应用。
关键词 伽罗华域 rs 编码原理 纠错原理 CMMB
下载PDF
CMMB系统中RS编码器的实现 被引量:1
13
作者 谭泽富 谢红 《重庆三峡学院学报》 2010年第3期46-49,共4页
RS码是目前最有效、应用最为广泛的差错控制编码方式之一.CMMB系统中采用RS码作为信道编码的外码,既可以纠正数据信号传输中的随机错误,又可以纠正由于噪声等造成的突发错误.本文在分析CMMB系统中RS码编码原理的基础上,设计了一种基于F... RS码是目前最有效、应用最为广泛的差错控制编码方式之一.CMMB系统中采用RS码作为信道编码的外码,既可以纠正数据信号传输中的随机错误,又可以纠正由于噪声等造成的突发错误.本文在分析CMMB系统中RS码编码原理的基础上,设计了一种基于FPGA的RS编码器,并重点分析了其中能够实现高速运算,且结构简单的的乘法器. 展开更多
关键词 CMMB rs rs编码器 有限域GF FPGA
下载PDF
基于对偶基的比特并行算法实现RS编码 被引量:2
14
作者 刘昌银 《北京广播学院学报(自然科学版)》 2005年第1期43-48,共6页
以DVB C系统中的RS编码为例,参照Berlekamp比特串行乘法器,提出了一种基于对偶基的比特并行乘法器的方法来实现RS编码器,可以达到较高的吞吐率,从而可以采用FPGA/CPLD实现高速RS编码。
关键词 rs编码 有限域乘法器 对偶基 比特并行 FPGA
下载PDF
通用快速RS编译码的设计
15
作者 汪磊 付耀先 王营冠 《现代电子技术》 2012年第1期71-74,共4页
提出一种针对通用伽罗华域的快速RS编译码技术。该编译码技术利用了时域编码、频域译码,适用于通用的RS码本原生成表达式。分析表明,该技术与传统的时域编译码相比,复杂度明显降低,但仍具有相同的编译码能力,同时b=1本原生成表达式的RS... 提出一种针对通用伽罗华域的快速RS编译码技术。该编译码技术利用了时域编码、频域译码,适用于通用的RS码本原生成表达式。分析表明,该技术与传统的时域编译码相比,复杂度明显降低,但仍具有相同的编译码能力,同时b=1本原生成表达式的RS编译码整系统的复杂度最低,仿真结果与理论分析一致。 展开更多
关键词 rs 时域编码 频域译码 伽罗华域
下载PDF
利用可编程器件设计DVB-C系统中的RS编码器
16
作者 刘剑波 关亚林 《北京广播学院学报(自然科学版)》 2002年第2期10-17,共8页
通过对RS码的原理和算法进行研究和比较 ,我们认为使用Berlekamp算法在利用FPGA设计RS编码器时占用的硬件资源较少。
关键词 可编程器件 设计 DVB-C系统 rs编码器 rs 伽罗华域
下载PDF
基于信息位与校验位分离的RS码盲识别 被引量:3
17
作者 龙浪 杨俊安 +1 位作者 刘辉 梁宗伟 《探测与控制学报》 CSCD 北大核心 2018年第6期94-98,共5页
针对现有的RS码盲识别算法抗误码性能不佳且无法识别信息位长度的问题,提出了一种基于信息位与校验位分离的RS码盲识别算法。该算法通过计算不同列数下分析矩阵的概率方差,利用概率方差的差异来识别等价码长和等价信息位长,并利用伽罗... 针对现有的RS码盲识别算法抗误码性能不佳且无法识别信息位长度的问题,提出了一种基于信息位与校验位分离的RS码盲识别算法。该算法通过计算不同列数下分析矩阵的概率方差,利用概率方差的差异来识别等价码长和等价信息位长,并利用伽罗华域离散傅里叶变换完成符号数、本原多项式及生成多项式的识别,最后获得RS码真实码长与信息位长。仿真结果表明,提出的算法可以有效识别出本原RS码及缩短RS码的所有编码参数,抗误码性能较好。 展开更多
关键词 概率方差 伽罗华域 rs 盲识别
下载PDF
对偶基上改进CDPD系统RS编解码器的实现 被引量:1
18
作者 张璠 毛军发 +1 位作者 董威 戎蒙恬 《微电子学》 CAS CSCD 北大核心 2003年第2期94-97,共4页
 以蜂窝数字分组数据系统(CDPD)中的RS(63,47)码为例,提出了一种建立在伽罗华域(GaloisFields)对偶基乘法器基础上的改进的Reed-Solomon编解码器。针对CDPD系统的特点,对乘法器、欧几里德算法进行改进,并且应用流水线设计来优化系统,...  以蜂窝数字分组数据系统(CDPD)中的RS(63,47)码为例,提出了一种建立在伽罗华域(GaloisFields)对偶基乘法器基础上的改进的Reed-Solomon编解码器。针对CDPD系统的特点,对乘法器、欧几里德算法进行改进,并且应用流水线设计来优化系统,从而提高了编解码速度和性能,节省了硬件资源。该设计不但完全满足CDPD系统的设计要求,而且电路结构便于超大规模集成电路(VLSI)的实现,具有广泛的适用范围。 展开更多
关键词 蜂窝数字分组数据系统 rs编解码器 CDPD 对偶基 伽罗华域乘法器 超大规模集成电路
下载PDF
RS译码优化及卫星通信CCSDS下RS译码仿真 被引量:1
19
作者 王兵锐 杨晓非 姚行中 《计算机应用研究》 CSCD 北大核心 2020年第5期1528-1531,共4页
针对里德所罗门(RS)译码的关键步骤错误值求解不灵活的问题提出一种更加通用的求解算法。该算法融入多种本原元运算,使得对不同参数都普遍适用;针对该算法在求解错误值多项式时计算量过大,根据伽罗华域的特征提出了一种优化方法,从而省... 针对里德所罗门(RS)译码的关键步骤错误值求解不灵活的问题提出一种更加通用的求解算法。该算法融入多种本原元运算,使得对不同参数都普遍适用;针对该算法在求解错误值多项式时计算量过大,根据伽罗华域的特征提出了一种优化方法,从而省去一半运算以及节省存储资源;针对RS译码另一个步骤求解错误位置多项式时迭代复杂度过高的问题,经过对补偿差值的详细分析,给出了一种快速搜索迭代次数的算法,且迭代复杂度由O(n^2)下降了一个数量级到O(n)。以卫星通信中的国际空间数据系统咨询委员会(CCSDS)标准下RS(255,223)为具体研究对象,结合优化后的译码算法进行了数据仿真分析和误比特率测试。实验结果表明,采用改进的求错误值算法和优化的迭代次数搜索算法,可以有效快速地解码。 展开更多
关键词 里德所罗门码 伽罗华域 错误值多项式
下载PDF
RS编码算法的优化与FPGA实现 被引量:8
20
作者 李锦明 刘梦欣 成乃朋 《电子技术应用》 2020年第2期76-79,83,共5页
针对常用RS编码算法中伽罗华域(Galois Field,GF)的乘法运算在FPGA中实现时存在的数据运算量大、复杂度高等问题,对RS编码模块进行优化,通过增加乘法器因子求取模块,完成RS编码乘法器因子的求取,降低伽罗华域乘法运算在FPGA实现过程中... 针对常用RS编码算法中伽罗华域(Galois Field,GF)的乘法运算在FPGA中实现时存在的数据运算量大、复杂度高等问题,对RS编码模块进行优化,通过增加乘法器因子求取模块,完成RS编码乘法器因子的求取,降低伽罗华域乘法运算在FPGA实现过程中的复杂度,减少运算量。测试结果表明,优化后的RS编码FPGA实现简单有效,且编码准确无误,编码结果与MATLAB计算所得理论结果一致,可适用于任意码长的RS编码,在移动通信、航天通信等复杂多因素通信领域有着广泛的应用价值。 展开更多
关键词 rs编码 伽罗华域 算法优化 FPGA
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部