期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种AES算法中S盒和逆S盒替换的表达式方法 被引量:7
1
作者 覃晓草 李树国 《微电子学与计算机》 CSCD 北大核心 2014年第1期112-115,共4页
S盒替换与逆S盒替换是AES算法性能的主要瓶颈,它直接影响AES芯片的运算速度.在优化Q-M化简法基础上,提出了一种实现AES算法中S盒替换和逆S盒替换的表达式方法,这种表达式方法相比于普遍使用的查表法,其延时减小了8.5%,面积减小了27.4%,... S盒替换与逆S盒替换是AES算法性能的主要瓶颈,它直接影响AES芯片的运算速度.在优化Q-M化简法基础上,提出了一种实现AES算法中S盒替换和逆S盒替换的表达式方法,这种表达式方法相比于普遍使用的查表法,其延时减小了8.5%,面积减小了27.4%,功耗减小了17%. 展开更多
关键词 AEs算法 s盒替换 s盒替换 Q—M化简法 表达式方法
下载PDF
一种有效缩减AES算法S盒面积的组合逻辑优化设计 被引量:6
2
作者 王沁 梁静 齐悦 《电子学报》 EI CAS CSCD 北大核心 2010年第4期939-942,共4页
通过对AES算法S盒构造原理的研究,利用其中仿射变换的系数具有循环移位的周期性特点对电路结构进行改进,提出一种面积优化的AES算法S盒组合逻辑电路设计方法.该方法基于流水线技术,采用倍频复用的电路结构,较传统结构减少了逻辑资源的使... 通过对AES算法S盒构造原理的研究,利用其中仿射变换的系数具有循环移位的周期性特点对电路结构进行改进,提出一种面积优化的AES算法S盒组合逻辑电路设计方法.该方法基于流水线技术,采用倍频复用的电路结构,较传统结构减少了逻辑资源的使用.经过EDA工具综合仿真和实际系统验证,该方法比Wolkerstorfer和Satoh的S盒有限域实现的硬件规模分别缩减了47.53%和41.49%,比Morioka的S盒真值表实现的硬件规模缩减了21.43%.该设计方案已成功用于一种基于FPGA实现的密码专用处理器设计中. 展开更多
关键词 s字节替换 仿射变换 组合逻辑 面积优化
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部