本文结合实际项目(一款以Windows为操作系统内核的GSM/PHS双模智能手机)对嵌入式系统Windows CE 5.0的底层驱动(SD卡)的架构进行了分析和研究,以MARVELL公司提供的基于Intel Zylonite硬件平台的BSP为基础,利用Windows CE 5.0的Platform ...本文结合实际项目(一款以Windows为操作系统内核的GSM/PHS双模智能手机)对嵌入式系统Windows CE 5.0的底层驱动(SD卡)的架构进行了分析和研究,以MARVELL公司提供的基于Intel Zylonite硬件平台的BSP为基础,利用Windows CE 5.0的Platform Builder集成开发环境(IDE)开发适合实际项目的SD卡驱动代码,分别以轮询和中断方式实现该驱动的动态加载,并深入分析SD卡驱动(流驱动)的详细的加载过程。展开更多
随着TFT-LCD在尺寸、分辨率及刷新率方向的飞速发展,优质的显示品味对时序控制器(T-CON)和特定源极驱动芯片(SD)之间的传统接口传输协议速率提出了挑战,因此成为TFT-LCD发展的关键。为了实现数据信号的高速传输,本文研究并提出了一种新...随着TFT-LCD在尺寸、分辨率及刷新率方向的飞速发展,优质的显示品味对时序控制器(T-CON)和特定源极驱动芯片(SD)之间的传统接口传输协议速率提出了挑战,因此成为TFT-LCD发展的关键。为了实现数据信号的高速传输,本文研究并提出了一种新型高速点对点接口传输协议CSPI(China Standard Point-to-Point Interface)。CSPI通过嵌入式的CDR(Clock Data Recovery)机制实现T-CON和SD之间时钟校准,CDR校准完成后,指令信号LS输出高电平并反馈发送端T-CON,通知T-CON可以传输下一阶段有效数据,同时,CSPI技术特定封装包对位数据嵌入传输数据线中。数据传输采用特有的8位/9位编码和扰码技术以实现数据快速而不失精准的传输。相对于传统mini-LVDS接口协议,CSPI技术的传输速率可以提升至3Gb/s,有效减少传输线数量,同时大幅提升信号传输质量。此外,CSPI时钟信号内置,可以有效降低EMI。基于1 383mm(55in)超高清液晶显示屏的实验结果表明,眼图的最小幅度和宽度分别约为312mV和548ps。可以满足系统对传输信号稳定性,可靠性和抗干扰能力的要求,同时减少印刷电路板(PCB)布局面积,有利于降低成本。展开更多
文摘本文结合实际项目(一款以Windows为操作系统内核的GSM/PHS双模智能手机)对嵌入式系统Windows CE 5.0的底层驱动(SD卡)的架构进行了分析和研究,以MARVELL公司提供的基于Intel Zylonite硬件平台的BSP为基础,利用Windows CE 5.0的Platform Builder集成开发环境(IDE)开发适合实际项目的SD卡驱动代码,分别以轮询和中断方式实现该驱动的动态加载,并深入分析SD卡驱动(流驱动)的详细的加载过程。
文摘随着TFT-LCD在尺寸、分辨率及刷新率方向的飞速发展,优质的显示品味对时序控制器(T-CON)和特定源极驱动芯片(SD)之间的传统接口传输协议速率提出了挑战,因此成为TFT-LCD发展的关键。为了实现数据信号的高速传输,本文研究并提出了一种新型高速点对点接口传输协议CSPI(China Standard Point-to-Point Interface)。CSPI通过嵌入式的CDR(Clock Data Recovery)机制实现T-CON和SD之间时钟校准,CDR校准完成后,指令信号LS输出高电平并反馈发送端T-CON,通知T-CON可以传输下一阶段有效数据,同时,CSPI技术特定封装包对位数据嵌入传输数据线中。数据传输采用特有的8位/9位编码和扰码技术以实现数据快速而不失精准的传输。相对于传统mini-LVDS接口协议,CSPI技术的传输速率可以提升至3Gb/s,有效减少传输线数量,同时大幅提升信号传输质量。此外,CSPI时钟信号内置,可以有效降低EMI。基于1 383mm(55in)超高清液晶显示屏的实验结果表明,眼图的最小幅度和宽度分别约为312mV和548ps。可以满足系统对传输信号稳定性,可靠性和抗干扰能力的要求,同时减少印刷电路板(PCB)布局面积,有利于降低成本。