期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
MPC8280与SDRAM之间的时序约束分析与实现
被引量:
2
1
作者
宁金叶
罗小丽
《电子技术(上海)》
2016年第7期75-78,共4页
Freescale公司的PowerQUIIC II处理器MPC8280基于G2_LE内核,片外可以连接SDRAM等多种外设,但外同步的设计方法容易造成系统时钟到达处理器与存储器的时间存在延时问题。本文研究了MPC8280与SDRAM之间的读写时序关系,分析了系统在66MHZ和...
Freescale公司的PowerQUIIC II处理器MPC8280基于G2_LE内核,片外可以连接SDRAM等多种外设,但外同步的设计方法容易造成系统时钟到达处理器与存储器的时间存在延时问题。本文研究了MPC8280与SDRAM之间的读写时序关系,分析了系统在66MHZ和100MHZ时钟条件下的时序约束限制,系统可以通过在PCB板卡上设置蛇形线等方式来解决延时问题,从而确保数据交互的准确性。
展开更多
关键词
MPC8280
sdarm
时序设计
POWERQUICC
II处理器
原文传递
题名
MPC8280与SDRAM之间的时序约束分析与实现
被引量:
2
1
作者
宁金叶
罗小丽
机构
湖南电气职业技术学院
出处
《电子技术(上海)》
2016年第7期75-78,共4页
文摘
Freescale公司的PowerQUIIC II处理器MPC8280基于G2_LE内核,片外可以连接SDRAM等多种外设,但外同步的设计方法容易造成系统时钟到达处理器与存储器的时间存在延时问题。本文研究了MPC8280与SDRAM之间的读写时序关系,分析了系统在66MHZ和100MHZ时钟条件下的时序约束限制,系统可以通过在PCB板卡上设置蛇形线等方式来解决延时问题,从而确保数据交互的准确性。
关键词
MPC8280
sdarm
时序设计
POWERQUICC
II处理器
Keywords
MPC8280
sdarm
The sequential design
PowerQUICC II processor
分类号
TP333.8 [自动化与计算机技术—计算机系统结构]
原文传递
题名
作者
出处
发文年
被引量
操作
1
MPC8280与SDRAM之间的时序约束分析与实现
宁金叶
罗小丽
《电子技术(上海)》
2016
2
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部