期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
利用SDSoC设计环境开发All Programmable逻辑
1
作者
Nick Ni
Adam Taylor
《中国集成电路》
2017年第6期50-51,共2页
传统的All Programmable Zynq SoC开发流程,把设计划分为处理器系统和可编程逻辑两大部分。Zynq是一种复杂的异构系统,将先进的ARM双核Cortex(TM)-A9处理系统与可编程逻辑完美结合在一起。该可编程逻辑不仅提供传统的触发器和查找表,...
传统的All Programmable Zynq SoC开发流程,把设计划分为处理器系统和可编程逻辑两大部分。Zynq是一种复杂的异构系统,将先进的ARM双核Cortex(TM)-A9处理系统与可编程逻辑完美结合在一起。该可编程逻辑不仅提供传统的触发器和查找表,还提供Block RAM和分布式RAM、DSP Slice、PCIe端点和千兆位级收发器。用户需要开发环境才能充分利用处理器和可编程逻辑提供的功能。
展开更多
关键词
处理器系统
sdsoc设计
设计
环境
异构系统
SLICE
开发环境
查找表
收发器
千兆位
软件定义
下载PDF
职称材料
题名
利用SDSoC设计环境开发All Programmable逻辑
1
作者
Nick Ni
Adam Taylor
机构
赛灵思
出处
《中国集成电路》
2017年第6期50-51,共2页
文摘
传统的All Programmable Zynq SoC开发流程,把设计划分为处理器系统和可编程逻辑两大部分。Zynq是一种复杂的异构系统,将先进的ARM双核Cortex(TM)-A9处理系统与可编程逻辑完美结合在一起。该可编程逻辑不仅提供传统的触发器和查找表,还提供Block RAM和分布式RAM、DSP Slice、PCIe端点和千兆位级收发器。用户需要开发环境才能充分利用处理器和可编程逻辑提供的功能。
关键词
处理器系统
sdsoc设计
设计
环境
异构系统
SLICE
开发环境
查找表
收发器
千兆位
软件定义
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
利用SDSoC设计环境开发All Programmable逻辑
Nick Ni
Adam Taylor
《中国集成电路》
2017
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部