期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于SST驱动器的低功耗10 Gbit/s发射机
被引量:
3
1
作者
刘登宝
王子谦
+1 位作者
白雪飞
林福江
《微电子学》
CAS
CSCD
北大核心
2018年第3期338-343,共6页
基于SMIC 40nm CMOS工艺,提出了一种可适用于背板与芯片互连的10Gbit/s低功耗发射机。该发射机由半率前馈均衡器、时钟信号接收电路和源串联终端(SST)驱动器组成。前馈均衡器采用半率结构,以降低发射端的时钟信号频率。通过对发射端信...
基于SMIC 40nm CMOS工艺,提出了一种可适用于背板与芯片互连的10Gbit/s低功耗发射机。该发射机由半率前馈均衡器、时钟信号接收电路和源串联终端(SST)驱动器组成。前馈均衡器采用半率结构,以降低发射端的时钟信号频率。通过对发射端信号进行预加重,消除了码间干扰的影响。改进了SST驱动器的输出阻抗校准电路,解决了输出阻抗在不同工艺角下的波动问题。在相同输出摆幅下,SST电压模式驱动器的功耗为传统电流模式(CML)驱动器的1/4。结果表明,发射机的数据率为10Gbit/s,传输信道在5GHz Nyquist频率处的衰减为14.2dB。在1.1V电源电压下,传输信道输出信号的眼高为147 mV,眼宽为79ps。发射机的总功耗为20.6mW。
展开更多
关键词
发射机
sst驱动
器
前馈均衡器
阻抗校准
下载PDF
职称材料
面向芯粒间互连的低功耗发射机驱动设计
2
作者
任博琳
肖立权
+5 位作者
齐星云
张庚
王强
罗章
庞征斌
徐佳庆
《计算机工程与科学》
CSCD
北大核心
2024年第4期599-605,共7页
面向UCIe协议提出的芯粒间互连标准,设计与实验了一种面向芯粒(Chiplet)间互连的低功耗发射机驱动。该驱动电路采用了SST电压模驱动器,功耗仅为CML电流模驱动器结构的1/4。此外,该驱动电路基于可调前馈均衡技术,针对不同的信道衰减调整...
面向UCIe协议提出的芯粒间互连标准,设计与实验了一种面向芯粒(Chiplet)间互连的低功耗发射机驱动。该驱动电路采用了SST电压模驱动器,功耗仅为CML电流模驱动器结构的1/4。此外,该驱动电路基于可调前馈均衡技术,针对不同的信道衰减调整均衡强度,采用去加重均衡的方式提高发射信号质量,最终降低码间干扰。本文设计采用CMOS 28 nm工艺设计,前端仿真结果表明,在0.9 V电压供电时,最大均衡强度为-3.7 dB,当32 Gbps的NRZ信号通过21 mm的信道时(16 GHz奈奎斯特频率处衰减为-2.37 dB),选择合适均衡强度后,输出波形眼图眼高为253 mV(71.8%),眼宽为27 ps(87%),仿真功耗仅为4.0 mW。
展开更多
关键词
芯粒
前馈均衡器
sst驱动
器
高速接口电路
发射机
下载PDF
职称材料
一种28Gbps高速SERDES发射器
被引量:
8
3
作者
付玉山
马奎
+1 位作者
唐重林
梁蓓
《微电子学与计算机》
2021年第10期103-108,共6页
介绍了一种基于源串联终端(Source-Series Terminated)驱动结构的高速(28Gbps)SERDES发射器设计.详述了整个TX的架构与原理;采用数模混合控制的时钟占空比校准(DCC)电路,有效降低了DCD;并且改进了一种基于SST结构的阻抗调谐与加重均衡...
介绍了一种基于源串联终端(Source-Series Terminated)驱动结构的高速(28Gbps)SERDES发射器设计.详述了整个TX的架构与原理;采用数模混合控制的时钟占空比校准(DCC)电路,有效降低了DCD;并且改进了一种基于SST结构的阻抗调谐与加重均衡解耦的发射单元结构,大大降低了逻辑控制的复杂程度.该发射器电路可用于对传输速率要求在1 Gbps~28 Gbps的FPGA.设计采用了中芯国际14 nm FinFET工艺制作,样品测试结果显示,输出速率在28 Gbps速率下时,发射器指标满足PCIE 4.0协议标准.
展开更多
关键词
sst驱动
高速接口电路
发射器
模拟集成电路
下载PDF
职称材料
面向片上互连的低功耗CNRZ-5 125Gb/s高速SerDes发射机
被引量:
1
4
作者
吕栋斌
吕方旭
+3 位作者
王和明
张庚
张金旺
秦悦仪
《空军工程大学学报(自然科学版)》
CSCD
北大核心
2022年第2期83-89,共7页
为解决高性能CPU、GPU、AI等高端芯片的片上互联(D2D)带宽低、引脚效率不高的问题,设计了一款面向超短距离传输(USR)的低功耗、高引脚效率的125Gb/s发射机。为提高引脚效率,该电路采用相关非归零编码(CNRZ)技术;为降低发射机功耗,采用...
为解决高性能CPU、GPU、AI等高端芯片的片上互联(D2D)带宽低、引脚效率不高的问题,设计了一款面向超短距离传输(USR)的低功耗、高引脚效率的125Gb/s发射机。为提高引脚效率,该电路采用相关非归零编码(CNRZ)技术;为降低发射机功耗,采用一种预编码的电压模驱动(SST)技术;为解决传统电路两级2∶1MUX功耗大的问题,采用CMOS的4∶1MUX。该发射机采用CMOS 28nm工艺设计,0.9V电压供电。仿真结果表明,基于CNRZ技术的发射机工作在125Gb/s时,输出信号最小眼宽可达0.41UI(1UI=40ps),系统功耗为1.1pJ/bit,引脚效率由5bit/10wire提高到5bit/6wire。
展开更多
关键词
相关非归零编码
发射机
串并转换
预编码的
sst驱动
4∶1合路器
下载PDF
职称材料
题名
基于SST驱动器的低功耗10 Gbit/s发射机
被引量:
3
1
作者
刘登宝
王子谦
白雪飞
林福江
机构
中国科学技术大学电子科学与技术系
出处
《微电子学》
CAS
CSCD
北大核心
2018年第3期338-343,共6页
基金
中央高校基本科研基金资助项目(WK2100230015)
文摘
基于SMIC 40nm CMOS工艺,提出了一种可适用于背板与芯片互连的10Gbit/s低功耗发射机。该发射机由半率前馈均衡器、时钟信号接收电路和源串联终端(SST)驱动器组成。前馈均衡器采用半率结构,以降低发射端的时钟信号频率。通过对发射端信号进行预加重,消除了码间干扰的影响。改进了SST驱动器的输出阻抗校准电路,解决了输出阻抗在不同工艺角下的波动问题。在相同输出摆幅下,SST电压模式驱动器的功耗为传统电流模式(CML)驱动器的1/4。结果表明,发射机的数据率为10Gbit/s,传输信道在5GHz Nyquist频率处的衰减为14.2dB。在1.1V电源电压下,传输信道输出信号的眼高为147 mV,眼宽为79ps。发射机的总功耗为20.6mW。
关键词
发射机
sst驱动
器
前馈均衡器
阻抗校准
Keywords
transmitter
sst
driver
feed-forward equalizer
impedance calibration
分类号
TN432 [电子电信—微电子学与固体电子学]
TN839 [电子电信—信息与通信工程]
下载PDF
职称材料
题名
面向芯粒间互连的低功耗发射机驱动设计
2
作者
任博琳
肖立权
齐星云
张庚
王强
罗章
庞征斌
徐佳庆
机构
国防科技大学计算机学院
出处
《计算机工程与科学》
CSCD
北大核心
2024年第4期599-605,共7页
基金
国家重点研发计划(2022YFB4401504)。
文摘
面向UCIe协议提出的芯粒间互连标准,设计与实验了一种面向芯粒(Chiplet)间互连的低功耗发射机驱动。该驱动电路采用了SST电压模驱动器,功耗仅为CML电流模驱动器结构的1/4。此外,该驱动电路基于可调前馈均衡技术,针对不同的信道衰减调整均衡强度,采用去加重均衡的方式提高发射信号质量,最终降低码间干扰。本文设计采用CMOS 28 nm工艺设计,前端仿真结果表明,在0.9 V电压供电时,最大均衡强度为-3.7 dB,当32 Gbps的NRZ信号通过21 mm的信道时(16 GHz奈奎斯特频率处衰减为-2.37 dB),选择合适均衡强度后,输出波形眼图眼高为253 mV(71.8%),眼宽为27 ps(87%),仿真功耗仅为4.0 mW。
关键词
芯粒
前馈均衡器
sst驱动
器
高速接口电路
发射机
Keywords
Chiplet
feedforward equalizer(FFE)
source series terminated(
sst
)driver
serDes
transmitter
分类号
TP393.03 [自动化与计算机技术—计算机应用技术]
下载PDF
职称材料
题名
一种28Gbps高速SERDES发射器
被引量:
8
3
作者
付玉山
马奎
唐重林
梁蓓
机构
贵州大学大数据学院
贵州大学贵州省微纳电子与软件技术重点实验室
牛芯半导体(深圳)有限公司上海分公司
出处
《微电子学与计算机》
2021年第10期103-108,共6页
文摘
介绍了一种基于源串联终端(Source-Series Terminated)驱动结构的高速(28Gbps)SERDES发射器设计.详述了整个TX的架构与原理;采用数模混合控制的时钟占空比校准(DCC)电路,有效降低了DCD;并且改进了一种基于SST结构的阻抗调谐与加重均衡解耦的发射单元结构,大大降低了逻辑控制的复杂程度.该发射器电路可用于对传输速率要求在1 Gbps~28 Gbps的FPGA.设计采用了中芯国际14 nm FinFET工艺制作,样品测试结果显示,输出速率在28 Gbps速率下时,发射器指标满足PCIE 4.0协议标准.
关键词
sst驱动
高速接口电路
发射器
模拟集成电路
Keywords
sst
driver
High-speed interface circuit
Transmitter
Analog IC
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
面向片上互连的低功耗CNRZ-5 125Gb/s高速SerDes发射机
被引量:
1
4
作者
吕栋斌
吕方旭
王和明
张庚
张金旺
秦悦仪
机构
空军工程大学防空反导学院
长安大学经济与管理学院
出处
《空军工程大学学报(自然科学版)》
CSCD
北大核心
2022年第2期83-89,共7页
基金
国家重点研发计划(2018YFB2202300)。
文摘
为解决高性能CPU、GPU、AI等高端芯片的片上互联(D2D)带宽低、引脚效率不高的问题,设计了一款面向超短距离传输(USR)的低功耗、高引脚效率的125Gb/s发射机。为提高引脚效率,该电路采用相关非归零编码(CNRZ)技术;为降低发射机功耗,采用一种预编码的电压模驱动(SST)技术;为解决传统电路两级2∶1MUX功耗大的问题,采用CMOS的4∶1MUX。该发射机采用CMOS 28nm工艺设计,0.9V电压供电。仿真结果表明,基于CNRZ技术的发射机工作在125Gb/s时,输出信号最小眼宽可达0.41UI(1UI=40ps),系统功耗为1.1pJ/bit,引脚效率由5bit/10wire提高到5bit/6wire。
关键词
相关非归零编码
发射机
串并转换
预编码的
sst驱动
4∶1合路器
Keywords
CNRZ
transmitter
series-parallel conversion
pre-coded
sst
driver
MUX 4∶1
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于SST驱动器的低功耗10 Gbit/s发射机
刘登宝
王子谦
白雪飞
林福江
《微电子学》
CAS
CSCD
北大核心
2018
3
下载PDF
职称材料
2
面向芯粒间互连的低功耗发射机驱动设计
任博琳
肖立权
齐星云
张庚
王强
罗章
庞征斌
徐佳庆
《计算机工程与科学》
CSCD
北大核心
2024
0
下载PDF
职称材料
3
一种28Gbps高速SERDES发射器
付玉山
马奎
唐重林
梁蓓
《微电子学与计算机》
2021
8
下载PDF
职称材料
4
面向片上互连的低功耗CNRZ-5 125Gb/s高速SerDes发射机
吕栋斌
吕方旭
王和明
张庚
张金旺
秦悦仪
《空军工程大学学报(自然科学版)》
CSCD
北大核心
2022
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部