期刊文献+
共找到73篇文章
< 1 2 4 >
每页显示 20 50 100
基于Serial RapidIO的高速实时数据采集处理系统 被引量:3
1
作者 朱坚 徐光辉 朱利利 《电子质量》 2008年第10期6-8,共3页
首先分析了传统共享型总线在高速实时数据采集处理系统中应用的局限性,介绍了新型交换式串行总线的优势。在对比当前流行的四种新型交换式高速串行总线特点的基础上,分析了采用Serial RapidIO技术架构系统的优势,设计了一个基于这一技... 首先分析了传统共享型总线在高速实时数据采集处理系统中应用的局限性,介绍了新型交换式串行总线的优势。在对比当前流行的四种新型交换式高速串行总线特点的基础上,分析了采用Serial RapidIO技术架构系统的优势,设计了一个基于这一技术的高速实时数据采集处理系统。该系统具有易扩展、易升级的特点,具有较高的实际应用价值。 展开更多
关键词 数据采集处理 共享型总线 交换式总线 serial rapidio
下载PDF
A NOVEL PHYSICAL-LAYER TRANSCEIVER USED IN USB2.0 SERIAL DATA LINK 被引量:1
2
作者 Li Haoliang He Lenian Wang Zi Yan Xiaolang 《Journal of Electronics(China)》 2006年第5期736-740,共5页
The paper proposes a novel transceiver in physical layer for high-speed serial data link based upon Universal Serial Bus (USB) 2.0, comprising transmitter and receiver. In the design, transmitter contains pre-and-main... The paper proposes a novel transceiver in physical layer for high-speed serial data link based upon Universal Serial Bus (USB) 2.0, comprising transmitter and receiver. In the design, transmitter contains pre-and-main driver to satisfy slew rate of output data, receiver includes optimized topology to improve preci- sion of received data. The circuit simulation is based on Cadence’s spectre software and Taiwan Semiconduc- tor Manufacture Corporation’s library of 0.25μm mixed-signal Complementary Metal-Oxide Semiconductor (CMOS) model. The front and post-simulation results reveal that the transceiver designed can transmit and re- ceive high-speed data in 480Mbps, which is in agreement with USB2.0 specification. The chip of physi- cal-layer transceiver has been designed and implemented with 0.25μm standard CMOS technology. 展开更多
关键词 Complementary Metal-Oxide Semiconductor(CMOS) transceiver Physical layer High-speed Universal serial Bus (USB) 2.0
下载PDF
一种基于Serial RapidIO标准协议的高速交换技术 被引量:7
3
作者 朱新忠 王冠雄 +2 位作者 韦杰 鲍迪 李毅 《航天标准化》 2020年第2期8-11,共4页
为解决空间信息系统在大数据吞吐场景下传输带宽有限、架构互联性较差的问题,文章分析Serial RapidIO(SRIO)高速串行总线交换技术特点,结合SpaceVPX架构研究一种交换阵列,以此为基础构建了SRIO交换模块,并基于IBIS-AMI模型验证了信号完... 为解决空间信息系统在大数据吞吐场景下传输带宽有限、架构互联性较差的问题,文章分析Serial RapidIO(SRIO)高速串行总线交换技术特点,结合SpaceVPX架构研究一种交换阵列,以此为基础构建了SRIO交换模块,并基于IBIS-AMI模型验证了信号完整性,开展SRIO交换技术验证,单端口速率可达20Gbps,理论吞吐率为440Gbps,可广泛应用于高速网络化信息系统。 展开更多
关键词 serial rapidio(SRIO) 高速交换 CPS1848 标准通信协议
下载PDF
Altera推出基于FPGA的Serial RapidIO Gen2解决方案
4
《单片机与嵌入式系统应用》 2011年第11期87-87,共1页
Altera公司提供基于Serial RapidIO Gen2 FPGA的解决方案,进一步提高下一代3G和4G无线基站的带宽,链路更加灵活。Altera成功地实现了Stratix IV GX FPGA中的RapidIO MegaCore功能IP内核与集成器件技术公司(IDT)Serial RapidIO Gen2... Altera公司提供基于Serial RapidIO Gen2 FPGA的解决方案,进一步提高下一代3G和4G无线基站的带宽,链路更加灵活。Altera成功地实现了Stratix IV GX FPGA中的RapidIO MegaCore功能IP内核与集成器件技术公司(IDT)Serial RapidIO Gen2交换机的互操作性。 展开更多
关键词 Altera公司 rapidio serial FPGA STRATIX 无线基站 器件技术 IP内核
下载PDF
IDT推出新型高性能Serial RapidIO中央包交换器
5
《电子元器件应用》 2009年第4期87-87,共1页
IDT公司日前推出的IDT中央包交换器(CPS)新产品可为IDT的客户提供端口数、性能及功耗的优化组合.可用于10G连接的多达6个4x端口。该器件还为IDT的客户提供了持续吞吐量.用于各种最小和最大的包型号,同时可实现足够低的功耗,无需许... IDT公司日前推出的IDT中央包交换器(CPS)新产品可为IDT的客户提供端口数、性能及功耗的优化组合.可用于10G连接的多达6个4x端口。该器件还为IDT的客户提供了持续吞吐量.用于各种最小和最大的包型号,同时可实现足够低的功耗,无需许多应用中使用的额外散热器件。 展开更多
关键词 IDT公司 rapidio serial 交换器 性能 中央 优化组合 端口数
下载PDF
IDT扩展用于蜂窝基站的高性能Serial RapidIO中央包交换器
6
《电子与电脑》 2009年第4期68-68,共1页
IDT公司新推出中央包交换器(CPS)新产品系列。新器件可为DT的客户提供端口数、性能及功耗的优化组合,可用于10G连接的多达6个4x端13。该器件还为IDT的客户提供了持续吞吐量,用于各种最小和最大的包型号,同时实现足够低的功耗,
关键词 IDT公司 rapidio serial 交换器 蜂窝基站 性能 中央 优化组合
下载PDF
IDT推出Serial RapidIO Gen2系统建模工具
7
《电子与电脑》 2010年第4期63-63,共1页
IDT公司宣布推出新的SeriaI RapidIO Gen2系统建模工具。现在.无线基础设施、军事、影像、视频和存储等各个市场的设计人员和架构师可以使用这个新工具虚拟创建一个新的Serial RapidlO Genl或基于Gen2的系统。设计人员和系统设计人员... IDT公司宣布推出新的SeriaI RapidIO Gen2系统建模工具。现在.无线基础设施、军事、影像、视频和存储等各个市场的设计人员和架构师可以使用这个新工具虚拟创建一个新的Serial RapidlO Genl或基于Gen2的系统。设计人员和系统设计人员能够快速而自信地设计他们的整个系统,并且通过利用Serial RapidlO支持各种拓扑结构的能力来避免设计中的潜在瓶颈。 展开更多
关键词 rapidio serial IDT公司 建模工具 系统 设计人员 无线基础设施 拓扑结构
下载PDF
IDT推出采用Serial RapidIO的优化CPRI解决方案满足快速发展的无线市场
8
《电子与电脑》 2008年第3期63-63,共1页
IDT公司宣布推出基于通用公共无线接口(CPRI)的新型功能互连芯片(FIC)解决方案系列。这些可连接无线基础设施内相关标准的产品,将缩短开发时间,降低成本,有利于基站架构设计师更加容易地满足快速发展的无线市场需求。这些FIC解决方... IDT公司宣布推出基于通用公共无线接口(CPRI)的新型功能互连芯片(FIC)解决方案系列。这些可连接无线基础设施内相关标准的产品,将缩短开发时间,降低成本,有利于基站架构设计师更加容易地满足快速发展的无线市场需求。这些FIC解决方案是第一批为实现跨无线卡和串行RapidIO基带处理系统接口通用CPRI标准而优化的器件。 展开更多
关键词 rapidio IDT公司 无线市场 serial 优化 无线基础设施 无线接口 市场需求
下载PDF
IDT未雨绸缪——开发Serial RapidIO Gen2
9
作者 徐俊毅 《电子与电脑》 2009年第11期24-24,共1页
Rapid IO活跃在嵌入式领域 相比同为串行总线技术的PCI Express,Rapid IO在性能、灵活性方面更为突出,因而在嵌入式系统的独特互连需求中获得青睐。Rapid IO不仅高效率、系统成本低,而且支持点对点或是点对多点的通信,支持DMA操作... Rapid IO活跃在嵌入式领域 相比同为串行总线技术的PCI Express,Rapid IO在性能、灵活性方面更为突出,因而在嵌入式系统的独特互连需求中获得青睐。Rapid IO不仅高效率、系统成本低,而且支持点对点或是点对多点的通信,支持DMA操作,支持消息传递模式交换数据,支持分散处理和多主控系统,支持多种拓朴结构;此外,高稳定性和QOS也是入选择嵌入式系统总线的基本原因。目前,在无线、视频和嵌入式系统(如军事)等领域,具有广泛兼容性的Rapid IO互连架构提供了高性能的分组交换技术。 展开更多
关键词 rapidio serial IDT 嵌入式系统 Express 开发 消息传递模式 分组交换技术
下载PDF
Altera推出业界第一款基于FPGA的Serial RapidIO Gen2解决方案
10
《自动化信息》 2011年第10期19-19,共1页
Altera公司开始提供业界第一款基于SerialRapidIO Gen2FPGA的解决方案,进一步提高下一代3G和4G无线基站的带宽,链路更加灵活。Altera成功的实现了StratixIVGXFPGA中的RapidIOMega Core功能IP内核与集成器件技术公司(IDT)SerialRapid... Altera公司开始提供业界第一款基于SerialRapidIO Gen2FPGA的解决方案,进一步提高下一代3G和4G无线基站的带宽,链路更加灵活。Altera成功的实现了StratixIVGXFPGA中的RapidIOMega Core功能IP内核与集成器件技术公司(IDT)SerialRapidIO Gen2交换机的互操作性。Ahera成熟的SerialRapidIO Gen2解决方案为高性能通信系统中使用的链路射频卡、主机处理器和数字信号处理器等提供20—Gbaud基于数据包的互联功能,提高了系统带宽。 展开更多
关键词 Altera公司 rapidio serial FPGA 数字信号处理器 通信系统 互联功能 无线基站
下载PDF
基于FPGA的USB2.0协议分析仪设计 被引量:4
11
作者 胡伟 张新家 +2 位作者 李美峰 张德刚 刘航 《计算机测量与控制》 CSCD 2008年第9期1353-1355,共3页
通用串行总线传输事务的透明性给USB系统的开发与测试带来了很多不便,现有USB物理层测试和分析仪器普遍存在价格昂贵或采样死区严重等问题;设计了一种基于FPGA的USB2.0协议分析仪,实现了对高速和全速USB设备差分数据总线低压差分信号的... 通用串行总线传输事务的透明性给USB系统的开发与测试带来了很多不便,现有USB物理层测试和分析仪器普遍存在价格昂贵或采样死区严重等问题;设计了一种基于FPGA的USB2.0协议分析仪,实现了对高速和全速USB设备差分数据总线低压差分信号的实时采样和分析,利用硬件的并发处理特性克服了采样死区问题,解决了因不同USB接口传输相位差引起的数据累积和丢包问题,降低了对主处理器性能的要求,减小了设计成本,为USB系统开发与测试提供了一种有效支持。 展开更多
关键词 通用串行总线 透明性 FPGA USB2.0协议分析仪
下载PDF
高速串行总线RapidIO与PCI Express协议分析比较 被引量:10
12
作者 梁小虎 王乐 张亚棣 《航空计算技术》 2010年第3期127-130,共4页
随着新一代嵌入式系统对数据传输能力要求的提高,高速串行总线有着越来越广泛的应用,RapidIO和PCI Express(亦称PCIe)是常见的选择。通过对这两种协议在整体工作机制及其特点、分层模型、拓扑结构、服务质量等方面的分析比较,为嵌入式... 随着新一代嵌入式系统对数据传输能力要求的提高,高速串行总线有着越来越广泛的应用,RapidIO和PCI Express(亦称PCIe)是常见的选择。通过对这两种协议在整体工作机制及其特点、分层模型、拓扑结构、服务质量等方面的分析比较,为嵌入式系统设计中高速串行总线的选择提供参考。 展开更多
关键词 高速串行总线 rapidio PCI-E 服务质量 错误管理
下载PDF
USB2.0闪盘固件技术的研究 被引量:2
13
作者 程颖 于冰 聂晶 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2007年第8期939-942,965,共5页
可移动存储设备技术的迅速更新使得闪盘得到广泛的应用,尤其是基于USB2.0的接口技术促使闪盘的传输速度突飞猛进,闪盘固件的开发已成为闪盘研究的核心任务。该文从闪盘实现的硬件结构入手,重点介绍了基于USB2.0闪盘固件的软件架构与设... 可移动存储设备技术的迅速更新使得闪盘得到广泛的应用,尤其是基于USB2.0的接口技术促使闪盘的传输速度突飞猛进,闪盘固件的开发已成为闪盘研究的核心任务。该文从闪盘实现的硬件结构入手,重点介绍了基于USB2.0闪盘固件的软件架构与设计方法,并在设计实例的基础上提出了固件的层次化结构,最后在与基于USB1.1的闪盘固件的比较中体现本设计的显著优势。 展开更多
关键词 通用串行总线2.0 固件 闪盘
下载PDF
基于RapidIO的双路IEEE 1394b串行总线控制器的实现 被引量:2
14
作者 梁青 罗金生 《测控技术》 CSCD 北大核心 2013年第5期67-71,共5页
介绍了1394b总线网络系统和1394b逻辑设计架构,阐述了基于RapidIO架构的双路1394总线控制器的硬件平台。在此平台上进行基于VxWorks操作系统的1394驱动开发和RapidIO驱动开发,并搭建1394b总线网路测试平台。验证了板卡上两路1394b总线... 介绍了1394b总线网络系统和1394b逻辑设计架构,阐述了基于RapidIO架构的双路1394总线控制器的硬件平台。在此平台上进行基于VxWorks操作系统的1394驱动开发和RapidIO驱动开发,并搭建1394b总线网路测试平台。验证了板卡上两路1394b总线控制器的基本通信功能,实现了板卡内部芯片间的高速互联,以及根节点和叶节点在不同通道上、在100 Mbit/s和400 Mbit/s速率模式下的总线网路通信。 展开更多
关键词 IEEE 1394b协议 rapidio协议 MPC8641处理器 Tsi578交换机 FPGA
下载PDF
综合化航空电子系统中信号处理模块的健康管理方法 被引量:1
15
作者 吴海燕 《电子设计工程》 2024年第1期35-38,43,共5页
随着我国航空电子系统高集成综合化的广泛应用,针对我国航空领域健康管理技术体系不完善、缺少健康管理系统设计、验证技术等问题,就综合化系统中的重要计算单元——信号处理模块,设计了一种标准接口模型,实现了此模型下的模块初始化、... 随着我国航空电子系统高集成综合化的广泛应用,针对我国航空领域健康管理技术体系不完善、缺少健康管理系统设计、验证技术等问题,就综合化系统中的重要计算单元——信号处理模块,设计了一种标准接口模型,实现了此模型下的模块初始化、自检及状态信息上报、门限设置、日志记录等模块健康管理功能及故障上报功能。该方法通过模块管理和功能应用解耦,保证了健康管理方法的独立性、通用性以及故障上报和状态收集的及时性,大大缩短了任务系统定位故障时间,提高了航空电子系统的可靠性。 展开更多
关键词 rapidio高速串行总线 健康管理 CAN总线 MSU单元
下载PDF
基于串行RapidIO的通用数字信号处理模块设计 被引量:6
16
作者 吕遵明 王彦刚 《信息化研究》 2009年第9期39-41,共3页
随着通信技术发展,要求平台的处理能力越来越高,同时器件间数据交互量也急剧增多,传统器件互连接口已不能胜任。文中采用SRIO(串行RapidIO)技术,设计实现了一种通用的数字信号处理模块,给出了电源和时钟解决方案,实现多个DSP(数字信号... 随着通信技术发展,要求平台的处理能力越来越高,同时器件间数据交互量也急剧增多,传统器件互连接口已不能胜任。文中采用SRIO(串行RapidIO)技术,设计实现了一种通用的数字信号处理模块,给出了电源和时钟解决方案,实现多个DSP(数字信号处理器)、FPGA(现场可编程门阵列)之间10 Gbit/s的互连带宽。平台方案成功应用于某通信系统中,试验结果表明,模块性能高,运行稳定,满足了高性能通用处理平台要求。 展开更多
关键词 SRIO 数字信号处理 ADVANCED Mezzanine Card(AMC)
下载PDF
基于USB2.0的硬件密码组件的设计与实现 被引量:1
17
作者 霍玲玲 李晓中 +1 位作者 周经凯 马鑫 《微计算机信息》 北大核心 2008年第21期64-65,58,共3页
本文提出了一种硬件密码组件的设计及具体实现方法,其中包括硬件结构、固件设计方案、驱动以及其应用程序的实现。该系统采用ADSP数字信号处理器和EZ_USB CY7C68013设备接口芯片来实现系统与PC机之间的高速数据传输,提出了一种使用软硬... 本文提出了一种硬件密码组件的设计及具体实现方法,其中包括硬件结构、固件设计方案、驱动以及其应用程序的实现。该系统采用ADSP数字信号处理器和EZ_USB CY7C68013设备接口芯片来实现系统与PC机之间的高速数据传输,提出了一种使用软硬件技术开发符合USB2.0规范的硬件密码组件的方法。 展开更多
关键词 硬件密码组件 USB2.0 EZ_USBFX2 固件 设备驱动程序
下载PDF
基于USB 2.0的数据采集系统 被引量:2
18
作者 吴昊 《计算机与现代化》 2008年第5期63-65,共3页
介绍基于USB 2.0总线的数据采集系统的设计方法,包括硬件设计、Firmware(固件)设计、基于Windows驱动程序模型的设备驱动程序的设计以及应用软件的设计,同时还介绍基于USB 2.0的数据采集系统。
关键词 USB 2.0 数据采集 串行总线
下载PDF
高速串行总线RapidIO与PCI Express技术分析比较 被引量:2
19
作者 田泽 郭海英 《计算机与网络》 2010年第18期64-67,共4页
传统的分层共享总线已无法满足未来高性能嵌入式系统的I/O性能需求和快速高效的信号处理和数据传输。系统内的不同组件之间的彼此通信的速率已成为制约嵌入式系统性能提高的瓶颈。为了缓解I/O瓶颈问题,I/O技术及体系结构发生重大变革,... 传统的分层共享总线已无法满足未来高性能嵌入式系统的I/O性能需求和快速高效的信号处理和数据传输。系统内的不同组件之间的彼此通信的速率已成为制约嵌入式系统性能提高的瓶颈。为了缓解I/O瓶颈问题,I/O技术及体系结构发生重大变革,使新型互联技术不断涌现,如PCI Express,RapidIO等。本文主要对这两种串行总线技术分析比较。 展开更多
关键词 rapidio PCI Express高速串行总线嵌入式
下载PDF
基于RapidIO总线的多DSP信号处理平台设计 被引量:3
20
作者 沈发江 《自动化应用》 2013年第4期23-25,共3页
利用RapidIO作为系统内部互联总线,以TMS320C6678为核心处理器,采用FPGA作为控制单元和转接芯片,设计一种多DSP并行信号处理系统。该方案不仅有效解决了系统连接的瓶颈,并且实现拓扑结构可重构,大幅度提高了系统的信号处理能力。
关键词 多DSP 串行rapidio TSI578 TMS320C6678
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部