期刊文献+
共找到314篇文章
< 1 2 16 >
每页显示 20 50 100
一种基于层次平台的SoC系统设计方法 被引量:9
1
作者 熊志辉 李思昆 +2 位作者 陈吉华 王海力 边计年 《电子学报》 EI CAS CSCD 北大核心 2004年第11期1815-1819,共5页
本文提出基于层次平台的SoC系统设计方法Hi PBD ,将SoC系统设计分为系统模型层、虚部件层和实部件层 ,达到系统设计中功能与结构分离、计算与通信分离的目的 .Hi PBD通过设计规划与虚 实综合完成 3个设计层次之间的 2次映射 .该方法不... 本文提出基于层次平台的SoC系统设计方法Hi PBD ,将SoC系统设计分为系统模型层、虚部件层和实部件层 ,达到系统设计中功能与结构分离、计算与通信分离的目的 .Hi PBD通过设计规划与虚 实综合完成 3个设计层次之间的 2次映射 .该方法不仅重用 3个层次的设计模板 ,而且重用设计层次间 2次映射的结果 ,提高了重用效率 .此外 ,Hi PBD方法支持在 3个层次修改相应设计模板以增强设计灵活性 ,采用性能约束传播机制确保最终设计目标满足性能要求 .实验表明 ,Hi PBD方法可提高SoC系统级设计效率 30 % 4 0 % ,平台模板重用率达到 75 % 90 % . 展开更多
关键词 系统芯片 基于平台的设计 虚拟设计 IP重用 系统重用
下载PDF
SoC芯片设计方法及标准化 被引量:17
2
作者 章立生 韩承德 《计算机研究与发展》 EI CSCD 北大核心 2002年第1期1-8,共8页
随着集成电路技术的迅速发展 ,集成电路已进入系统级芯片 (So C)设计时代 .So C芯片的集成度越来越高 ,单芯片上的集成度和操作频率越来越高 ,投放市场的时间要求越来越短 .为了实现这样的 So C芯片 ,设计者越来越依赖于 IP模块的重用 .... 随着集成电路技术的迅速发展 ,集成电路已进入系统级芯片 (So C)设计时代 .So C芯片的集成度越来越高 ,单芯片上的集成度和操作频率越来越高 ,投放市场的时间要求越来越短 .为了实现这样的 So C芯片 ,设计者越来越依赖于 IP模块的重用 .So C复杂性的提高和 IP模块的多样化 ,So C芯片中多个厂商不同 IP模块的使用 ,导致了 IP模块可重用的许多问题 .IP模块和片上总线 ,以及 EDA工具接口的标准化 ,是解决 IP模块标准化的很好途径 ;另一方面 ,So C芯片设计的复杂性和嵌入软件所占比重的增加 ,要求更高层次的系统抽象和软硬件的协同设计 ,使用更流行的设计语言进行系统的硬件设计和更有效的系统设计方法 .描述了 So C芯片设计中的 IP模块可重用技术以及所存在的问题 ,介绍了 So C IP模块和片上总线结构的标准化 ,讨论了基于 C/C++扩展类库的系统级描述语言和基于平台的 So 展开更多
关键词 系统级芯片 设计方法 集成电路 soc芯片 标准化
下载PDF
基于平台的SoC系统建模方法研究 被引量:2
3
作者 熊志辉 李思昆 +1 位作者 陈吉华 张鲁峰 《计算机工程与科学》 CSCD 2005年第8期56-59,共4页
面向基于平台的SoC设计方法,本文提出约束任务流图模型(CTG)作为SoC系统模型,提出了基于平台的CTG SoC系统建模方法,实现了SoC系统建模环境CPSME.CTG模型是一种可变粒度的SoC系统模型,可同时描述系统任务的功能和性能.本文基于平台的CTG... 面向基于平台的SoC设计方法,本文提出约束任务流图模型(CTG)作为SoC系统模型,提出了基于平台的CTG SoC系统建模方法,实现了SoC系统建模环境CPSME.CTG模型是一种可变粒度的SoC系统模型,可同时描述系统任务的功能和性能.本文基于平台的CTG SoC系统建模方法支持CTG模型的系统级重用与定制,有效提高了系统建模效率.在CPSME环境下进行MP3播放器和MPEG2播放器的SoC系统建模实践表明,新方法的模型重用率可达到75%~90%. 展开更多
关键词 基于平台的设计 约束任务流图模型 soc系统建模
下载PDF
基于层次平台的安全SoC设计技术 被引量:1
4
作者 童元满 陆洪毅 +1 位作者 王志英 戴葵 《计算机工程与应用》 CSCD 北大核心 2008年第17期10-14,共5页
在基于层次平台的SoC设计方法学基础上,文中提出了安全SoC设计关键技术,主要包括基于可信计算体系结构的安全SoC层次化设计平台、在安全SoC设计中引入独立的安全约束及安全约束映射技术以及安全验证技术。从软件攻击、旁路攻击和物理攻... 在基于层次平台的SoC设计方法学基础上,文中提出了安全SoC设计关键技术,主要包括基于可信计算体系结构的安全SoC层次化设计平台、在安全SoC设计中引入独立的安全约束及安全约束映射技术以及安全验证技术。从软件攻击、旁路攻击和物理攻击等角度,定义安全约束并验证防护技术的有效性。文中给出的安全SoC设计技术不仅可以充分重用已有的设计资源,也可充分利用现有的层次平台设计技术及相关辅助设计工具。 展开更多
关键词 安全soc 层次平台 设计方法学 安全约束 安全验证 软件攻击 旁路攻击 物理攻击
下载PDF
基于RISC⁃V处理器的物联网SOC平台设计 被引量:1
5
作者 隋金雪 季永辉 +1 位作者 张霞 朱智林 《现代电子技术》 2022年第3期39-42,共4页
针对物联网应用中SOC平台多需求决策问题,以处理器CV32E40P和Ibex作为内核,选用改进片上总线架构(AMBA)协议以及通用型外设搭建SOC平台;然后根据资源利用报告分析其面积、功耗和性能;最后在FPGA上验证SOC平台可行性。结果表明,在同一SO... 针对物联网应用中SOC平台多需求决策问题,以处理器CV32E40P和Ibex作为内核,选用改进片上总线架构(AMBA)协议以及通用型外设搭建SOC平台;然后根据资源利用报告分析其面积、功耗和性能;最后在FPGA上验证SOC平台可行性。结果表明,在同一SOC平台下,CV32E40P的面积相较于Ibex增加了26.07%,在25 MHz、40 MHz与50 MHz频率下,功耗分别提高了31.58%、29.03%以及25.64%,在运行逻辑控制与卷积运算代码时,速度分别提高了27.66%和108.75%。综上,Ibex更适用于智能家居领域中低带宽数据获取的场景,而CV32E40P则适用于智慧城市领域中视频、图像数据采集处理的场景。 展开更多
关键词 soc平台 RISC⁃V处理器 总线设计 物联网 平台性能分析 可行性验证
下载PDF
城市轨道交通运营数字化平台设计与实践
6
作者 岳成林 张宇辰 +3 位作者 秦勇 郭建媛 王子瑜 孙璇 《现代城市轨道交通》 2025年第1期122-128,共7页
在国家提出产业数字化转型以及城市轨道交通数字化发展的宏观背景下,文章聚焦于多层级运营管理模式下的城市轨道交通数字化平台设计研究,依托多年实践经验,深入探索并实施数字化平台的设计方案。该平台整体框架由1张感知网、3个核心平台... 在国家提出产业数字化转型以及城市轨道交通数字化发展的宏观背景下,文章聚焦于多层级运营管理模式下的城市轨道交通数字化平台设计研究,依托多年实践经验,深入探索并实施数字化平台的设计方案。该平台整体框架由1张感知网、3个核心平台及6大重点应用领域构成,逻辑功能架构实现系统目标层、全局管理层、项目管理层、支撑平台层、生产层与感知层之间的紧密协作与高效联动,形成“1+N”群集大脑为支撑的物理分布式架构。为验证数字化平台设计的可行性和合理性,以现有运营中的数字化平台原型为基础,结合台州和锡澄线路的实际应用案例进行实践检验,充分展示其在提升城市轨道交通运营效率和管理水平方面的显著成效。 展开更多
关键词 城市轨道交通 数字化平台 运营管理 架构设计 应用实践
下载PDF
SoC设计中虚部件构建与封装方法研究
7
作者 夏新军 文宏 陈吉华 《计算机应用与软件》 CSCD 北大核心 2005年第6期6-8,共3页
近年来,软硬件协同设计技术受到了系统级设计语言和基于平台设计方法的深刻影响。本文提出了一种基于层次平台的SoC系统设计方法,将SoC系统设计过程分为系统层、虚部件层和实部件层三个设计层次。分析了在虚部件层中设计虚部件时必须满... 近年来,软硬件协同设计技术受到了系统级设计语言和基于平台设计方法的深刻影响。本文提出了一种基于层次平台的SoC系统设计方法,将SoC系统设计过程分为系统层、虚部件层和实部件层三个设计层次。分析了在虚部件层中设计虚部件时必须满足的三个方面的需求,提出了一种新的虚部件构建和封装方法。 展开更多
关键词 封装方法 soc设计 部件 构建 系统设计方法 soc系统 设计语言 设计技术 设计过程 系统级 软硬件 系统层 平台
下载PDF
一种用于数字视频媒体处理的SOC平台设计
8
作者 杨宇红 郑世宝 《计算机工程》 EI CAS CSCD 北大核心 2006年第14期258-260,共3页
提出了一种HDTV解码器片上系统(SoC)平台的设计,可进行多种IP核的集成,如MIPs CPU、HDTV视频解码器、视频处理器、OSD及外围IP设备,这些IP核分别可通过一个独立的接口与平台相连接。通过对总线和存储器访问带宽的估计,可以进行有效的数... 提出了一种HDTV解码器片上系统(SoC)平台的设计,可进行多种IP核的集成,如MIPs CPU、HDTV视频解码器、视频处理器、OSD及外围IP设备,这些IP核分别可通过一个独立的接口与平台相连接。通过对总线和存储器访问带宽的估计,可以进行有效的数据通路管理。无需改变平台的系统结构就可灵活地添加新的功能,因此该SoC架构适合广泛地应用于数字视频媒体处理。 展开更多
关键词 片上系统平台设计 系统架构 数字媒体处理
下载PDF
基于ESL的华睿2号SoC系统级架构设计 被引量:2
9
作者 刘静 周海斌 《南京师范大学学报(工程技术版)》 CAS 2016年第4期69-77,共9页
华睿2号是我国自主研发的一款8核微处理器,基于CMOS 40nm工艺设计,片内集成8核DSP、AXI总线以及PCIE/DDR3等多种高速接口的大规模片上系统芯片(So C).鉴于华睿2号设计复杂,需使用电子系统级(ESL)解决方案,确定So C级架构.ESL设计方法学... 华睿2号是我国自主研发的一款8核微处理器,基于CMOS 40nm工艺设计,片内集成8核DSP、AXI总线以及PCIE/DDR3等多种高速接口的大规模片上系统芯片(So C).鉴于华睿2号设计复杂,需使用电子系统级(ESL)解决方案,确定So C级架构.ESL设计方法学已被越来越多的复杂So C设计所采纳,利用可裁剪的TLM建模方法快速搭建系统,进行系统级验证,探索不同架构设计对系统性能的影响,从而寻找最优方案.本文利用Synopsys ESL解决方案,创建So C不同的架构,并在创建的架构上运行雷达信号处理典型应用,分析处理时间、总线压力等架构性能,通过优劣对比最终确定最优架构. 展开更多
关键词 华睿2号 片上系统芯片 电子系统级 架构设计
下载PDF
基于ARM7TDMI的SoC芯片的FPGA验证平台设计 被引量:6
10
作者 李建昌 赵博生 +1 位作者 鲍胜荣 钟锐 《电子工程师》 2004年第9期6-9,13,共5页
针对片上系统 (SoC)开发周期较长和现场可编程门阵列 (FPGA)可重用的特点 ,设计了基于ARM7TDMI处理器核的SoC的FPGA验证平台 ,介绍了怎样利用该平台进行软硬件协同设计、IP核验证、底层硬件驱动和实时操作系统设计验证。使用该平台通过... 针对片上系统 (SoC)开发周期较长和现场可编程门阵列 (FPGA)可重用的特点 ,设计了基于ARM7TDMI处理器核的SoC的FPGA验证平台 ,介绍了怎样利用该平台进行软硬件协同设计、IP核验证、底层硬件驱动和实时操作系统设计验证。使用该平台通过软硬件协同设计 ,能够加快SoC系统的开发。整个系统原理清晰 ,结构简单 ,扩展灵活、方便。 展开更多
关键词 soc FPGA 软硬件协同设计 验证平台 ARM7TDMI
下载PDF
SOC验证平台的联合架构设计 被引量:2
11
作者 汪洋 耿相铭 《信息技术》 2013年第7期67-71,共5页
随着芯片行业的不断发展,软件和硬件之间的联系日趋紧密,复杂SOC的设计难点逐渐转移到SoC的验证与调试环节。软硬件协同验证技术作为SOC仿真验证的关键技术,起着越来越重要的作用。文中研究将ARM处理器的指令软件仿真器SocDesigner和RT... 随着芯片行业的不断发展,软件和硬件之间的联系日趋紧密,复杂SOC的设计难点逐渐转移到SoC的验证与调试环节。软硬件协同验证技术作为SOC仿真验证的关键技术,起着越来越重要的作用。文中研究将ARM处理器的指令软件仿真器SocDesigner和RTL硬件仿真器EVE相结合的联合仿真平台架构技术,给出了两个仿真系统通信机制和同步策略,并且以导航模块为例,给出了基于该系统的仿真环境的架构设计和仿真效率的性能测试结果。 展开更多
关键词 soc 验证平台 联合架构 ESL 硬件加速
下载PDF
流量仪表中SoC架构及数字模块设计
12
作者 刘岑 赵毅强 +1 位作者 史亚峰 严新文 《计算机工程》 CAS CSCD 2012年第10期224-226,共3页
介绍流量仪表中无磁计量片上系统(SoC)的架构设计,用于各类旋转运动检测。给出微处理器与外部其他设备的连接及数字模块的实现方法。系统设计中应用寄存器统一编址技术,使微处理器内核可以直接控制其他外设。采用标准0.35μm CMOS工艺... 介绍流量仪表中无磁计量片上系统(SoC)的架构设计,用于各类旋转运动检测。给出微处理器与外部其他设备的连接及数字模块的实现方法。系统设计中应用寄存器统一编址技术,使微处理器内核可以直接控制其他外设。采用标准0.35μm CMOS工艺进行后端设计并流片。测试结果表明,该SoC芯片数字模块工作正常。 展开更多
关键词 片上系统 架构设计 统一编址 I2C协议 无磁算法
下载PDF
适配粒子群方法与其在SOC参数设计上的应用
13
作者 蒋程涛 邵世煌 《计算机工程与应用》 CSCD 北大核心 2007年第27期201-205,共5页
提出了一种基于适配粒子群的多目标优化方法,其精英集由搜索过程中适配值较高的非劣解构成。适配半径的提出有利于保持精英集中个体的差异性,使得解集能够在目标空间中均匀分布。将该多目标优化方法应用于SOC结构参数设计,并且给出了针... 提出了一种基于适配粒子群的多目标优化方法,其精英集由搜索过程中适配值较高的非劣解构成。适配半径的提出有利于保持精英集中个体的差异性,使得解集能够在目标空间中均匀分布。将该多目标优化方法应用于SOC结构参数设计,并且给出了针对粒子群速度向量的三元离散化方法。实验表明,该优化方法得到的SOC结构参数配置,在以功耗和执行时间组成的二维目标空间中有良好的分散性和非支配性,并且该方法大大缩短了SOC结构参数的搜索时间。 展开更多
关键词 适配 粒子群 多目标优化 片上系统 参数设计
下载PDF
AVS 3D实时解码器在FPGA/SoC平台上的设计与实现
14
作者 任鹏飞 于鸿洋 《电子技术应用》 北大核心 2015年第5期28-31,共4页
AVS(audio video coding standard)工作组针对3D视频提出了双目立体视频编解码方案。以AVS双目拼接算法为核心,通过FPGA硬件加速模块完成双目立体ES流的语法元素解析,与So C开发板Xilinx ZYNQ 7020协同工作,创新性地在FPGA/So C协同平... AVS(audio video coding standard)工作组针对3D视频提出了双目立体视频编解码方案。以AVS双目拼接算法为核心,通过FPGA硬件加速模块完成双目立体ES流的语法元素解析,与So C开发板Xilinx ZYNQ 7020协同工作,创新性地在FPGA/So C协同平台上实现了AVS 3D实时解码器。通过HDMI接口将解码数据输出到三维显示设备,得到了具有深度信息的3D视频,验证了AVS 3D实时解码器的有效性。 展开更多
关键词 三维视频 双目拼接算法 解码器设计 FPGA/soc协同平台
下载PDF
一种基于国产嵌入式CPU核的BP神经网络SoC设计 被引量:1
15
作者 徐文亮 《电子技术应用》 2021年第4期63-66,共4页
基于国产嵌入式CPU核CK803S及其SoC设计平台,设计一款BP神经网络SoC。给出了SoC的设计结构及BP神经网络硬件加速器的设计方案,针对BP神经网络硬件加速器中非线性的Sigmod和Guass激活函数,选择了一种既不影响速度又节约资源的方法来实现... 基于国产嵌入式CPU核CK803S及其SoC设计平台,设计一款BP神经网络SoC。给出了SoC的设计结构及BP神经网络硬件加速器的设计方案,针对BP神经网络硬件加速器中非线性的Sigmod和Guass激活函数,选择了一种既不影响速度又节约资源的方法来实现,并对其性能、功耗进行优化。验证结果表明,设计满足要求。 展开更多
关键词 BP神经网络 国产嵌入式处理器CK803S soc设计平台 FPGA实现
下载PDF
Architecture Design of Computing Intensive SoCs
16
作者 岳耀 张春明 +2 位作者 王海欣 白国强 陈弘毅 《Tsinghua Science and Technology》 SCIE EI CAS 2009年第4期504-511,共8页
Most existing system-on-chip (SoC) architectures are for microprocessor-centric designs. They are not suitable for computing intensive SoCs, which have their own conflgurability, extendibility, perform- ance, and da... Most existing system-on-chip (SoC) architectures are for microprocessor-centric designs. They are not suitable for computing intensive SoCs, which have their own conflgurability, extendibility, perform- ance, and data exchange characteristics. This paper analyzes these characteristics and gives design princi- ples for computing intensive SoCs. Three architectures suitable for different situations are compared with selection criteria given. The architectural design of a high performance network security accelerator (HPNSA) is used to elaborate on the design techniques to fully exploit the performance potential of the ar- chitectures. A behavior-level simulation system is implemented with the C++ programming language to evaluate the HPNSA performance and to obtain the optimum system design parameters. Simulations show that this architecture provides high performance data transfer. 展开更多
关键词 architecture design COPROCESSOR security accelerator behavior-level simulation system-on- chip soc
原文传递
基于SoC架构的低时延智能物联代理装置设计
17
作者 王艳茹 李温静 +2 位作者 欧清海 马文洁 佘蕊 《电子设计工程》 2023年第21期33-36,41,共5页
为了解决物联网系统运行过程的时延问题,文中基于SoC架构设计应用于综合能源服务的低时延智能物联代理装置,通过SRAM进行数据程序编程,内部设定FLASH芯片,利用上电操作完成时钟倍频。装置引入AndesCore N10进行数据处理,同时配备N1068A-... 为了解决物联网系统运行过程的时延问题,文中基于SoC架构设计应用于综合能源服务的低时延智能物联代理装置,通过SRAM进行数据程序编程,内部设定FLASH芯片,利用上电操作完成时钟倍频。装置引入AndesCore N10进行数据处理,同时配备N1068A-S处理器进行数据代码操作。建立加速链实现通信加速,通过驱动电路和主机电路进行算法电路实现和外设控制。设置初始化程序、通信程序、中断程序和主程序进行图像跟踪,实现识别和匹配,完成软件程序设计。实验结果表明,基于SoC架构的低时延智能物联代理装置具有很强的信息采集、存储、计算和分析能力,能够很好地处理本地信息,并将本地信息转化成控制信息,从而缩短装置时延。 展开更多
关键词 soc架构 低时延 智能物联 代理装置 装置设计
下载PDF
基于SOA架构的电炉企业财务与采购全链条数据管理平台设计
18
作者 李娜 《工业加热》 CAS 2024年第4期76-80,共5页
目前电炉企业财务和采购全链条业务数据管理平台没有对数据库进行实时更新处理,存在财务和采购业务数据管理整体耗时长、读取操作次数多和元数据迁移范围大的问题。提出基于SOA架构的财务与采购全链条业务数据管理平台设计,在SOA架构的... 目前电炉企业财务和采购全链条业务数据管理平台没有对数据库进行实时更新处理,存在财务和采购业务数据管理整体耗时长、读取操作次数多和元数据迁移范围大的问题。提出基于SOA架构的财务与采购全链条业务数据管理平台设计,在SOA架构的基础上设计整体框架,并将平台划分财务与采购数据管理模块、采购数据基本信息管理模块、库存管理模块、采购信息查询模块以及用户登录系统模块五大模块。其次为加强数据管理效率,设计出数据处理软件系统,即可实现财务与采购全链条业务数据管理。实验表明,所提方法整体耗时短、读取操作次数少和元数据迁移范围小。 展开更多
关键词 SOA架构 电炉企业数据管理 平台设计 财务与采购全链条业务 软件设计
下载PDF
智慧农业销售平台Web架构设计与优化部署
19
作者 谢振华 《电脑与信息技术》 2024年第5期84-86,共3页
为满足不断增长的智慧农业销售市场需求,通过分析当前智慧销售平台所面临的问题和挑战,提出了一种先进的Web技术架构设计方案和优化部署方案。该方案可支持大规模的智慧农业销售活动,提高智慧农业销售平台的用户体验、效率和竞争力。旨... 为满足不断增长的智慧农业销售市场需求,通过分析当前智慧销售平台所面临的问题和挑战,提出了一种先进的Web技术架构设计方案和优化部署方案。该方案可支持大规模的智慧农业销售活动,提高智慧农业销售平台的用户体验、效率和竞争力。旨在为智慧农业销售平台的设计和开发提供有价值的参考,为实现更好的智慧农业销售平台体验和商业成果提供支持。 展开更多
关键词 架构设计 销售平台 智慧农业
下载PDF
建筑设计二维CAD协同制图的原理及操作要点 被引量:2
20
作者 李卫炜 吴娜 《建筑与文化》 2024年第3期57-59,共3页
文章从二维建筑图的本质出发,分析了二维CAD图设计方法的局限性和优势。通过对比二维CAD图设计方法和三维建筑信息模型、建筑参数化设计方法的区别和各自的优缺点,从原理上分析了采用协同制图的优势,即通过参照制图方法构建起图形对象... 文章从二维建筑图的本质出发,分析了二维CAD图设计方法的局限性和优势。通过对比二维CAD图设计方法和三维建筑信息模型、建筑参数化设计方法的区别和各自的优缺点,从原理上分析了采用协同制图的优势,即通过参照制图方法构建起图形对象的关联性和唯一性,从而提高制图效率,降低失误率。文章还介绍了二维CAD制图的一些操作要点,以平面图为例,阐述了拆分零件图的基本方法,分析了参照、块和图层几种制图工具的各自特点和适用对象。 展开更多
关键词 建筑设计 协同平台 参照 图层
下载PDF
上一页 1 2 16 下一页 到第
使用帮助 返回顶部