期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
基于Spartan3S400的LIN总线控制器IP核设计与车载应用
1
作者 王琼 胡伟 夏光 《电子技术应用》 北大核心 2012年第7期54-57,共4页
针对LIN总线在车身网络系统中的应用,提出一种基于FPGA技术设计LIN总线控制器的方案,应用IP(Intellectual Property)功能软核设计方法,实现多条LIN总线控制器在一片芯片内集成,可减少车身网络LIN控制器的硬件数目,降低功耗。介绍了基于S... 针对LIN总线在车身网络系统中的应用,提出一种基于FPGA技术设计LIN总线控制器的方案,应用IP(Intellectual Property)功能软核设计方法,实现多条LIN总线控制器在一片芯片内集成,可减少车身网络LIN控制器的硬件数目,降低功耗。介绍了基于Spartan3S400芯片的LIN总线控制器的软、硬件设计与实现,并对总线控制器系统功能进行仿真实验与分析验证。实验结果表明,其功能核满足车载LIN总线通信要求,与传统的MCU设计方式相比,在系统可靠性、成本、体积和功耗等方面具有明显的改善,在未来绿色、节能、环保车型上具有广泛的应用。 展开更多
关键词 spartan3S400 LIN控制器 IP核 Modelsim6.4b
下载PDF
基于ARM的嵌入式系统中从串配置FPGA的实现 被引量:4
2
作者 朱伟 王广君 《仪表技术》 2007年第5期13-15,共3页
介绍一种在嵌入式系统中使用ARM处理器从串配置FPGA的方法,将系统程序及配置数据存储在系统Flash中,利用ARM的通用I/O口产生配置时序,省去专用的配置PROM;详细讨论了Xilinx公司FPGA从串配置的时序;论述了S3C44B0X从串配置Spartan3E系列F... 介绍一种在嵌入式系统中使用ARM处理器从串配置FPGA的方法,将系统程序及配置数据存储在系统Flash中,利用ARM的通用I/O口产生配置时序,省去专用的配置PROM;详细讨论了Xilinx公司FPGA从串配置的时序;论述了S3C44B0X从串配置Spartan3E系列FPGA的软硬件实现;由于该方法在成本,体积,灵活性上的优势,将此方法应用在嵌入式系统中具有很强的实用价值。 展开更多
关键词 ARM S3C4480X spartan3E FPGA 从串配置
下载PDF
通过USB接口实现FPGA的SelectMap配置 被引量:4
3
作者 刘森 赵明生 《微计算机信息》 2009年第11期1-2,269,共3页
本文提出了一种基于USB接口的FPGA SelectMap配置方式的实现方案。方案以大容量Spartan3 FPGA作为配置目标,选用Cypress EZ-USB FX2LP作为USB设备芯片,采用其内置的端点FIFO和GPIF状态机实现了一个高性能的配置数据传输通道,并设计了US... 本文提出了一种基于USB接口的FPGA SelectMap配置方式的实现方案。方案以大容量Spartan3 FPGA作为配置目标,选用Cypress EZ-USB FX2LP作为USB设备芯片,采用其内置的端点FIFO和GPIF状态机实现了一个高性能的配置数据传输通道,并设计了USB厂商请求来控制配置进程。方案具有配置灵活、成本低、速度快、实现简单的特点,目前已在很多软件无线电项目中得到应用,具有很强的实用性。 展开更多
关键词 FPGA 配置 EZ—USB spartan3 SelectMap
下载PDF
基于FPGA+AD7606的电力线监测系统的设计 被引量:3
4
作者 周东杰 高传发 王振华 《微计算机信息》 2012年第9期210-211,204,共3页
在电力线监测系统中,模数转换(ADC)是影响系统监测性能的重要指标。在分析电力线监测系统对动态范围、采样通道等要求的基础上提出了一种新型的基于FPGA+AD7606的设计方案。该方案通过FPGA内置AD控制器实现了对AD7606的驱动,减轻了CPU... 在电力线监测系统中,模数转换(ADC)是影响系统监测性能的重要指标。在分析电力线监测系统对动态范围、采样通道等要求的基础上提出了一种新型的基于FPGA+AD7606的设计方案。该方案通过FPGA内置AD控制器实现了对AD7606的驱动,减轻了CPU的负担,提高了系统性能的同时还降低了整体系统的成本,减小了电路板面积,具有非常广阔的应用前景。 展开更多
关键词 电力线监测 FPGA AD7606 状态机 spartan3E
下载PDF
基于以太网的数据采集在Xilinx FPGA上的实现 被引量:2
5
作者 闵华松 刘凯 黄磊 《微计算机信息》 2009年第17期246-247,278,共3页
随着网络技术与可编程逻辑器件的飞速发展,使得实现对工业生产设备进行监测有了更快捷的设计方法和更直观的监控方式。本文在Xilinx公司的现场可编程门阵列FPGA上设计实现了基于以太网的嵌入式数据采集系统。主要阐述了硬件平台设计、... 随着网络技术与可编程逻辑器件的飞速发展,使得实现对工业生产设备进行监测有了更快捷的设计方法和更直观的监控方式。本文在Xilinx公司的现场可编程门阵列FPGA上设计实现了基于以太网的嵌入式数据采集系统。主要阐述了硬件平台设计、嵌入式实时操作系统移植以及嵌入式WEB服务器的实现,同时详细给出了FPGA MicroBlaze IP软核的实现。 展开更多
关键词 现场可编程门阵列 spartan3E IP核 UCLINUX 数据采集
下载PDF
FPGA+DSP实时三维图像信息处理系统 被引量:2
6
作者 卢子建 李德华 雷海军 《电子技术应用》 北大核心 2007年第3期43-45,共3页
一种基于高性能FPGA+DSP核心架构的实时三维图像信息处理系统。介绍了系统硬件结构和数据处理流程,按模块分析了硬件设计和逻辑连接,给出了图像预处理和三维重建算法的硬件实现流程。
关键词 FPGA DSP 三维图像处理 spartan3 TIGERSHARC
下载PDF
基于XC3S1600E的实时数据采集与处理系统
7
作者 郑勐 王旭柱 《中国新技术新产品》 2011年第7期62-62,共1页
本文主要介绍了一种基于FPGA的USB总线技术的双通道数据采集系统设计方案,该方案采用Spartan3E XC3S1600E作为核心处理芯片,使用FPGA内部的软核及状态机把各个模块有效的连接起来。
关键词 spartan3E XC3S1600E FPGA USB 实时数据采集处理
下载PDF
TCP/IP通信技术在Xilinx FPGA上的实现 被引量:4
8
作者 鲍兴川 《水利水文自动化》 2007年第2期20-22,46,共4页
研究了TCP/IP通信协议栈在Xilinx公司现场可编程门阵列FPGA上的实现,介绍了其软硬件的系统组成和原理,提出一种不需操作系统的TCP/IP协议栈的高效工作模式,并在Spartan 3 FPGA上移植成功,通过建立测试平台进行测试,证明其工作方式具有... 研究了TCP/IP通信协议栈在Xilinx公司现场可编程门阵列FPGA上的实现,介绍了其软硬件的系统组成和原理,提出一种不需操作系统的TCP/IP协议栈的高效工作模式,并在Spartan 3 FPGA上移植成功,通过建立测试平台进行测试,证明其工作方式具有更高的通信性能,为水利水电自动化系统设备开发提供新的思路。 展开更多
关键词 TCP/IP 通信技术 FPGA SPARTAN 3E IPCORE MICROBLAZE
下载PDF
Rapid Prototype with Field Gate (A Design and Implementation of Stepper Motor Using FPGA)
9
作者 Warsame H. Ali Emmanuel S. Kolawole +3 位作者 Pamela Obiomon John H. Fuller Shukri Ali Penrose Cofie 《Circuits and Systems》 2016年第8期1392-1403,共12页
This paper presents the design and implementation of a Stepper Motor using Nexys2 circuit board based on a Xilinx Spartan 3E Field Programmable Gate Array (FPGA) device with VHDL code. The algorithm implemented on FPG... This paper presents the design and implementation of a Stepper Motor using Nexys2 circuit board based on a Xilinx Spartan 3E Field Programmable Gate Array (FPGA) device with VHDL code. The algorithm implemented on FPGA allows a substantial decrease of the equivalent processing time developed by different velocity controllers. The Stepper Speed control is achieved using VHDL code, and the hardware digital circuit is designed for a programmable rotational stepper motor using VHDL as a tool and FPGA as a target technology. The 50 MHZ provided by the starter kit is divided to obtain the necessary delay time between the motor phases that ranges between 2 - 10 m seconds. Though output selections, the direction of rotation of the stepper motor besides the magnitude of the angle of movement and the rotation speed can be controlled. The major advantage of using reconfigurable hardware (FPGA) in implementing the Stepper Motor instead of a discrete digital component is that it makes modifications to the design easy and quick and also, the total design hence represents an embedded system (works without computer). The total programmable hardware design that controlled on the stepper motor movement, occupied an area that did not exceed 12% of the chip resources. 展开更多
关键词 Stepper Motor Xilinx Spartan 3E FPGA Xilinx ISE Tools User I/O LEDS PMOD Motion Control VHDL PLANAHEAD
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部