期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
StratixII系列高性能FPGA及其配置方案
1
作者 宋雅 韦岗 《电子质量》 2004年第12期63-64,共2页
本文阐述了ALTERA公司新推出的StratixII系列高密度、高性能FPGA的体系构架、特点和性能,描述了该系列FPGA的配置方案。
关键词 FPGA 配置方案 ALTERA公司 高密度 高性能 描述 体系构架
下载PDF
SOPC大规模可编程专用集成电路的快速开发 被引量:1
2
作者 孔庆臣 李永新 +1 位作者 张广兰 李明学 《单片机与嵌入式系统应用》 2011年第2期8-10,共3页
从开发周期、成本、设计复杂度等方面分析入手,介绍了一种高性能、低功耗、低成本、产品开发周期短的ASIC设计开发方案。为此,结合QuartusⅡ及NiosⅡ系统开发平台,综述了Stratix FPGA及HardCopy ASIC开发的完整过程,指出基于IP复用的SOP... 从开发周期、成本、设计复杂度等方面分析入手,介绍了一种高性能、低功耗、低成本、产品开发周期短的ASIC设计开发方案。为此,结合QuartusⅡ及NiosⅡ系统开发平台,综述了Stratix FPGA及HardCopy ASIC开发的完整过程,指出基于IP复用的SOPC技术开发的FPGA向ASIC的无缝移植是未来快速生产性价比高的大规模可编程专用集成电路(ASIC)的前景最看好的发展方向。 展开更多
关键词 stratix FPGA ASIC SOPC Quartus ii NIOS ii
下载PDF
1 ns脉宽延迟可调码型发生器在低速时钟下的实现方案
3
作者 张一 张中兆 《电子器件》 CAS 2007年第1期287-289,293,共4页
利用Altera公司高端FPGA芯片StratixIIFPGA的内嵌式增强型锁相环的特性,在采用较低速率时钟的情况下,通过配置锁相环参数,实现了高速率、占空比和延迟均可调的码型发生器,精度可达1ns.文中给出该算法的实现方案,并对其实现误差进行了讨... 利用Altera公司高端FPGA芯片StratixIIFPGA的内嵌式增强型锁相环的特性,在采用较低速率时钟的情况下,通过配置锁相环参数,实现了高速率、占空比和延迟均可调的码型发生器,精度可达1ns.文中给出该算法的实现方案,并对其实现误差进行了讨论.最后用EP2S30F484C5芯片对该算法进行了实现,取得了预期的效果. 展开更多
关键词 码型发生器 stratix ii FPGA 增强型锁相环 占空比延迟可调
下载PDF
基于FPGA的北斗QPSK调制实现与解调验证 被引量:2
4
作者 高亮 宋茂忠 《电子科技》 2014年第3期95-98,共4页
为研制北斗卫星导航模拟信号源,设计实现了北斗QPSK信号调制器。文中在分析了北斗卫星导航系统B1频段信号的正交相移键控调制信号的基础上,基于软件无线电的思想,在FPGA硬件平台上实现了QPSK信号调制器,通过功率谱测试,QPSK解调和简单... 为研制北斗卫星导航模拟信号源,设计实现了北斗QPSK信号调制器。文中在分析了北斗卫星导航系统B1频段信号的正交相移键控调制信号的基础上,基于软件无线电的思想,在FPGA硬件平台上实现了QPSK信号调制器,通过功率谱测试,QPSK解调和简单串口信息传输,验证了调制解调硬件单元的正确性。 展开更多
关键词 北斗 QPSK 调制解调 FPGA stratix
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部