期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
TMR计算系统中的容错锁相同步时钟电路
1
作者
曾戈虹
杨樱华
黄敞
《微电子学与计算机》
CSCD
北大核心
1995年第3期6-8,14,共4页
以数字锁相技术为基础。研制出用于TMR计算系统的容错同步时钟电路。该电路工作稳定、具有完善的容错功能并达到相当高程度的时钟同步水平,在10~30MHz频率范围工作时,4个冗余时钟模块之间的最大相位差都小于5ns,叙述...
以数字锁相技术为基础。研制出用于TMR计算系统的容错同步时钟电路。该电路工作稳定、具有完善的容错功能并达到相当高程度的时钟同步水平,在10~30MHz频率范围工作时,4个冗余时钟模块之间的最大相位差都小于5ns,叙述了容错同步时钟电路的工作原理和设计原则,并对引起冗余模块间相位差的各种因素进行了分析。
展开更多
关键词
tmr计算系统
容错技术
数字锁相
同步时钟电路
下载PDF
职称材料
题名
TMR计算系统中的容错锁相同步时钟电路
1
作者
曾戈虹
杨樱华
黄敞
机构
昆明物理所
出处
《微电子学与计算机》
CSCD
北大核心
1995年第3期6-8,14,共4页
文摘
以数字锁相技术为基础。研制出用于TMR计算系统的容错同步时钟电路。该电路工作稳定、具有完善的容错功能并达到相当高程度的时钟同步水平,在10~30MHz频率范围工作时,4个冗余时钟模块之间的最大相位差都小于5ns,叙述了容错同步时钟电路的工作原理和设计原则,并对引起冗余模块间相位差的各种因素进行了分析。
关键词
tmr计算系统
容错技术
数字锁相
同步时钟电路
Keywords
Clock synchronization,Fault-tolerant technique,Digital phase lock
分类号
TP302.8 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
TMR计算系统中的容错锁相同步时钟电路
曾戈虹
杨樱华
黄敞
《微电子学与计算机》
CSCD
北大核心
1995
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部