实现了基于LT5506下变频器和Cyclone IV FPGA的零中频接收机,采用射频、基带一体化架构,尺寸仅为8cm×6cm×1.5cm,重量仅为45g,功耗仅为800mW,满足小型化、低功耗的要求。针对零中频接收机中射频信号检波困难和传统AGC的调节时...实现了基于LT5506下变频器和Cyclone IV FPGA的零中频接收机,采用射频、基带一体化架构,尺寸仅为8cm×6cm×1.5cm,重量仅为45g,功耗仅为800mW,满足小型化、低功耗的要求。针对零中频接收机中射频信号检波困难和传统AGC的调节时间受输入信号幅度影响的缺点,由Cyclone IV完成信号检波,增加对数运算环节并改进环路滤波器的结构,配合LT5506中的可变增益放大器仿真并实现固定调节时间的AGC,用8MHz采样时钟对1MHz正弦波进行幅度控制,调节时间恒定为53μs,不受输入信号幅度影响。展开更多
文摘实现了基于LT5506下变频器和Cyclone IV FPGA的零中频接收机,采用射频、基带一体化架构,尺寸仅为8cm×6cm×1.5cm,重量仅为45g,功耗仅为800mW,满足小型化、低功耗的要求。针对零中频接收机中射频信号检波困难和传统AGC的调节时间受输入信号幅度影响的缺点,由Cyclone IV完成信号检波,增加对数运算环节并改进环路滤波器的结构,配合LT5506中的可变增益放大器仿真并实现固定调节时间的AGC,用8MHz采样时钟对1MHz正弦波进行幅度控制,调节时间恒定为53μs,不受输入信号幅度影响。