期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于V93000的千万门级SRAM型FPGA测试技术研究
被引量:
3
1
作者
林晓会
解维坤
+1 位作者
张凯虹
陈诚
《电子质量》
2020年第11期30-34,43,共6页
随着集成电路技术和工艺的突飞猛进,FPGA器件正朝向高速、高密度、高带宽、低功耗的趋势发展。在设计和制造大规模SRAM型FPGA器件的同时,如何高效率、高覆盖率和低成本测试FPGA器件显得尤为重要。该文以Xilinx厂家的Kintex-7系列FPGA电...
随着集成电路技术和工艺的突飞猛进,FPGA器件正朝向高速、高密度、高带宽、低功耗的趋势发展。在设计和制造大规模SRAM型FPGA器件的同时,如何高效率、高覆盖率和低成本测试FPGA器件显得尤为重要。该文以Xilinx厂家的Kintex-7系列FPGA电路为研究对象,通过研究SRAM型FPGA测试方法,利用V93000自动测试系统实现对千万门级FPGA进行在线压缩配置,建立完备的测试开发流程,完成各项参数、功能测试,实现量产测试程序开发。为后续亿门级FPGA和其他大规模数字集成电路测试开发提供了新思路。
展开更多
关键词
SRAM型FPGA
自动测试系统
在线配置
千万门级
下载PDF
职称材料
千万门级模块鱼骨型时钟网络的实现
2
作者
许谷涵
严伟
+1 位作者
朱兆伟
郑永力
《电子技术应用》
北大核心
2016年第8期53-55,59,共4页
在芯片规模越来越大的背景下,针对千万门级以上规模芯片模块,提出一种基于单鱼骨型时钟网络的改进型时钟结构,并给出在后端设计过程中基于EDA工具的具体实现方法。该时钟结构兼具鱼骨型时钟结构的特点,相较于自动化不定型时钟树,具备较...
在芯片规模越来越大的背景下,针对千万门级以上规模芯片模块,提出一种基于单鱼骨型时钟网络的改进型时钟结构,并给出在后端设计过程中基于EDA工具的具体实现方法。该时钟结构兼具鱼骨型时钟结构的特点,相较于自动化不定型时钟树,具备较低的时钟延迟、时钟漂移、片上误差和动态功耗。以规模2 600万门的28 nm芯片模块(工程代号YCU-AM)为例进行实现过程阐述,实验结果表明,该型时钟结构较不定型时钟树使模块整体功耗降低约5%。
展开更多
关键词
物理设计
时钟树
低功耗
千万门级模块
下载PDF
职称材料
题名
基于V93000的千万门级SRAM型FPGA测试技术研究
被引量:
3
1
作者
林晓会
解维坤
张凯虹
陈诚
机构
中国电子科技集团公司第
出处
《电子质量》
2020年第11期30-34,43,共6页
文摘
随着集成电路技术和工艺的突飞猛进,FPGA器件正朝向高速、高密度、高带宽、低功耗的趋势发展。在设计和制造大规模SRAM型FPGA器件的同时,如何高效率、高覆盖率和低成本测试FPGA器件显得尤为重要。该文以Xilinx厂家的Kintex-7系列FPGA电路为研究对象,通过研究SRAM型FPGA测试方法,利用V93000自动测试系统实现对千万门级FPGA进行在线压缩配置,建立完备的测试开发流程,完成各项参数、功能测试,实现量产测试程序开发。为后续亿门级FPGA和其他大规模数字集成电路测试开发提供了新思路。
关键词
SRAM型FPGA
自动测试系统
在线配置
千万门级
Keywords
SRAM FPGA
ATE
On-line program
ten million-gate
分类号
TN407 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
千万门级模块鱼骨型时钟网络的实现
2
作者
许谷涵
严伟
朱兆伟
郑永力
机构
北京大学软件与微电子学院
世芯电子科技(无锡)有限公司
出处
《电子技术应用》
北大核心
2016年第8期53-55,59,共4页
基金
江苏省产学研联合创新资金--前瞻性联合研究项目(BY2013018)
文摘
在芯片规模越来越大的背景下,针对千万门级以上规模芯片模块,提出一种基于单鱼骨型时钟网络的改进型时钟结构,并给出在后端设计过程中基于EDA工具的具体实现方法。该时钟结构兼具鱼骨型时钟结构的特点,相较于自动化不定型时钟树,具备较低的时钟延迟、时钟漂移、片上误差和动态功耗。以规模2 600万门的28 nm芯片模块(工程代号YCU-AM)为例进行实现过程阐述,实验结果表明,该型时钟结构较不定型时钟树使模块整体功耗降低约5%。
关键词
物理设计
时钟树
低功耗
千万门级模块
Keywords
physical design
clock tree
low power
ten-million gates block
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于V93000的千万门级SRAM型FPGA测试技术研究
林晓会
解维坤
张凯虹
陈诚
《电子质量》
2020
3
下载PDF
职称材料
2
千万门级模块鱼骨型时钟网络的实现
许谷涵
严伟
朱兆伟
郑永力
《电子技术应用》
北大核心
2016
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部