期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
A Fast FPGA Implementation for Triple DES Encryption Scheme 被引量:2
1
作者 Edni Del Rosal Sanjeev Kumar 《Circuits and Systems》 2017年第9期237-246,共10页
In cryptography, the Triple DES (3DES, TDES or officially TDEA) is a symmetric-key block cipher which applies the Data Encryption Standard (DES) cipher algorithm three times to each data block. Electronic payment syst... In cryptography, the Triple DES (3DES, TDES or officially TDEA) is a symmetric-key block cipher which applies the Data Encryption Standard (DES) cipher algorithm three times to each data block. Electronic payment systems are known to use the TDES scheme for the encryption/decryption of data, and hence faster implementations are of great significance. Field Programmable Gate Arrays (FPGAs) offer a new solution for optimizing the performance of applications meanwhile the Triple Data Encryption Standard (TDES) offers a mean to secure information. In this paper we present a pipelined implementation in VHDL, in Electronic Code Book (EBC) mode, of this commonly used cryptography scheme with aim to improve performance. We achieve a 48-stage pipeline depth by implementing a TDES key buffer and right rotations in the DES decryption key scheduler. Using the Altera Cyclone II FPGA as our platform, we design and verify the implementation with the EDA tools provided by Altera. We gather cost and throughput information from the synthesis and timing results and compare the performance of our design to common implementations presented in other literatures. Our design achieves a throughput of 3.2 Gbps with a 50 MHz clock;a performance increase of up to 16 times. 展开更多
关键词 Data encryption standard triple DES DES tdes 3DES Non-Pipelined PIPELINED CYCLONE II FPGA VHDL
下载PDF
智能卡芯片中TDES密码电路的差分功耗攻击 被引量:2
2
作者 欧海文 李起瑞 +1 位作者 胡晓波 赵静 《计算机应用研究》 CSCD 北大核心 2012年第3期927-929,共3页
使用相关性分析方法进行差分功耗攻击(DPA)实验,成功攻击了TDES密码算法。结果表明,相关性分析方法对简单的功耗模型具有很好的攻击效果且实施简单,对于HD功耗模型,获得TDES每一轮的圈密钥所需最少曲线条数仅为3 500条;同时,由于TDES和... 使用相关性分析方法进行差分功耗攻击(DPA)实验,成功攻击了TDES密码算法。结果表明,相关性分析方法对简单的功耗模型具有很好的攻击效果且实施简单,对于HD功耗模型,获得TDES每一轮的圈密钥所需最少曲线条数仅为3 500条;同时,由于TDES和DES电路的实现结构相同,对两者进行DPA攻击的方法相同。 展开更多
关键词 智能卡芯片 相关性分析 功耗模型 三重加密标准 差分功耗攻击
下载PDF
基于FPGA实现的DES抗能量攻击设计研究 被引量:1
3
作者 温圣军 张鲁国 《计算机工程与应用》 CSCD 北大核心 2010年第6期98-99,111,共3页
针对文献[1]中提出的DES算法抗能量攻击设计方法,给出了对此方法的改进。改进后的设计方法与原方法相比,具有相同的能量攻击抵御能力。对改进算法的理论分析表明,此方法可适用于大多数分组密码算法的抗能量攻击设计,且相对于文献[1]中... 针对文献[1]中提出的DES算法抗能量攻击设计方法,给出了对此方法的改进。改进后的设计方法与原方法相比,具有相同的能量攻击抵御能力。对改进算法的理论分析表明,此方法可适用于大多数分组密码算法的抗能量攻击设计,且相对于文献[1]中的方法,当基于FPGA具体实现时,改进算法可以在保持原有运行速度不变的情况下,节省约80%的硬件存储资源消耗。 展开更多
关键词 三重数字加密标准算法(tdes) 能量攻击 逻辑资源 适用性
下载PDF
智能卡功耗分析平台设计与实现 被引量:5
4
作者 乌力吉 李贺鑫 +4 位作者 任燕婷 张向民 李翔宇 蔡坚 杨永生 《清华大学学报(自然科学版)》 EI CAS CSCD 北大核心 2012年第10期1409-1414,共6页
功耗分析是一种有效的密码芯片侧信道攻击方法,攻击者不需要清楚芯片的内部信息,仅通过监测芯片的功耗曲线就可以分析出卡片内的密钥,对智能卡的安全构成极大威胁。为了测试智能卡的安全性,搭建了TH-PAP-01平台。该平台由PC机、示波器... 功耗分析是一种有效的密码芯片侧信道攻击方法,攻击者不需要清楚芯片的内部信息,仅通过监测芯片的功耗曲线就可以分析出卡片内的密钥,对智能卡的安全构成极大威胁。为了测试智能卡的安全性,搭建了TH-PAP-01平台。该平台由PC机、示波器、读卡器、转接卡以及相应的平台控制程序和功耗数据分析软件组成,平台能够与读卡器通信并采集智能卡的功耗信息,在200M Sa/s采样率下每小时可采集2 400条功耗曲线。对采集功耗信号的转接卡做了优化设计,将攻破一款三重数据加密算法(triple data encryption standard,TDES)智能卡芯片需要的功耗曲线条数从80 000条降低到40 000条,系统的信噪比提高为原来的约3.8倍。对另一款TDES智能卡在12 000条功耗曲线时就实现了128位密钥信息的提取。TH-PAP-01功耗分析平台可以满足智能卡安全性分析要求,通过适当的扩展,该平台还可以实现对智能卡的电磁分析功能。 展开更多
关键词 三重数据加密算法(triple data encryption standard tdes) 智能卡 差分功耗分析 相关功耗分析
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部