期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
已获USB-IF认证的ULPI控制器和收发器
1
《国外电子元器件》 2005年第2期76-76,共1页
TransDimension和SMSC公司日前成功合作完成了业内首个采用最新ULPI(UTMI+Low Pin Interface)技术的控制器/收发器高速USB解决方案的规格测试。
关键词 ulpi接口 控制器 收发器 USB3300
下载PDF
Cortex-M4 ARM处理器的USB2.0主机系统设计 被引量:1
2
作者 王静娇 翟刚毅 +1 位作者 杨阳 刘剑 《单片机与嵌入式系统应用》 2015年第8期12-14,18,共4页
设计了一种基于ARM Cortex-M4处理器内核的USB2.0主机系统,在ARM处理器上完成了USB2.0主机驱动程序开发,外接USB PHY通过ULPI接口连接ARM的USB控制器,从而将其从USB1.1升级成了USB2.0。该设计方法使USB设备能与ARM进行高速数据通信,可... 设计了一种基于ARM Cortex-M4处理器内核的USB2.0主机系统,在ARM处理器上完成了USB2.0主机驱动程序开发,外接USB PHY通过ULPI接口连接ARM的USB控制器,从而将其从USB1.1升级成了USB2.0。该设计方法使USB设备能与ARM进行高速数据通信,可广泛应用于嵌入式系统设计中。 展开更多
关键词 TM4C129XNCZAD USB2.0主机 ulpi
下载PDF
低管脚数接口在USB2.0主机控制器中的应用 被引量:1
3
作者 唐晓燕 周晓方 +1 位作者 闵昊 周电 《微电子学与计算机》 CSCD 北大核心 2007年第8期76-78,82,共4页
在复杂SOC设计中,通常外围众多的输入输出单元会造成芯片总面积较大、后续封装和布局的成本提高。针对该问题分析了一种通用的低管脚数优化设计模型,将其应用于USB2.0主机控制器的链路层和物理层接口,用Verilog硬件描述语言实现了RTL级... 在复杂SOC设计中,通常外围众多的输入输出单元会造成芯片总面积较大、后续封装和布局的成本提高。针对该问题分析了一种通用的低管脚数优化设计模型,将其应用于USB2.0主机控制器的链路层和物理层接口,用Verilog硬件描述语言实现了RTL级电路并做FPGA验证。通过数据分析表明,该设计有效地降低了芯片的总面积和制版复杂度,达到了设计目标。 展开更多
关键词 低管脚数接口 UTMI+协议 ulpi协议 输入输出单元限制 内核限制
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部