-
题名基于导频的超宽带同步方案捕获性能分析
被引量:2
- 1
-
-
作者
王江
毕光国
张在琛
-
机构
东南大学移动通信国家重点实验室
-
出处
《南京邮电大学学报(自然科学版)》
EI
2006年第2期17-20,25,共5页
-
基金
国家自然科学基金(60496311)
江苏省自然科学基金(BK2005409)
+1 种基金
Intel/UniversitySponsoredResearchProject(4507177326)
华为科技基金(YJCB2005016WL)资助项目
-
文摘
基于导频脉冲进行超宽带信号同步的新方案分两步实现:码片同步和PN码同步。一旦获得码片同步,这样可以得到有效的多径信息,有利于获取多径能量提高捕获的概率。文中针对利用导频脉冲进行超宽带信号同步方案,采用仿真与理论分析相结合的方法,详细分析了AWGN信道下其码片捕获和码捕获性能,并在CM1—CM4信道下进行了捕获性能仿真分析。结果表明:理论分析和仿真结果相吻合,利用导频进行超宽带信号同步在各种信道下均能获得很好的性能。
-
关键词
超宽带通信系统
码片同步
码捕获
捕获概率
-
Keywords
uwb Communication system
chip synchronization
Code acquisition
Probability of acquisition
-
分类号
TN914
[电子电信—通信与信息系统]
TN929.5
[电子电信—通信与信息系统]
-
-
题名脉冲超宽带系统中的高速低功耗ADC设计
- 2
-
-
作者
王峥
黄鲁
方毅
李文嘉
-
机构
中国科学技术大学电子科学与技术系
中国科学技术大学信息科学实验中心
-
出处
《微电子学》
CAS
CSCD
北大核心
2014年第5期569-572,共4页
-
基金
国家科技重大专项"基于脉冲体制的多媒体终端高速数据无线传输系统研发和示范"(2011ZX03004-002-01)
-
文摘
采用TSMC 0.13μm CMOS工艺,设计并实现了一种适用于脉冲超宽带无线通信系统的低功耗高速单比特模数转换器(ADC)。芯片内部采用并行数据降速输出电路。芯片测试结果表明,该ADC最高采样率为2.5GS/s,单比特模数转换器最小分辨率为10mV,芯片核心电路面积为0.72mm2,在1.2V电源供电下消耗功耗42mW。
-
关键词
超宽带系统芯片
全并行模数转换器
高速
低功耗
CMOS
-
Keywords
uwb system chip
Flash ADC
High speed
Low power consumption
CMOS
-
分类号
TN432
[电子电信—微电子学与固体电子学]
-
-
题名一种应用于脉冲超宽带接收机的高增益LNA
- 3
-
-
作者
沈传魁
黄鲁
方毅
-
机构
中国科学技术大学电子科学与技术系
中国科学技术大学信息科学实验中心
-
出处
《微电子学》
CAS
CSCD
北大核心
2015年第1期10-13,共4页
-
基金
国家科技重大专项"基于脉冲体制的多媒体终端高速数据无线传输系统研发和示范"(2011ZX03004-002-01)
-
文摘
基于SMIC 0.13μm CMOS工艺,设计了一种应用于脉冲超宽带无线通信系统接收机的高增益低噪声放大器(LNA)。该LNA工作在6~9GHz频段,单端输入,差分输出,采用电容交叉耦合与电流复用技术提高了增益,实现了低功耗性能。仿真结果表明,LNA电路工作在7.5GHz中心频率时,增益高达46dB,噪声系数为3.05dB,输入端回波损耗为-12.5dB,输出端回波损耗为-16.7dB,在1.2V电源供电下的核心消耗功耗为16mW,核心电路面积仅为0.5mm2。
-
关键词
超宽带芯片
低噪声放大器
射频集成电路
高增益
CMOS工艺
-
Keywords
uwb system chip
LNA
RFIC
High gain
CMOS process
-
分类号
TN432
[电子电信—微电子学与固体电子学]
-