期刊文献+
共找到1,839篇文章
< 1 2 92 >
每页显示 20 50 100
用VHDL语言在CPLD/FPGA上实现浮点运算 被引量:11
1
作者 沈明发 易清明 +1 位作者 黄伟英 周伟贤 《暨南大学学报(自然科学与医学版)》 CAS CSCD 2002年第5期19-24,共6页
 介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以MaxplusII为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算.
关键词 超高速集成电路硬件描述语言 vhdl 浮点运算 复杂可编程逻辑器件 CPLD/fpga 现场可编程门阵列 数字信号处理
下载PDF
基于FPGA的VHDL语言设计优化 被引量:4
2
作者 周奇勋 王勉华 乐春峡 《仪器仪表学报》 EI CAS CSCD 北大核心 2003年第z1期595-598,共4页
通过对 FPGA内部结构的介绍 ,以及对 VHDL语言特点的阐述 ,本文详细分析了作者在编程过程种常见的出现“毛刺”信号电路的两种类型 ,并且给出了优化的设计方法。
关键词 fpga vhdl 毛刺
下载PDF
FPGA的VHDL设计策略 被引量:4
3
作者 罗旻 沈绪榜 高德远 《小型微型计算机系统》 CSCD 北大核心 2003年第7期1194-1196,共3页
大规模的可编程逻辑器件已经显著改变了数字系统的设计过程 ,并且 VHDL语言在设计中的作用也日益显著 .简要论述了关于 FPGA的 VHDL 设计中一些注意事项 ,提高电路描述的正确性 ,从而提高
关键词 fpga(现场可编程逻辑门阵列) vhdl(硬件描述语言) 可综合
下载PDF
基于CPLD/FPGA的VHDL语言电路优化设计 被引量:13
4
作者 杜志传 郑建立 《现代电子技术》 2010年第3期191-193,共3页
VHDL电路的优化目标是充分利用CPLD/FPGA芯片的内部资源,使设计文件能适配到一定规模的CPLD/FPGA芯片中,并提高系统的工作速度和降低系统成本。分析VHDL语言的特点,并从设计思想、语句运用和描述方法等方面对电路进行优化,提出了利用串... VHDL电路的优化目标是充分利用CPLD/FPGA芯片的内部资源,使设计文件能适配到一定规模的CPLD/FPGA芯片中,并提高系统的工作速度和降低系统成本。分析VHDL语言的特点,并从设计思想、语句运用和描述方法等方面对电路进行优化,提出了利用串行化设计思想和外扩E2PROM的方法对VHDL电路进行优化,通过对比实验,验证了这两种方法能有效减少程序占用的宏单元(Macro Cell)。 展开更多
关键词 vhdl CPLD/fpga 电路设计 优化
下载PDF
基于FPGA与VHDL的微型打印机的驱动设计 被引量:2
5
作者 粘朋雷 李国林 +2 位作者 毛维平 郑重 杨春 《现代电子技术》 2010年第24期71-73,共3页
为了取代传统利用单片机驱动微型打印机,使用Altera公司的FPGA芯片EP3C25Q240C8N设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VHDL实现对微型打印机的时序控制,并通过QuartusⅡ软件平台下载到F... 为了取代传统利用单片机驱动微型打印机,使用Altera公司的FPGA芯片EP3C25Q240C8N设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VHDL实现对微型打印机的时序控制,并通过QuartusⅡ软件平台下载到FPGA调试通过,证明该方法行之有效,完全可以取代传统利用单片机来驱动微型打印机,且抗干扰性好,可靠性高,具有较强的可移植性。 展开更多
关键词 微型打印机 vhdl 时序 fpga
下载PDF
VHDL语言在FPGA中的应用 被引量:14
6
作者 齐京礼 宋毅芳 陈建泗 《微计算机信息》 北大核心 2006年第12Z期149-151,共3页
本文讨论了用VHDL语言进行FPGA设计的方法,简单介绍了VHDL语言的基本概念以及FPAG的设计流程,并举例说明了如何编写可综合的VHDL代码,使用Altera公司的MAX+PLUSII10.2开发软件进行功能仿真并给出仿真波形。
关键词 fpga vhdl MAX+PLUS2
下载PDF
红外遥控器控制系统的VHDL设计与FPGA实现 被引量:2
7
作者 佟国香 孙国强 李广军 《上海理工大学学报》 CAS 北大核心 2004年第2期189-192,共4页
采用VHDL语言设计了红外遥控器的控制系统 .该系统通过了实时仿真和验证 ,并下载到FPGA中执行 ,可实现键值及客户码的读入、红外发射码的生成及发送等功能 .电路模块的程序代码可重复使用 ,可方便地嵌入到各类需要红外遥控控制的嵌入式... 采用VHDL语言设计了红外遥控器的控制系统 .该系统通过了实时仿真和验证 ,并下载到FPGA中执行 ,可实现键值及客户码的读入、红外发射码的生成及发送等功能 .电路模块的程序代码可重复使用 ,可方便地嵌入到各类需要红外遥控控制的嵌入式系统中 . 展开更多
关键词 vhdl设计 fpga 红外遥控器
下载PDF
AC-Link数字音频VHDL编/解码的FPGA设计 被引量:1
8
作者 廖日坤 张立民 +1 位作者 金镇 沙立伟 《南开大学学报(自然科学版)》 CAS CSCD 北大核心 2005年第6期66-69,73,共5页
提出一种利用FPGA实现AC-Link数字音频处理的设计方案.AC-L ink音频编解码系统以VHDL模块进行设计,经过波形仿真和结果验证后,将程序下载到FPGA中实现.这种设计方法可以缩短设计周期,提高设计的可靠性和效率.
关键词 AC—LinG 音频编/解码 fpga vhdl
下载PDF
基于VHDL的100BASE-T4HUB转发器设计及FPGA实现 被引量:1
9
作者 钱敏 汪一鸣 崔琰 《微电子学与计算机》 CSCD 北大核心 2005年第5期188-191,共4页
设计了T4快速以太网HUB中数据转发控制系统电路;分析了基于CSMA/CD协议的100BASE-T4快速以太网HUB物理子层数据编码和传输机制;用VHDL语言设计了硬件电路,具体包括端口控制电路、仲裁电路、时钟多路选择器电路、FIFO电路、核心控制电路... 设计了T4快速以太网HUB中数据转发控制系统电路;分析了基于CSMA/CD协议的100BASE-T4快速以太网HUB物理子层数据编码和传输机制;用VHDL语言设计了硬件电路,具体包括端口控制电路、仲裁电路、时钟多路选择器电路、FIFO电路、核心控制电路、标志生成输出多路选择器电路;用MAX+PLUSⅡ软件进行了仿真调试和器件下载测试,结果实现了CSMA/CD物理子层协议,同时表明采用VHDL设计电子系统具有调试方便、快捷有效的特点。 展开更多
关键词 100BASE—T4 HUB 数据转发器 CSMA/CD vhdl fpga
下载PDF
基于FPGA的嵌入式CPU的VHDL建模和设计 被引量:7
10
作者 周荣 《浙江工业大学学报》 CAS 2006年第5期550-553,588,共5页
目前,基于FPGA的嵌入式CPU核的设计已成为SOC设计的重要部分.提出一种嵌入式CPU核的VHDL行为建模方法,与传统的基于电路结构建模的CPU核的设计方法不同,新的VHDL建摸方法是基于指令对数据流流通控制行为的描述.使用这种方法可以快速建... 目前,基于FPGA的嵌入式CPU核的设计已成为SOC设计的重要部分.提出一种嵌入式CPU核的VHDL行为建模方法,与传统的基于电路结构建模的CPU核的设计方法不同,新的VHDL建摸方法是基于指令对数据流流通控制行为的描述.使用这种方法可以快速建创建兼容已有指令集的CPU核的VHDL模型,易于修改,提高设计效率.同时介绍了兼容8051单片机指令的CPU的VHDL设计例子,并给出使用ISE7.1工具在Xilinx的Sparten 3器件上进行综合实现CPU核设计的结果和使用Modesim6.0工具进行指令操作仿真的结果.仿真的结果显示该建模方法是可行的,设计的CPU核可以运行在125 MHz时钟工作频率,指令执行速度超过40 MIPS. 展开更多
关键词 fpga 嵌入式CPU vhdl 指令 仿真
下载PDF
VHDL和FPGA在高速A/D采样控制器设计中的应用 被引量:6
11
作者 杨亚让 吴云虎 《长江大学学报(自科版)(上旬)》 CAS 2009年第4期272-274,共3页
介绍了VHDL和FPGA,基于VHDL语言,用FPGA器件EPF10K20TC144-4芯片控制高速A/D转换芯片TLC5510的采样时序,在QuartusⅡ平台下进行软件编程,并下载到硬件,从而实现了采样控制器实例设计。
关键词 vhdl fpga A/D 采样控制
下载PDF
基于Xilinx ISE软件平台用VHDL实现FPGA电路设计 被引量:4
12
作者 段有艳 《昆明冶金高等专科学校学报》 CAS 2006年第3期76-80,共5页
Xilinx ISE集成综合环境是Xilinx公司的现场可编程逻辑器件数字电路开发工具集,其集成的工具可以使设计人员方便、快速地完成FPGA/CPLD数字电路开发全过程。通过介绍一个16进制加法器的设计实现实例, 描述了如何基于ISE平台使用VHDL语... Xilinx ISE集成综合环境是Xilinx公司的现场可编程逻辑器件数字电路开发工具集,其集成的工具可以使设计人员方便、快速地完成FPGA/CPLD数字电路开发全过程。通过介绍一个16进制加法器的设计实现实例, 描述了如何基于ISE平台使用VHDL语言进行FPGA电路设计的原理和方法。 展开更多
关键词 XILINX ISE vhdl fpga电路设计
下载PDF
基于VHDL语言的FPGA设计 被引量:9
13
作者 王华 王汝传 吴凡 《微型机与应用》 2002年第11期20-22,共3页
采用VHDL语言在Xilinx公司的FPGA芯片上实现通用8255芯片的设计,具体介绍了基于VHDL语言的FPGA设计和优化设计的方法。
关键词 vhdl语言 fpga 设计 现场可编程门阵列 集成电路
下载PDF
基于IP核的嵌入式8051 VHDL设计及FPGA实现 被引量:1
14
作者 卢贵主 周剑扬 +1 位作者 夏斐斐 陈辉煌 《厦门大学学报(自然科学版)》 CAS CSCD 北大核心 2002年第2期190-194,共5页
通过IP核的重用和外围电路的VHDL设计 ,采用高层综合的方法设计出与MCS 5 1系列微处理器指令集完全兼容的 8位嵌入式微处理器芯片并经过FPGA验证获得了满意的效果 .该芯片的设计对于各种嵌入式系统 (ES)和片上系统 (SOC)
关键词 IP核 fpga实现 嵌入式微处理器 MCS-51系列 8051微处理器 vhdl 外围电路设计
下载PDF
面向FPGA器件的VHDL语言优化设计方法 被引量:1
15
作者 谭卫泽 徐畅 《南宁职业技术学院学报》 2008年第4期98-100,共3页
通过叙述FPGA器件的VHDL语言典型设计流程,讨论了几种利用FPGA器件实现特定逻辑功能以及提高器件利用率的VHDL优化设计方法。
关键词 vhdl fpga 优化设计
下载PDF
基于FPGA的IRIG-B标准DC code编码器VHDL设计 被引量:2
16
作者 王丽秋 《现代电子技术》 2013年第3期119-121,共3页
为了实现靶场时统终端输出IRIG B标准DC code信号,采用VHDL语言在FPGA逻辑电路中设计了DC code编码器硬件电路,通过QuartusⅡ软件建立工程文件对VHDL语言DC code编码器电路进行编译和仿真,获得了符合IRIG B标准的DC code信号。经过实践... 为了实现靶场时统终端输出IRIG B标准DC code信号,采用VHDL语言在FPGA逻辑电路中设计了DC code编码器硬件电路,通过QuartusⅡ软件建立工程文件对VHDL语言DC code编码器电路进行编译和仿真,获得了符合IRIG B标准的DC code信号。经过实践验证,该电路具有实现方法简单、电路稳定性好、精度高的特点,实测同步精度小于1μs。 展开更多
关键词 IRIG—B DC CODE fpga vhdl
下载PDF
SDH中E1接口数字分接复用器的VHDL设计及FPGA实现 被引量:2
17
作者 刘宇 陈文艺 《电子技术应用》 北大核心 2001年第4期63-65,共3页
介绍了SDH系统中的接口电路--数字分接复用器的VHDL设计及FPGA实现。该分接复用器电路用纯数字同步方式实现,可完成SDH系统接口电路中7路(可扩展为N路)E1数据流的分接和复用。该设计显示了用高级硬件描述语言VHDL及状态转移图作为输... 介绍了SDH系统中的接口电路--数字分接复用器的VHDL设计及FPGA实现。该分接复用器电路用纯数字同步方式实现,可完成SDH系统接口电路中7路(可扩展为N路)E1数据流的分接和复用。该设计显示了用高级硬件描述语言VHDL及状态转移图作为输入法的新型电路设计方法的优越性。 展开更多
关键词 分接复用器 状态转换图 数字通信 vhdl fpga 同步数字系统 E1接口
下载PDF
基于VHDL/FPGA的PC总线接口电路设计方法 被引量:1
18
作者 刘蓓 钱敏 《苏州大学学报(自然科学版)》 CAS 2007年第1期43-46,共4页
对多种总线结构进行了简单比较;分析了ISA总线的数据传输机制;基于VHDL语言设计了一个ISA总线接口电路,该接口电路具有16位的数字量输入/输出、16路模拟信号输入、4路16位D/A输出和一个64位的计数器输出等功能;给出了程序片段要点.用MAX... 对多种总线结构进行了简单比较;分析了ISA总线的数据传输机制;基于VHDL语言设计了一个ISA总线接口电路,该接口电路具有16位的数字量输入/输出、16路模拟信号输入、4路16位D/A输出和一个64位的计数器输出等功能;给出了程序片段要点.用MAX+PLUSⅡ软件进行了仿真调试和FPGA器件下载测试,结果表明实现了ISA总线的要求. 展开更多
关键词 PC总线 ISA 接口 vhdl fpga
下载PDF
用VHDL语言对FPGA和CPLD器件进行开发时应注意的事项 被引量:2
19
作者 刘文杰 《苏州大学学报(工科版)》 CAS 2005年第4期31-32,共2页
根据FPGA和CPLD器件的结构特点,提出了利用VHDL硬件描述语言对FPGA和CPLD器件进行开发时应注意的事项和一些经验技巧,供广大电子设计师参考。
关键词 fpga CPLD vhdl 电子设计
下载PDF
基于FPGA和VHDL的高精度数字频率计研究与设计 被引量:5
20
作者 晏细兰 谢景明 熊茂华 《计算机光盘软件与应用》 2014年第15期91-94,共4页
本文设计实现了一种高精度数字频率计。频率计核心部分的设计采用了基于FPGA大规模可编程逻辑器件的EDA设计技术。根据直接测频原理建立数字频率计的系统结构框图,自顶向下把数字频率计按照实现功能的不同划分成多个子功能模块并用VHDL... 本文设计实现了一种高精度数字频率计。频率计核心部分的设计采用了基于FPGA大规模可编程逻辑器件的EDA设计技术。根据直接测频原理建立数字频率计的系统结构框图,自顶向下把数字频率计按照实现功能的不同划分成多个子功能模块并用VHDL程序实现了每个子模块的功能,最后将各个模块级联起来构成数字频率计顶层电路。设计的频率计信号频率测量范围为1Hz^10MHz。在QUARTUS II平台软件平台上完成数字频率计的软件设计和仿真,结果表明所设计的数字频率计达到了设计精度要求,并且各项性能指标符合设计要求。 展开更多
关键词 EDA技术 数字频率计 fpga vhdl Quartus
下载PDF
上一页 1 2 92 下一页 到第
使用帮助 返回顶部