期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
VHDL仿真中离散事件仿真核的设计和应用
1
作者 吴悦 周喜明 杨洪斌 《上海大学学报(自然科学版)》 CAS CSCD 2004年第2期148-152,共5页
首先用面向对象的方法设计了一个离散事件仿真核,然后将该仿真核应用于VHDL仿真中.由于对离散事件系统进行了合理的抽象以及仿真核提供了简便的编程接口,所以降低了VHDL仿真系统建模的复杂性,并使得VHDL仿真系统具有良好的可维护性和可... 首先用面向对象的方法设计了一个离散事件仿真核,然后将该仿真核应用于VHDL仿真中.由于对离散事件系统进行了合理的抽象以及仿真核提供了简便的编程接口,所以降低了VHDL仿真系统建模的复杂性,并使得VHDL仿真系统具有良好的可维护性和可扩展性.该仿真核还可以应用到其它的离散事件系统仿真场合. 展开更多
关键词 vhdl仿真 面向对象设计 离散事件系统 仿真
下载PDF
基于比较法的虚拟高精度矩形波发生器及VHDL设计
2
作者 宋跃 胡升平 周明辉 《电气应用》 北大核心 2006年第2期72-75,共4页
介绍一种基于CPLD的矩形波发生器,它以CPLD为数字电路载体,在CPU的控制下,采用比较法,通过对信号参数的比较和选择来实现余数插补,全自动地实现高精度的频率、占空比、幅度且步进可调的矩形波信号产生,仿真和实验表明该方法是切实可行的。
关键词 比较法 vhdl设计与仿真 信号发生器 矩形波
下载PDF
基于FPGA的虚拟通用计数器/信号源集成 被引量:2
3
作者 宋跃 时章明 周明辉 《微电子学》 CAS CSCD 北大核心 2004年第1期77-80,84,共5页
 将通用计数器与信号源集成于FPGA内,借助EPP实现与PC机的通信,以Delphi实现虚拟图形化界面。采用等精度等测量技术和余数插补法,虚拟地实现2个通道0.1Hz~10MHz信号的频率、周期、占空比、脉宽、计数及其频率比、相位差、时间间隔测...  将通用计数器与信号源集成于FPGA内,借助EPP实现与PC机的通信,以Delphi实现虚拟图形化界面。采用等精度等测量技术和余数插补法,虚拟地实现2个通道0.1Hz~10MHz信号的频率、周期、占空比、脉宽、计数及其频率比、相位差、时间间隔测量,1个扩展通道10MHz~1GHz信号的频率、周期、计数测量,和1个通道频率、占空比、幅度、直流分量步进可调的矩形波(1Hz~1MHz)、正弦波(1Hz~16kHz)等信号的产生。重点介绍了其系统EDA设计、仿真及实验结果。实验表明,本设计是切实可行的。 展开更多
关键词 FPGA 虚拟仪器 计数器 信号源 虚拟图形化 系统结构设计 vhdl仿真 系统软件
下载PDF
用自顶向下法设计交通灯控制系统 被引量:1
4
作者 杨恒新 《电气电子教学学报》 2006年第4期39-41,86,共4页
自顶向下法是数字系统设计通常采用的一种方法。一般教材在讨论交通灯系统设计举例时,因为没有给出完整的ASM图,导致定时电路模块的设计过程不清晰,实质上该部分的设计采用了传统的试凑法,而非自顶向下法。为便于完整地理解自顶向下设... 自顶向下法是数字系统设计通常采用的一种方法。一般教材在讨论交通灯系统设计举例时,因为没有给出完整的ASM图,导致定时电路模块的设计过程不清晰,实质上该部分的设计采用了传统的试凑法,而非自顶向下法。为便于完整地理解自顶向下设计方法,本文给出交通灯控制系统完整的ASM图,采用自顶向下方法设计定时电路,并与试凑法设计结果进行比较。为了验证设计的正确性,采用VHDL语言描述该交通灯系统,并给出MAX+plusⅡ输出的仿真结果,证实了设计的正确性。对数字系统设计的教学具有一定的参考价值。 展开更多
关键词 数字系统 vhdl仿真 课堂教学
下载PDF
基于金字塔结构编码的8点离散小波变换及其逆变换的FPGA实现研究
5
作者 张振兴 胡继承 《测控技术》 CSCD 2004年第z1期102-105,共4页
小波变换在时间和频率两个坐标中都有很好的局域性,从而大大拓展了信号分析能力,有广泛的应用价值.本文分析了离散小波变换的快速算法,描述了基于金字塔结构编码的信号处理模型,提出了只使用一个低通滤波器的结构来实现该模型的分解和重... 小波变换在时间和频率两个坐标中都有很好的局域性,从而大大拓展了信号分析能力,有广泛的应用价值.本文分析了离散小波变换的快速算法,描述了基于金字塔结构编码的信号处理模型,提出了只使用一个低通滤波器的结构来实现该模型的分解和重构,并通过采用滤波器重复使用的方法和移位,防溢出等技术,在MAXPLUSⅡ环境下,用VHDL实现了这种结构的模拟仿真和综合分析,大量仿真和分析的实验结果表明该FPGA硬件可以用来成功地实现信号的小波分解和完全重构. 展开更多
关键词 小波变换 金字塔结构 滤波器 vhdl仿真 分解 重构
下载PDF
FPGA未来之路
6
作者 崔炜 《中国经济和信息化》 1999年第16期39-39,共1页
随着FPGA的芯片密度超过10万门,FPGA的设计越来越接近于ASIC设计。为了提高开发效率,增加已有成果的可继承性,同时缩短开发周期,在FPGA设计中,己经大量使用了HDL语言(包括VHDL语言和Verilog语言)。
关键词 FPGA设计 未来之路 HDL语言 功能内核 vhdl仿真 仿真 逻辑图 VERILOG语言 A功能 开发人员
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部