期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的G.703标准E1信号HDB_3码编码器的设计与应用
被引量:
1
1
作者
肖闽进
《常州工学院学报》
2009年第4期39-42,共4页
提出了一种用EP2C5T144C8现场可编程门阵列(FPGA)实现满足E1信号规范的HDB3码编码器的设计方法,并应用于数字通信系统。结果表明,在2 048kb/s时钟速率下实际运行,其性能指标完全能够满足CCITT建议G.703标准。
关键词
HDB3码
现场可编程门阵列
vhdl模块
时序仿真
下载PDF
职称材料
题名
基于FPGA的G.703标准E1信号HDB_3码编码器的设计与应用
被引量:
1
1
作者
肖闽进
机构
常州工学院电子信息与电气工程学院
出处
《常州工学院学报》
2009年第4期39-42,共4页
文摘
提出了一种用EP2C5T144C8现场可编程门阵列(FPGA)实现满足E1信号规范的HDB3码编码器的设计方法,并应用于数字通信系统。结果表明,在2 048kb/s时钟速率下实际运行,其性能指标完全能够满足CCITT建议G.703标准。
关键词
HDB3码
现场可编程门阵列
vhdl模块
时序仿真
Keywords
HDB3
FPGA
vhdl
module
simulation
分类号
TN919.3 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的G.703标准E1信号HDB_3码编码器的设计与应用
肖闽进
《常州工学院学报》
2009
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部