期刊文献+
共找到31篇文章
< 1 2 >
每页显示 20 50 100
基于Virtex-5FPGA的系统监测器设计 被引量:1
1
作者 刘庆良 卢荣军 李建清 《电子设计工程》 2010年第2期56-59,共4页
Virtex-5FPGA系列器件自带的系统监测器模块为数字多普勒接收机中片上温度和供应电压的监测提供一种简单而高效的解决方案。在Xilinx ISE10.1开发平台中,利用Xilinx提供的系统监测器模块,根据要求设计一个系统监测器并仿真设计。然后,在... Virtex-5FPGA系列器件自带的系统监测器模块为数字多普勒接收机中片上温度和供应电压的监测提供一种简单而高效的解决方案。在Xilinx ISE10.1开发平台中,利用Xilinx提供的系统监测器模块,根据要求设计一个系统监测器并仿真设计。然后,在ChipScope中,通过JTAG接口观测器件的温度和供应电压并测试设计的内部信号,并给出测试结果。 展开更多
关键词 系统监测器 数字多普勒接收机 virtex-5 FPGA ChipScope JTAG
下载PDF
Virtex-5中动态DCM的设计方法 被引量:1
2
作者 吴帅 刘凯 徐欣 《单片机与嵌入式系统应用》 2008年第4期44-46,共3页
提出Virtex-5中具有自适应时钟变化能力的动态DCM的设计方法。Virtex-5是Xilinx公司最新的高端FPGA,基于该芯片的电路设计几乎都要用到DCM,探讨其应用技巧非常有意义。本文介绍了动态DCM的应用背景,详细阐述了动态DCM的工作原理和设计方... 提出Virtex-5中具有自适应时钟变化能力的动态DCM的设计方法。Virtex-5是Xilinx公司最新的高端FPGA,基于该芯片的电路设计几乎都要用到DCM,探讨其应用技巧非常有意义。本文介绍了动态DCM的应用背景,详细阐述了动态DCM的工作原理和设计方法,并指出了这种设计的应用前景。该设计在工程实践中已经得到使用,并取得了很好的效果。 展开更多
关键词 FPGA virtex-5 DCM 动态
下载PDF
Virtex-5在TD-SCDMA系统Ir接口测试仪中的实现 被引量:1
3
作者 李丹 贾志鹏 +1 位作者 葛春雨 梅顺良 《移动通信》 2009年第6期41-46,共6页
随着BBU和RRU在TD-SCDMA系统中的广泛应用,作为产业链的重要一环,TDRI标准测试仪的研制成为当务之急。文章介绍了应用Virtex-5的LXT系列FPGA内部GTP模块实现接口测试仪中高速光纤接口的情况,重点叙述了GTP的功能、结构、关键信号等,简... 随着BBU和RRU在TD-SCDMA系统中的广泛应用,作为产业链的重要一环,TDRI标准测试仪的研制成为当务之急。文章介绍了应用Virtex-5的LXT系列FPGA内部GTP模块实现接口测试仪中高速光纤接口的情况,重点叙述了GTP的功能、结构、关键信号等,简述了恢复时钟相位含糊度问题及其解决方案。 展开更多
关键词 移动通信 virtex-5 TD—SCDMA Ir接口 GTP 接口测试仪
下载PDF
基于Virtex-5的串行传输系统设计与验证 被引量:4
4
作者 李林军 王勇 《电子设计应用》 2009年第12期43-45,共3页
本文基于赛灵思公司的Virtex-5系列FPGA(SX95T)设计了一个串行传输系统,对其传输链路进行了仿真和理论分析。经实际验证,该系统能在标准ATCA机箱内稳定地进行3.125Gbps的串行数据传输,传输误码率小于10e-12,最远传输距离大于40英寸。
关键词 virtex-5 串行传输 GTP
下载PDF
基于Virtex-5的PN码发生器设计
5
作者 马爽 刘凯 徐欣 《微处理机》 2010年第1期13-15,19,共4页
提出了基于Virtex-5的常用PN序列的VHDL实现方法。PN序列是扩频系统的核心,它的生成需要运用线性反馈移位寄存器(LSFRs)。在Virtex-5系列FPGA中,每个查找表(LUT)都可被配置成一个16位的移位寄存器。因此,可以用最少的资源有效地实现PN... 提出了基于Virtex-5的常用PN序列的VHDL实现方法。PN序列是扩频系统的核心,它的生成需要运用线性反馈移位寄存器(LSFRs)。在Virtex-5系列FPGA中,每个查找表(LUT)都可被配置成一个16位的移位寄存器。因此,可以用最少的资源有效地实现PN发生器。首先介绍了PN序列的实现原理,接着详细阐述了其VHDL设计方法,并进行了性能评估。该设计在工程实践中已经得到使用,并取得了很好的效果。 展开更多
关键词 伪随机序列 VHDL语言 FPGA应用 virtex-5芯片 线性反馈移位寄存器
下载PDF
Virtex-5 LX110的ASIC原型开发平台设计
6
作者 骆名森 楼煌 《单片机与嵌入式系统应用》 2008年第7期49-52,共4页
针对基于Virtex-5的原型验证平台的硬件设计进行探索,对系统资源评估、信号完整性分析以及电源分布系统设计中的FPGA相关分析进行详尽描述,探索出高性能FPGA硬件系统设计的一般性方法及流程,设计出一款高性能的ASIC原型验证平台。
关键词 原型验证平台 FPGA ASIC virtex-5
下载PDF
基于Virtex-5的DDR2内存条存储管理
7
作者 贺美华 钱锐 郑飞雁 《电脑编程技巧与维护》 2013年第6期96-97,106,共3页
详细介绍了在Xilinx Virtex-5系列FPGA中利用MIG2.0 IP核实现高性能的DDR2 Dual Rank内存条控制器的设计原理以及这种设计结构的独特性。针对实时数字信号处理系统需要大规模且高速的测试数据,以此平台为基础,在用户层实现了适合本应用... 详细介绍了在Xilinx Virtex-5系列FPGA中利用MIG2.0 IP核实现高性能的DDR2 Dual Rank内存条控制器的设计原理以及这种设计结构的独特性。针对实时数字信号处理系统需要大规模且高速的测试数据,以此平台为基础,在用户层实现了适合本应用背景的控制状态机。系统测试结果表明,该设计满足大容量存储和高速输出的要求。 展开更多
关键词 测试系统 DDR2内存条管理 virtex-5系列 高性能方案
下载PDF
Xilinx针对Virtex-5 FXT FPGA推出新版开发套件
8
《单片机与嵌入式系统应用》 2008年第10期87-87,共1页
赛灵思公司(Xilinx,Inc.)推出一款强大的开发工具套件,用于构建基于PowerPC440和Micro Btaze处理器的嵌入式处理系统。这款新的开发套件基于Virtex-5 FXT FPGA系统集成平台,可同时支持硬件和软件设计人员快速设计、开发和调试面... 赛灵思公司(Xilinx,Inc.)推出一款强大的开发工具套件,用于构建基于PowerPC440和Micro Btaze处理器的嵌入式处理系统。这款新的开发套件基于Virtex-5 FXT FPGA系统集成平台,可同时支持硬件和软件设计人员快速设计、开发和调试面向通信、航空航天以及其他众多市场的广泛的处理应用。 展开更多
关键词 工具套件 系统集成平台 赛灵思公司 快速设计 virtex-5 FXT FPGA
下载PDF
基于Virtex-5的综合业务光端机的设计
9
作者 邹波 饶垚 《重庆教育学院学报》 2012年第3期24-29,共6页
提供了详细的以太网、视频接口电路,采用帧的结构实现了时分复用。应用Virtex-5中的RocketIO GTPTransceiver硬核实现了高速的光纤通讯,利用FPGA内部逻辑有效地解决了系统关于复位、参考时钟抖动、接收同步等几个关键问题。
关键词 virtex-5 ROCKETIO 同步状态机 DCM
下载PDF
基于Virtex-5的音视频监视系统设计
10
作者 Manish Desai 《电子设计应用》 2010年第1期66-69,共4页
具有视频监视功能的高端安全系统刺激了对嵌入式系统的需求,这些嵌入式系统能迅速捕获多条音视频信道,处理和压缩信息,并且通过高速互联网连接或主机PC接口将信息传送到中央监视系统。本文利用Virtex-5 FPGA的多种高级功能,实现音视频... 具有视频监视功能的高端安全系统刺激了对嵌入式系统的需求,这些嵌入式系统能迅速捕获多条音视频信道,处理和压缩信息,并且通过高速互联网连接或主机PC接口将信息传送到中央监视系统。本文利用Virtex-5 FPGA的多种高级功能,实现音视频监视应用的单芯片或少芯片解决方案。 展开更多
关键词 视频监视 嵌入式 virtex-5 FPGA
下载PDF
赛灵思 Virtex-5 LX FPGA
11
《中国电子商情》 2006年第7期74-74,共1页
Virtex-5LX FPGA是Virtex-5系列中的首款FPGA产品。这些器件具有330,000个逻辑单元、1,200个I/O管脚和大量嵌入式IP内核。
关键词 嵌入式器件 virtex-5 LX FPGA IP内核 FLASH存储器 现场可编程门列阵
下载PDF
用Virtex-5设计可重配置加固型PC
12
作者 Shane Lewis 《电子设计应用》 2009年第5期56-57,10,共2页
随着集成电路信息工业的发展和武器装备的不断进步,军用加固型PC也取得了较大进展。本文利用Virtex-5设计了可重配置加固型PC,用户可以现场定制其功能,并实现快速升级。
关键词 加固型PC virtex-5 集成电路 处理器
下载PDF
基于Virtex-5 GTP的高速串行传输设计与实现 被引量:2
13
作者 张纪亮 《信息与电脑(理论版)》 2011年第6期83-83,85,共2页
提出了基于Xilinx公司Virtex-5系列FPGA中RocketIO GTP收发器设计的一个高速串行传输实现方案,详细阐述了硬件设计要点和软件实现概要,系统实测表明,该方案能在某信号处理系统两个板卡之间稳定地进行1.6 Gb/s的数据传输,误码率优于10e-... 提出了基于Xilinx公司Virtex-5系列FPGA中RocketIO GTP收发器设计的一个高速串行传输实现方案,详细阐述了硬件设计要点和软件实现概要,系统实测表明,该方案能在某信号处理系统两个板卡之间稳定地进行1.6 Gb/s的数据传输,误码率优于10e-12,传输距离大于1米。 展开更多
关键词 系统互联 virtex-5 ROCKETIO GTP收发器
原文传递
面向航天应用的Virtex5系列FPGA单粒子翻转防护技术 被引量:7
14
作者 赖晓玲 贾亮 朱启 《空间电子技术》 2017年第3期85-91,共7页
针对Xilinx Virtex5系列器件开展了器件架构、器件单粒子敏感性和单粒子翻转防护技术的研究,针对翻转截面较大的配置存储区实现了配置区自动回读刷新纠错技术,仿真验证结果证明提出的方法正确有效,具有较大工程应用价值。
关键词 XILINX Virtex5 单粒子翻转 防护设计
下载PDF
嵌入式SATA存储系统的研究 被引量:4
15
作者 陈晓东 苏宛新 王化龙 《电子技术应用》 北大核心 2008年第4期28-30,共3页
新兴的SATA技术为高速、便携、高性价比的嵌入式硬盘存储系统的研制提供了保障。将SATA2.5协议写到Virtex-5FPGA内部,通过GTP收发器实现高速串行数据传输与存储,可以突破PCI接口的瓶颈,使系统具备高速、实时、便携和海量存储等特点。
关键词 SATA virtex-5 FPGA 硬盘存储 嵌入式系统
下载PDF
基于FPGA的TD-LTE系统中Turbo译码的仿真与实现 被引量:1
16
作者 陈发堂 谭兵 施流伟 《微电子学》 CAS CSCD 北大核心 2013年第1期51-55,共5页
基于Log-MAP算法,提出一种利用Virtex-5系列FPGA芯片实现Turbo译码算法的方案。分析研究了Turbo码的译码算法以及FPGA与DSP之间数据的并行传输,并以Virtex-5芯片为硬件平台,进行了测试仿真、综合实现、板级验证、联机验证等工作。实验... 基于Log-MAP算法,提出一种利用Virtex-5系列FPGA芯片实现Turbo译码算法的方案。分析研究了Turbo码的译码算法以及FPGA与DSP之间数据的并行传输,并以Virtex-5芯片为硬件平台,进行了测试仿真、综合实现、板级验证、联机验证等工作。实验结果表明,该实现方案具有良好的可行性和稳定性,已经应用在TD-LTE无线综合测试仪中。 展开更多
关键词 TD-LTE系统 TURBO译码 FPGA virtex-5 LOG-MAP算法
下载PDF
基于FPGA的PUSCH信道估计仿真与实现 被引量:1
17
作者 董宏成 步清明 +1 位作者 李小文 施流伟 《电子技术应用》 北大核心 2012年第6期51-53,共3页
基于最小平方(LS)算法,利用FPGA实现了一种适用于TD-LTE系统的上行信道估计算法。主要研究了如何利用FPGA实现LS算法,包括算法的介绍、方案的形成、FPGA实现的处理流程、FPGA实现结果及分析。以Virtex-5芯片为硬件平台,完成了仿真、综... 基于最小平方(LS)算法,利用FPGA实现了一种适用于TD-LTE系统的上行信道估计算法。主要研究了如何利用FPGA实现LS算法,包括算法的介绍、方案的形成、FPGA实现的处理流程、FPGA实现结果及分析。以Virtex-5芯片为硬件平台,完成了仿真、综合、板级验证等工作。实现结果表明,该信道估计算法应用到TD-LTE系统具有良好的稳定性和可行性。 展开更多
关键词 FPGA实现 TD—LTE系统 信道估计 LS算法 virtex-5
下载PDF
PCI Express研究及基于FPGA的实现 被引量:3
18
作者 林锦棠 敖发良 《微计算机信息》 北大核心 2008年第29期185-187,共3页
本文描述了第三代通用I/O总线PCI Express产生的背景,分析PCI Express总线的主要特点及体系结构。同时本文提出了通过PCI Express总线来实现SDH信号高速数据通信,讨论了用Xilinx可编程逻辑器件FPGA来实现PCI Express的细节和优势。
关键词 PCI EXPRESS总线 FPGA SDH 体系结构 virtex-5 LXT
下载PDF
一种DPR中总线宏的设计方法 被引量:1
19
作者 肖松 李跃华 张金林 《电子设计工程》 2011年第1期55-57,共3页
针对传统的实现FPGA局部动态可重构中总线宏的设计方法比较复杂的问题,提出了一种Virtex-5 FPGA局部动态重构中基于Slice的总线宏的简易设计方法。在介绍总线宏基本原理的基础上,分析传统设计方法的复杂性,结合Virtex-5芯片的结构特点,... 针对传统的实现FPGA局部动态可重构中总线宏的设计方法比较复杂的问题,提出了一种Virtex-5 FPGA局部动态重构中基于Slice的总线宏的简易设计方法。在介绍总线宏基本原理的基础上,分析传统设计方法的复杂性,结合Virtex-5芯片的结构特点,以Xilinx的ISE9.1i和PlanAhead9.2.7开发软件为依托,通过宏文件获取、模块例化和连线以及放置总线宏来实现总线宏的设计。实验和仿真结果表明,该方法简单易行、灵活性强,能够工程化应用于Virtex-5 FPGA的局部动态重构设计中。 展开更多
关键词 总线宏 现场可编程门阵列 局部动态重构:virtex-5
下载PDF
TD-LTE系统中基于FPGA的PUSCH信号检测
20
作者 王华华 步清明 +1 位作者 李小文 施流伟 《电子技术应用》 北大核心 2012年第12期36-37,44,共2页
主要研究如何利用FPGA实现适用于TD-LTE系统的上行信号检测算法,包括算法的介绍、方案的形成、FPGA实现的处理流程、FPGA实现结果及分析。以Virtex-5芯片为硬件平台,进行了仿真、综合、板级验证等工作。实现结果表明,该信号检测算法应用... 主要研究如何利用FPGA实现适用于TD-LTE系统的上行信号检测算法,包括算法的介绍、方案的形成、FPGA实现的处理流程、FPGA实现结果及分析。以Virtex-5芯片为硬件平台,进行了仿真、综合、板级验证等工作。实现结果表明,该信号检测算法应用在TD-LTE系统中具有良好的稳定性和可行性。 展开更多
关键词 FPGA实现 TD—LTE系统 信号检测 ZF算法 virtex-5
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部