期刊文献+
共找到1,665篇文章
< 1 2 84 >
每页显示 20 50 100
在VLSI制造中基于辅助图形的灰度光刻形成三维结构
1
作者 王雷 张雪 王辉 《半导体技术》 CAS 北大核心 2024年第9期832-837,共6页
半导体器件从单一的二维尺度微缩转向更复杂的三维物理结构,而其传统的制造方法与以硅基逻辑或存储器为主的超大规模集成电路(VLSI)制造工艺的兼容性越来越差。灰度光刻是一种实现三维结构的可行技术方案,但因物理尺寸受限和大规模制造... 半导体器件从单一的二维尺度微缩转向更复杂的三维物理结构,而其传统的制造方法与以硅基逻辑或存储器为主的超大规模集成电路(VLSI)制造工艺的兼容性越来越差。灰度光刻是一种实现三维结构的可行技术方案,但因物理尺寸受限和大规模制造成本过高,无法被直接应用于超大规模集成电路制造。提出了一种基于辅助图形的灰度光刻技术,通过辅助图形而非传统灰度光刻调整光源或透过介质的方法来调整光强分布,并结合光刻胶筛选方法,实现了仅通过调整单一光刻工艺模块,就使现有超大规模集成电路制造工艺生产线可低成本地兼容三维结构器件制造。制作了三维结构的微电子机械系统(MEMS)运动传感器,从而验证了所提出工艺的可行性。 展开更多
关键词 超越摩尔定律 超大规模集成电路(vlsi)制造 灰度光刻 辅助图形 微电子机械系统(MEMS) 分立器件
下载PDF
一种基于二维小波变换图像无损压缩的VLSI设计与实现
2
作者 沈鸿媛 郝亚喆 《微处理机》 2024年第5期13-16,共4页
针对离散小波变换的提升算法进行研究和优化,提出一种基于5/3的二维离散小波变换的硬件架构。离散小波变换整体工作过程都采用了并行输入输出结构,使用内部RAM对计算过程中间变量进行暂存。将三级流水线结构运用到列滤波器和行滤波器的... 针对离散小波变换的提升算法进行研究和优化,提出一种基于5/3的二维离散小波变换的硬件架构。离散小波变换整体工作过程都采用了并行输入输出结构,使用内部RAM对计算过程中间变量进行暂存。将三级流水线结构运用到列滤波器和行滤波器的设计上,设计出逻辑较为简单且内存较小的转置单元。减少外部RAM存储空间,采用5个RAM对小波系数进行存储。通过实验,在XILINX KC705型现场可编程逻辑门阵列上实现无损压缩系统,对4幅图像进行压缩,压缩比在1.3~2之间。本设计节约了硬件资源消耗,缩小了关键路径延时,DWT模块工作频率可达219 MHz,在实际应用中具有一定的技术优势。 展开更多
关键词 离散小波变换 无损压缩 vlsi设计
下载PDF
“VLSI设计”课程实践教学模式探索
3
作者 池雅庆 陈海燕 陈建军 《教育教学论坛》 2023年第21期140-143,共4页
针对“VLSI设计”课程实践教学中存在关注设计流程、掌握相关EDA工具,但缺乏对先进电路版图设计技术应用和创新实践的问题,提出了基于课前熟悉流程工具、课堂开展归纳分析和课后作业改进创新三个层次的实践教学模式,并以晶体管设计实践... 针对“VLSI设计”课程实践教学中存在关注设计流程、掌握相关EDA工具,但缺乏对先进电路版图设计技术应用和创新实践的问题,提出了基于课前熟悉流程工具、课堂开展归纳分析和课后作业改进创新三个层次的实践教学模式,并以晶体管设计实践课为例,阐述了三个层次的实践教学方法。采用该实践教学模式使学生在熟练掌握全定制物理设计流程的同时,培养了探索创新的思维和追求极致性能的信念,为进一步提高集成电路设计人才的培养质量提供了有益参考。 展开更多
关键词 vlsi设计 实践教学 全定制 物理设计
下载PDF
Power Prediction of VLSI Circuits Using Machine Learning 被引量:1
4
作者 E.Poovannan S.Karthik 《Computers, Materials & Continua》 SCIE EI 2023年第1期2161-2177,共17页
The difference between circuit design stage and time requirements has broadened with the increasing complexity of the circuit.A big database is needed to undertake important analytical work like statistical method,hea... The difference between circuit design stage and time requirements has broadened with the increasing complexity of the circuit.A big database is needed to undertake important analytical work like statistical method,heat research,and IR-drop research that results in extended running times.This unit focuses on the assessment of test strength.Because of the enormous number of successful designs for currentmodels and the unnecessary time required for every test,maximum energy ratings with all tests cannot be achieved.Nevertheless,test safety is important for producing trustworthy findings to avoid loss of output and harm to the chip.Generally,effective power assessment is only possible in a limited sample of pre-selected experiments.Thus,a key objective is to find the experiments that might give the worst situations again for testing power.It offers a machine-based circuit power estimation(MLCPE)system for the selection of exams.Two distinct techniques of predicting are utilized.Firstly,to find testings with power dissipation,it forecasts the behavior of testing.Secondly,the changemovement and energy data are linked to the semiconductor design,identifying small problem areas.Several types of algorithms are utilized.In particular,the methods compared.The findings show great accuracy and efficiency in forecasting.That enables such methods suitable for selecting the worst scenario. 展开更多
关键词 Power estimation Machine learning circuit simulation vlsi implementation
下载PDF
Implementation of VLSI on Signal Processing-Based Digital Architecture Using AES Algorithm
5
作者 Mohanapriya Marimuthu Santhosh Rajendran +5 位作者 Reshma Radhakrishnan Kalpana Rengarajan Shahzada Khurram Shafiq Ahmad Abdelaty Edrees Sayed Muhammad Shafiq 《Computers, Materials & Continua》 SCIE EI 2023年第3期4729-4745,共17页
Continuous improvements in very-large-scale integration(VLSI)technology and design software have significantly broadened the scope of digital signal processing(DSP)applications.The use of application-specific integrat... Continuous improvements in very-large-scale integration(VLSI)technology and design software have significantly broadened the scope of digital signal processing(DSP)applications.The use of application-specific integrated circuits(ASICs)and programmable digital signal processors for many DSP applications have changed,even though new system implementations based on reconfigurable computing are becoming more complex.Adaptable platforms that combine hardware and software programmability efficiency are rapidly maturing with discrete wavelet transformation(DWT)and sophisticated computerized design techniques,which are much needed in today’s modern world.New research and commercial efforts to sustain power optimization,cost savings,and improved runtime effectiveness have been initiated as initial reconfigurable technologies have emerged.Hence,in this paper,it is proposed that theDWTmethod can be implemented on a fieldprogrammable gate array in a digital architecture(FPGA-DA).We examined the effects of quantization on DWTperformance in classification problems to demonstrate its reliability concerning fixed-point math implementations.The Advanced Encryption Standard(AES)algorithm for DWT learning used in this architecture is less responsive to resampling errors than the previously proposed solution in the literature using the artificial neural networks(ANN)method.By reducing hardware area by 57%,the proposed system has a higher throughput rate of 88.72%,reliability analysis of 95.5%compared to the other standard methods. 展开更多
关键词 vlsi A ES discrete wavelet transformation signal processing
下载PDF
低面积低功耗的定点数指数计算方法及其VLSI实现
6
作者 吕飞 梁杏成 +2 位作者 张冷 王宇 罗元勇 《金陵科技学院学报》 2023年第2期15-22,共8页
现有的坐标旋转数字计算机(CORDIC)算法计算二进指数时,需要采用乘法器进行换底操作,增大了硬件消耗。为了解决此问题,提出了全新的可直接用于计算二进指数的二元双曲旋转CORDIC(BHR CORDIC)算法,得到了定点数指数计算单元,并将其描述成... 现有的坐标旋转数字计算机(CORDIC)算法计算二进指数时,需要采用乘法器进行换底操作,增大了硬件消耗。为了解决此问题,提出了全新的可直接用于计算二进指数的二元双曲旋转CORDIC(BHR CORDIC)算法,得到了定点数指数计算单元,并将其描述成Verilog硬件描述语言(HDL)。基于65 nm互补金属氧化物半导体(CMOS)工艺,对提出的定点数指数计算单元进行综合,结果表明:相较于现有技术,基于BHR CORDIC定点数指数计算单元的超大规模集成电路(VLSI)的实现,可节约11.92%的面积和7.63%的功耗,且频率提升2.45%。 展开更多
关键词 定点数指数 二进双曲旋转CORDIC vlsi实现 面积 功耗
下载PDF
集成电路固有失效机理的可靠性评价综述
7
作者 章晓文 周斌 +1 位作者 牛皓 林晓玲 《集成电路与嵌入式系统》 2024年第7期1-11,共11页
ULSI/VLSI集成电路芯片的可靠性既与设计有关,也与工艺加工过程有关,即芯片的可靠性是设计进去、制造出来。设计是集成电路芯片可靠性的基础,工艺制造是集成电路芯片可靠性的实现。要使超大规模集成电路在特定的寿命期间内能够稳定地工... ULSI/VLSI集成电路芯片的可靠性既与设计有关,也与工艺加工过程有关,即芯片的可靠性是设计进去、制造出来。设计是集成电路芯片可靠性的基础,工艺制造是集成电路芯片可靠性的实现。要使超大规模集成电路在特定的寿命期间内能够稳定地工作,必须对影响集成电路芯片可靠性的固有失效机理进行评价。评价的目的是确定磨损失效的机理,通过改进设计和工艺加工水平确保集成电路芯片在整个产品寿命期间有良好的可靠性。本文梳理了国内外集成电路芯片固有失效机理的可靠性评价标准,阐述了这些固有失效机理的产生机制,总结了不同固有失效机理的试验方法,提出了固有失效机理的可靠性评价要求。这些标准、方法和可靠性评价要求具有很强的时效性,集成电路芯片固有失效机理的可靠性评价将在工艺开发、建库及工程服务中发挥作用,并有助于推动国内合格生产线认证的开展。 展开更多
关键词 ULSI/vlsi集成电路芯片 固有失效机理 可靠性评价标准 可靠性试验方法
下载PDF
JPEG2000二维离散小波变换高效并行VLSI结构设计 被引量:18
8
作者 兰旭光 郑南宁 +3 位作者 吴勇 刘跃虎 刘在德 梅魁志 《西安交通大学学报》 EI CAS CSCD 北大核心 2004年第2期149-153,共5页
提出一种基于提升算法,实现JPEG2000编码系统中二维离散小波变换(DWT)的高效实时并行VL SI结构设计方法.利用该方法所得结构使行和列滤波器同时进行滤波,用少量行缓存代替大量中间存储空间,用优化的移位加操作替代乘法操作.整个结构采... 提出一种基于提升算法,实现JPEG2000编码系统中二维离散小波变换(DWT)的高效实时并行VL SI结构设计方法.利用该方法所得结构使行和列滤波器同时进行滤波,用少量行缓存代替大量中间存储空间,用优化的移位加操作替代乘法操作.整个结构采用流水线设计方法处理,在保证同样的精度下,大大减少了运算量,增加了硬件资源利用率,加快了变换速度,减小了电路的规模.二维离散小波滤波器结构已经过VerilogHDL行为级仿真验证,并可作为单独的IP核应用于正在开发的JPEG2000图像编、解码芯片中. 展开更多
关键词 二维离散小波变换 vlsi 并行结构 提升方法
下载PDF
参数可选的高速椭圆曲线密码专用芯片的VLSI实现 被引量:13
9
作者 曾晓洋 周晓方 +3 位作者 沈泊 李文宏 陈超 章倩苓 《通信学报》 EI CSCD 北大核心 2003年第9期35-41,共7页
研究了椭圆曲线密码体制的VLSI实现问题。从点乘运算层与群运算层调度到有限域上的高速运算方法等方面给出了一些提高椭圆曲线上点乘运算的新方案;提出了一种域与曲线参数可选择的高速椭圆曲线密码专用芯片VLSI新结构。基于0.6mm单元库... 研究了椭圆曲线密码体制的VLSI实现问题。从点乘运算层与群运算层调度到有限域上的高速运算方法等方面给出了一些提高椭圆曲线上点乘运算的新方案;提出了一种域与曲线参数可选择的高速椭圆曲线密码专用芯片VLSI新结构。基于0.6mm单元库,芯片面积约为36mm2。综合后仿真结果表明:设计芯片能够有效地完成数字签名与身份验证完整流程,在20MHz下平均每次签名时间为62.67ms,高于目前报道的其它同类芯片。 展开更多
关键词 vlsi 椭圆曲线密码芯片 点乘运算 有限域 数字签名
下载PDF
JPEG2000实时截断码率控制新算法及其VLSI结构设计 被引量:8
10
作者 吴宗泽 郑南宁 +3 位作者 黄宇 朱悦心 梅魁志 张静 《电子学报》 EI CAS CSCD 北大核心 2005年第8期1457-1460,共4页
提出一种实时编码实时截断的码率控制算法.它根据已分解的小波子带内码块有效位平面数来预测未分解的小波子带内码块有效位平面数,并根据编码通道数和小波/量化权系数为当前编码码块分配码率.并提出一种JPEG2000编码实时截断,两级码率... 提出一种实时编码实时截断的码率控制算法.它根据已分解的小波子带内码块有效位平面数来预测未分解的小波子带内码块有效位平面数,并根据编码通道数和小波/量化权系数为当前编码码块分配码率.并提出一种JPEG2000编码实时截断,两级码率控制的编码体系结构.第一级采用本文提出的算法实时截断码流和编码通道.第二级在低码率下采用JPEG2000标准的PCRD优化算法搜索精确的分层截断点.在最优分层截断之前多数码流和编码通道被预先截断,存储器损耗小,实时性高.低码率下,图像质量跟JPEG2000标准一致. 展开更多
关键词 码率控制 截断 编码通道 有效位平面 vlsi
下载PDF
数字VLSI电路测试技术-BIST方案 被引量:15
11
作者 高平 成立 +2 位作者 王振宇 祝俊 史宜巧 《半导体技术》 CAS CSCD 北大核心 2003年第9期29-32,共4页
分析了数字VLSI电路的传统测试手段及其存在问题,通过对比的方法,讨论了内建自测试(BIST)技术及其优点,简介了多芯片组件(MCM)内建自测试的目标、设计和测试方案。
关键词 数字vlsi电路 测试技术 BIST 内建自测试 多芯片组件 超大规模集成
下载PDF
VLSI电路可测性设计技术及其应用综述 被引量:26
12
作者 成立 王振宇 +1 位作者 高平 祝俊 《半导体技术》 CAS CSCD 北大核心 2004年第5期20-24,34,共6页
综述了超大规模集成电路的几种主要的可测试性设计技术,如扫描路径法、内建自测试法和边界扫描法等,并分析比较了这几种设计技术各自的特点及其应用方法和策略。
关键词 vlsi 可测性设计 内建自测试 自动测试设备 超大规模集成电路 扫描路径法
下载PDF
符合DTMB标准的非规则码LDPC解码器VLSI设计 被引量:7
13
作者 陈赟 曾晓洋 +2 位作者 林一帆 向波 邓运松 《通信学报》 EI CSCD 北大核心 2007年第8期61-66,共6页
在完全符合数字电视地面传输中国国家标准(DTMB)的芯片系统中,实现了一个码长为7 493bit,同时支持3种码率(0.4,0.6,0.8)的非规则LDPC码解码器。在该设计中,使用了一种新的存储器调用的控制策略,在只比单码率最多增加不到5%的存储器的情... 在完全符合数字电视地面传输中国国家标准(DTMB)的芯片系统中,实现了一个码长为7 493bit,同时支持3种码率(0.4,0.6,0.8)的非规则LDPC码解码器。在该设计中,使用了一种新的存储器调用的控制策略,在只比单码率最多增加不到5%的存储器的情况下,实现了3种码率存储器的复用。在最大迭代次数为15次的情况下,可以达到150Mbit/s的高吞吐率,而在DTMB中所需的50Mbit/s数据率要求下,迭代次数可高达45次。还给出了FPGA的综合报告和基于SMIC 0.13μm CMOS工艺下的解码器版图。 展开更多
关键词 数字电视 vlsi LDPC 非规则码
下载PDF
具有拥塞缓解策略的动态虚拟通道研究及其VLSI实现 被引量:8
14
作者 赖明澈 王志英 +1 位作者 郭建军 戴葵 《计算机学报》 EI CSCD 北大核心 2008年第11期2026-2037,共12页
虚拟通道技术改善了片上网络性能,却带来了巨大的面积与功耗开销.通过分析静态虚拟通道的不足,提出了基于拥塞缓解策略的动态虚拟通道结构.它采用链表方式组织缓冲,可以自动调整通道结构来适应各种流量负载:在较低流量下,该结构扩展通... 虚拟通道技术改善了片上网络性能,却带来了巨大的面积与功耗开销.通过分析静态虚拟通道的不足,提出了基于拥塞缓解策略的动态虚拟通道结构.它采用链表方式组织缓冲,可以自动调整通道结构来适应各种流量负载:在较低流量下,该结构扩展通道队列深度,减小了报文传输延迟;在较高流量下,它增加虚拟通道数量,消除队列头阻塞与通道不足阻塞,并缓解拥塞现象发生,减少流反馈次数,提高了网络吞吐率.在90nm CMOS工艺下完成了DVC路由器的VLSI设计,与传统路由器相比,不仅改善了报文传输延迟与吞吐率,而且有效降低了面积与功耗开销. 展开更多
关键词 片上网络 虚拟通道 延迟 吞吐率 vlsi实现
下载PDF
一种分像素运动补偿插值滤波方法及高效VLSI实现 被引量:12
15
作者 王荣刚 李锦涛 +1 位作者 黄晁 张勇东 《计算机学报》 EI CSCD 北大核心 2005年第12期2052-2058,共7页
现代视频编码标准普遍采用变换与运动补偿预测混合型编码架构,该架构对运动补偿预测后的残差图像和运动矢量等信息进行变换编码,运动补偿预测的准确度对编码性能有显著影响.由于实际对象的运动精度是任意小的,允许运动矢量具有“分像素... 现代视频编码标准普遍采用变换与运动补偿预测混合型编码架构,该架构对运动补偿预测后的残差图像和运动矢量等信息进行变换编码,运动补偿预测的准确度对编码性能有显著影响.由于实际对象的运动精度是任意小的,允许运动矢量具有“分像素”精度,可以有效地提高运动补偿预测准确度,为了得到“分像素”位置的像素值,需要参考其周围相邻的像素值进行插值滤波.文中提出了一种低空间复杂度1/4像素插值方法两步四抽头插值法(Two Steps Four Taps Interpolation,TSFT),该方法与目前国际上最先进的视频编码标准H.264/AVC相比,可以降低11%的空间复杂度,计算复杂度和编码效率相当,已经被国内制定的编码标准AVS1.0采纳.另外,分像素插值是解码端主要的访存和计算瓶颈,文中给出了一个基于多级流水线结构的VLSI实现结构,可以降低访存带宽,同时提高插值器的运算速度,满足高清视频实时解码的需要. 展开更多
关键词 分像素运动补偿 插值滤波器 vlsi设计 视频编码
下载PDF
LSI/VLSI布线的退火模拟算法的研究与实现 被引量:5
16
作者 刘军 顾德仁 +1 位作者 兰家隆 王兆明 《电子学报》 EI CAS CSCD 北大核心 1989年第5期121-123,共3页
本文研究并提出了优化程度较高的退火模拟门阵列总体布线及平行通道区布线算法。算法已用FORTRAN语言实现并作为自动布图系统的组成部分成功地运行在Dual83/20微机上。
关键词 LSI vlsi 布线 退火 模拟算法
下载PDF
适合硬件实现的JPEG2000码率控制算法及其VLSI结构设计 被引量:7
17
作者 雷杰 孔繁锵 +1 位作者 吴成柯 李云松 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2008年第4期645-649,663,共6页
为了简化硬件实现的复杂度和降低存储量,提出一种采用码率预分配的JPEG2000码率控制算法,并给出相应的VLSI结构设计.原始图像经过小波变换和量化后,对EBCOT码块的有效比特平面进行独立熵估计,计算出所有码块的估计熵总和.依据每个码块... 为了简化硬件实现的复杂度和降低存储量,提出一种采用码率预分配的JPEG2000码率控制算法,并给出相应的VLSI结构设计.原始图像经过小波变换和量化后,对EBCOT码块的有效比特平面进行独立熵估计,计算出所有码块的估计熵总和.依据每个码块的估计熵在所有码块的估计熵总和中所占的比例,指导分配每个码块的码率,EBCOT编码器根据分配到的码率实时截断码流和编码通道,减少了T1编码的时间.码块经过T1编码后直接打包输出,无需率失真斜率计算和率失真优化截取.实验结果表明,本算法很大程度上减少了编码计算量和存储量,易于硬件实现. 展开更多
关键词 图像处理 图像压缩 率控制 码率分配 熵估计 vlsi电路
下载PDF
一种VLSI设计到无向赋权图的转换系统 被引量:5
18
作者 孙凌宇 冷明 +1 位作者 曾小荟 郁松年 《微电子学与计算机》 CSCD 北大核心 2009年第7期57-59,共3页
基于VLSI剖分问题的需要,设计并实现了VLSI设计到无向赋权图的转换系统(VLSI/Graph Converter,VGC).介绍了电路构造图和图文件存储格式,给出了VGC的处理流程图,提出了针对VLSI线网的无向赋权图转换算法.该算法解决的关键问题是,遍历树... 基于VLSI剖分问题的需要,设计并实现了VLSI设计到无向赋权图的转换系统(VLSI/Graph Converter,VGC).介绍了电路构造图和图文件存储格式,给出了VGC的处理流程图,提出了针对VLSI线网的无向赋权图转换算法.该算法解决的关键问题是,遍历树状结构的VLSI线网,将其转换为无向赋权图并存储为指定的图文件格式.VGC系统在Windows平台下用C++实现.实验及分析表明,该系统能正确地将Verilog语言描述的门级CPU转换为无向赋权图,避免了直接在VLSI线网上进行剖分,提高了VLSI剖分的效率. 展开更多
关键词 vlsi设计 vlsi线网 无向赋权图 转换
下载PDF
VLSI成品率预测与仿真 被引量:6
19
作者 郝跃 林锐 马佩军 《电子学报》 EI CAS CSCD 北大核心 1999年第2期55-58,共4页
本文建立IC光刻工艺相关缺陷计算模型和基于MonteCarlo统计成品率计算模型.阐述了集成电路功能成品率仿真系统XDYES实现,讨论了应用XDYES实现功能成品率设计,并给出该系统实用性验证.研究分析表明,其结... 本文建立IC光刻工艺相关缺陷计算模型和基于MonteCarlo统计成品率计算模型.阐述了集成电路功能成品率仿真系统XDYES实现,讨论了应用XDYES实现功能成品率设计,并给出该系统实用性验证.研究分析表明,其结果与实际结果符合很好. 展开更多
关键词 功能成品率 预测 仿真 vlsi
下载PDF
一种高速自适应Reed-Solomon译码结构及其VLSI优化实现 被引量:4
20
作者 邱昕 张浩 +2 位作者 亓中瑞 刘壹 陈杰 《电子与信息学报》 EI CSCD 北大核心 2009年第2期484-488,共5页
该文给出了一种自适应Reed-Solomon(RS)译码器结构。该结构可以自适应地处理长度变化的截短码编码数据块,适合于高速译码处理。该结构使译码处理不受数据块间隙长短的约束,既可以处理独立的编码数据块也可以处理连续发送的编码数据块。... 该文给出了一种自适应Reed-Solomon(RS)译码器结构。该结构可以自适应地处理长度变化的截短码编码数据块,适合于高速译码处理。该结构使译码处理不受数据块间隙长短的约束,既可以处理独立的编码数据块也可以处理连续发送的编码数据块。另外本译码器结构可以保证输出数据块间隔信息的完整性,满足无线通信和以太网中特殊业务的要求。本文还基于该结构对RS(255,239)译码器予以实现,该译码器经过Synopsys综合工具综合并用TSMC 0.18μm CMOS工艺实现,测试结果验证了该译码器的自适应功能和译码正确性,其端口处理速率可达1.6Gb/s。 展开更多
关键词 REED-SOLOMON 译码器 自适应译码 vlsi实现
下载PDF
上一页 1 2 84 下一页 到第
使用帮助 返回顶部