期刊文献+
共找到55篇文章
< 1 2 3 >
每页显示 20 50 100
AN ALGORITHM FOR VLSI CHANNEL ROUTING USING NEURAL NETWORK
1
作者 王东生 李芳 庄镇泉 《Journal of Electronics(China)》 1992年第4期343-349,共7页
The algorithm for VLSI channel routing using Hopfield neural model is discussed inthis paper.The basic methods of mapping VLSI channel routing problem to Hopfield neural net-work,constructing energy function,setting i... The algorithm for VLSI channel routing using Hopfield neural model is discussed inthis paper.The basic methods of mapping VLSI channel routing problem to Hopfield neural net-work,constructing energy function,setting initial neural status,and selecting various parametersare proposed.Finally,some experimental results are given. 展开更多
关键词 vlsi CHANNEL ROUTING NEURAL network HOPFIELD NEURAL model
下载PDF
PWM VLSI Neural Network for Fault Diagnosis 被引量:3
2
作者 吕琛 王桂增 张泽宇 《自动化学报》 EI CSCD 北大核心 2005年第2期195-201,共7页
An improved pulse width modulation (PWM) neural network VLSI circuit for fault diagnosis is presented, which differs from the software-based fault diagnosis approach and exploits the merits of neural network VLSI circ... An improved pulse width modulation (PWM) neural network VLSI circuit for fault diagnosis is presented, which differs from the software-based fault diagnosis approach and exploits the merits of neural network VLSI circuit. A simple synapse multiplier is introduced, which has high precision, large linear range and less switching noise effects. A voltage-mode sigmoid circuit with adjustable gain is introduced for realization of different neuron activation functions. A voltage-pulse conversion circuit required for PWM is also introduced, which has high conversion precision and linearity. These 3 circuits are used to design a PWM VLSI neural network circuit to solve noise fault diagnosis for a main bearing. It can classify the fault samples directly. After signal processing, feature extraction and neural network computation for the analog noise signals including fault information,each output capacitor voltage value of VLSI circuit can be obtained, which represents Euclid distance between the corresponding fault signal template and the diagnosing signal, The real-time online recognition of noise fault signal can also be realized. 展开更多
关键词 PWM型 vlsi 神经网络 故障诊断 噪声 脉冲宽度调节
下载PDF
一种面向VLSI实现的手写体数字识别系统 被引量:6
3
作者 路伟 石秉学 李志坚 《电子学报》 EI CAS CSCD 北大核心 1997年第5期29-34,共6页
本文介绍一种面向VLSI实现的手写体数字识别系统,其中采用汉明神经网络从模式中提取局部特征,然后对提取出的特征图进行压缩,最后由模糊逻辑识别器根据压缩的特征图对输入模式进行识别.为了在不增加特征集的情况下提高特征提取... 本文介绍一种面向VLSI实现的手写体数字识别系统,其中采用汉明神经网络从模式中提取局部特征,然后对提取出的特征图进行压缩,最后由模糊逻辑识别器根据压缩的特征图对输入模式进行识别.为了在不增加特征集的情况下提高特征提取性能,在系统设计时提出了四种新的技术,如具有多阈值的改进汉明神经网络结构等.在模糊逻辑识别器的设计中,提出了两种新的处理技术.实验表明该系统对手写字符的变形和位移等有较强的处理能力,该系统直接映射一种VLSI结构,易于实现单芯片集成. 展开更多
关键词 手写体 数字识别 vlsi 神经网络
下载PDF
神经网络计算部件的数字VLSI优化设计 被引量:1
4
作者 李昂 吴巍 +1 位作者 钱艺 王沁 《计算机工程》 CAS CSCD 北大核心 2008年第5期254-256,259,共4页
在神经网络的数字VLSI实现中,激活函数及乘累加等计算部件是设计中的难点。区别于使用乘法器及加法器的传统方法,该文提出的LMN方法基于查找表(即函数真值表),使用逻辑最小项化简提炼出函数最简逻辑表达式后,可直接生成结构规整的门级电... 在神经网络的数字VLSI实现中,激活函数及乘累加等计算部件是设计中的难点。区别于使用乘法器及加法器的传统方法,该文提出的LMN方法基于查找表(即函数真值表),使用逻辑最小项化简提炼出函数最简逻辑表达式后,可直接生成结构规整的门级电路,除线延时外,电路只有数个门级延时。以非线性函数为例对该方法进行了介绍,结果表明当定点数位数较少时,算法在速度及误差方面具有更好的性能。 展开更多
关键词 神经网络 vlsi设计 非线性函数 逻辑化简
下载PDF
神经元网络超大规模集成电路(VLSI)的实现 被引量:2
5
作者 谭锡林 胡金才 Wayne Lang 《电子学报》 EI CAS CSCD 北大核心 1993年第4期98-100,共3页
本文用MOS电路模拟一个生物神经细胞,并构成人工神经元网络。文中还给出了神经元电路的调整和测试方法。其测试结果表明这些电路能较好地模拟神经细胞的生物功能。
关键词 神经网络 集成电路 MOS电路
下载PDF
VLSI布局布线及其划分算法的设计与实现 被引量:1
6
作者 邵秀丽 刘景 《微机发展》 1999年第1期44-46,共3页
本文讨论在VLSI网络划分中应用的mini-cut算法,并根据实际运行情况提出一种改进的划分算法。
关键词 图划分 布局布线 算法 vlsi 集成电路
下载PDF
具有拥塞缓解策略的动态虚拟通道研究及其VLSI实现 被引量:8
7
作者 赖明澈 王志英 +1 位作者 郭建军 戴葵 《计算机学报》 EI CSCD 北大核心 2008年第11期2026-2037,共12页
虚拟通道技术改善了片上网络性能,却带来了巨大的面积与功耗开销.通过分析静态虚拟通道的不足,提出了基于拥塞缓解策略的动态虚拟通道结构.它采用链表方式组织缓冲,可以自动调整通道结构来适应各种流量负载:在较低流量下,该结构扩展通... 虚拟通道技术改善了片上网络性能,却带来了巨大的面积与功耗开销.通过分析静态虚拟通道的不足,提出了基于拥塞缓解策略的动态虚拟通道结构.它采用链表方式组织缓冲,可以自动调整通道结构来适应各种流量负载:在较低流量下,该结构扩展通道队列深度,减小了报文传输延迟;在较高流量下,它增加虚拟通道数量,消除队列头阻塞与通道不足阻塞,并缓解拥塞现象发生,减少流反馈次数,提高了网络吞吐率.在90nm CMOS工艺下完成了DVC路由器的VLSI设计,与传统路由器相比,不仅改善了报文传输延迟与吞吐率,而且有效降低了面积与功耗开销. 展开更多
关键词 片上网络 虚拟通道 延迟 吞吐率 vlsi实现
下载PDF
一种通用神经网络处理机设计及其VLSI集成化讨论 被引量:3
8
作者 魏允 王守觉 +1 位作者 王丽艳 鲁华祥 《电子学报》 EI CAS CSCD 北大核心 1995年第5期7-11,共5页
本文讨论了通用神经网络处理机的性能要求以及全模拟量处理、全数字量处理和数字模拟混合处理等各种处理方式的优缺点,设计了一种数字模拟混合处理的通用神经网络处理机结构。这种结构在当前VLSI集成工艺的条件下,具有较高的性能... 本文讨论了通用神经网络处理机的性能要求以及全模拟量处理、全数字量处理和数字模拟混合处理等各种处理方式的优缺点,设计了一种数字模拟混合处理的通用神经网络处理机结构。这种结构在当前VLSI集成工艺的条件下,具有较高的性能价格比。 展开更多
关键词 神经网络 数字模拟 混合处理 处理机
下载PDF
基于神经网络的降阶VLSI/WSI阵列重构算法
9
作者 高琳 张军英 许进 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2001年第3期287-291,共5页
提出了一个基于Hopfield网络的可降阶VLSI/WSI阵列重构算法 ,根据阵列中缺陷单元分布的二分图模型 ,将问题映射为相应的神经网络 ,有效地解决了阵列的重构问题 .实验结果表明 ,与启发式搜索方法相比 ,所提出的神经网络方法是一种快速、... 提出了一个基于Hopfield网络的可降阶VLSI/WSI阵列重构算法 ,根据阵列中缺陷单元分布的二分图模型 ,将问题映射为相应的神经网络 ,有效地解决了阵列的重构问题 .实验结果表明 ,与启发式搜索方法相比 ,所提出的神经网络方法是一种快速、高效的方法 . 展开更多
关键词 vlsi/WSI HOPFIELD网络 神经网络 集成电路 阵列重构算法
下载PDF
基于神经网络的单通道冗余VLSI/WSI阵列重构算法 被引量:1
10
作者 高琳 张军英 许进 《电子学报》 EI CAS CSCD 北大核心 2001年第12期1685-1688,共4页
本文提出了一个基于Hopfield网络的单通道冗余VLSI/WSI阵列重构算法 ,根据阵列中缺陷单元的分布情况 ,构造相应的矛盾图模型 ,将阵列的重构问题转化为求矛盾图的独立集且使得独立集的顶点数恰为缺陷单元的个数 ,有效地解决了阵列的重构... 本文提出了一个基于Hopfield网络的单通道冗余VLSI/WSI阵列重构算法 ,根据阵列中缺陷单元的分布情况 ,构造相应的矛盾图模型 ,将阵列的重构问题转化为求矛盾图的独立集且使得独立集的顶点数恰为缺陷单元的个数 ,有效地解决了阵列的重构问题 .实验结果表明 ,与传统的启发式方法相比 ,基于本文所提出的图论模型而采用的神经网络方法是一种简单、快速。 展开更多
关键词 vlsi/WSI阵列 HOPFIELD网络 神经网络 重构算法 集成电路
下载PDF
VLSI电源网络近似电路模型研究
11
作者 刘泽响 沈绪榜 贺占庄 《微电子学与计算机》 CSCD 北大核心 2010年第1期17-21,共5页
针对基于底层规划的电源网络分析、优化需求,提出了一种电源网络近似电路模型.根据电源网络结构特点,对其进行层次划分,并充分考虑标准单元吸纳电流的统计分布特性,建立各组成元件的电路模型.在此基础上,利用诺顿等效原理对其进行简化.... 针对基于底层规划的电源网络分析、优化需求,提出了一种电源网络近似电路模型.根据电源网络结构特点,对其进行层次划分,并充分考虑标准单元吸纳电流的统计分布特性,建立各组成元件的电路模型.在此基础上,利用诺顿等效原理对其进行简化.实验表明,基于近似电路模型的电源网络分析结果比悲观分析要小38.75%(最差电压降)和36.04%(中心节点电压降),分析结果更为可信. 展开更多
关键词 vlsi电源网络 电路模型 统计特性 分段线性时变电流源
下载PDF
一种神经网络计算器VLSI实现可行性研究
12
作者 冯天瑾 于青松 刘珑珑 《青岛海洋大学学报(自然科学版)》 CSCD 1998年第2期312-316,共5页
本文以一种新型激光扫描3-D视觉传播系统中快速求解3-D坐标值等为例子,展示BP神经网络的并行分布处理在本质上具有高速度优势及硬件容错能力;以及如何实现基于模拟神经网络的二进制数字量映射的无误差操作:进而阐明用模拟V... 本文以一种新型激光扫描3-D视觉传播系统中快速求解3-D坐标值等为例子,展示BP神经网络的并行分布处理在本质上具有高速度优势及硬件容错能力;以及如何实现基于模拟神经网络的二进制数字量映射的无误差操作:进而阐明用模拟VLSI技术实现训练后神经网络芯片的可行性和推广意义。 展开更多
关键词 神经网络 VISI实现 硬件容错能力 计算器
下载PDF
一种面向VLSI实现的脱机手写体数字识别系统的设计 被引量:4
13
作者 栗国星 石秉学 《电子学报》 EI CAS CSCD 北大核心 1999年第11期143-145,共3页
本文提出了一种基于细胞神经网络(CellularNeuralNetworkorCNN)和多层感知机(MultiLayerPerceptronorMLP)构成的组合神经网络进行手写体数字识别的系统及VLSI的实现.该系统首先由CNN从归一化为20×20的字符图像的水平与垂直方向以... 本文提出了一种基于细胞神经网络(CellularNeuralNetworkorCNN)和多层感知机(MultiLayerPerceptronorMLP)构成的组合神经网络进行手写体数字识别的系统及VLSI的实现.该系统首先由CNN从归一化为20×20的字符图像的水平与垂直方向以及两个对角线上逐行进行相邻单元检测(ConnectedComponentDetectororCCD),并把检测到的特征进行适当压缩,然后按一定的时序馈送到下一级的MLP来进行识别.MLP是一个80×20×10的具有局部互连的两层网络.它主要由神经处理单元(NeuralProcessingUnitorNPU)阵列、开关电流积分器以及电流比较器等构成.NPU的权重是可调整的,其值由反向传播学习算法事先学习好,再经过八值量化后每一个权重由四位来表示.该识别系统较为简单有效。 展开更多
关键词 细胞神经网络 多层感知机 手写体数字识别 vlsi
下载PDF
JPEG2000二维离散小波变换高效并行VLSI结构设计 被引量:18
14
作者 兰旭光 郑南宁 +3 位作者 吴勇 刘跃虎 刘在德 梅魁志 《西安交通大学学报》 EI CAS CSCD 北大核心 2004年第2期149-153,共5页
提出一种基于提升算法,实现JPEG2000编码系统中二维离散小波变换(DWT)的高效实时并行VL SI结构设计方法.利用该方法所得结构使行和列滤波器同时进行滤波,用少量行缓存代替大量中间存储空间,用优化的移位加操作替代乘法操作.整个结构采... 提出一种基于提升算法,实现JPEG2000编码系统中二维离散小波变换(DWT)的高效实时并行VL SI结构设计方法.利用该方法所得结构使行和列滤波器同时进行滤波,用少量行缓存代替大量中间存储空间,用优化的移位加操作替代乘法操作.整个结构采用流水线设计方法处理,在保证同样的精度下,大大减少了运算量,增加了硬件资源利用率,加快了变换速度,减小了电路的规模.二维离散小波滤波器结构已经过VerilogHDL行为级仿真验证,并可作为单独的IP核应用于正在开发的JPEG2000图像编、解码芯片中. 展开更多
关键词 二维离散小波变换 vlsi 并行结构 提升方法
下载PDF
脉频调制神经网络VLSI的设计及应用
15
作者 吕琛 王桂增 《控制理论与应用》 EI CAS CSCD 北大核心 2004年第2期174-178,共5页
本文提出了一种用于故障诊断识别的改进脉冲频率调制(PFM)VLSI神经网络电路,改进了传统的基于软件的机械故障诊断模式,发挥了神经网络超大规模集成电路(VLSI)的优势.利用单层感知器网络、场效应管电路实现了一种新的数字模拟混合突触乘... 本文提出了一种用于故障诊断识别的改进脉冲频率调制(PFM)VLSI神经网络电路,改进了传统的基于软件的机械故障诊断模式,发挥了神经网络超大规模集成电路(VLSI)的优势.利用单层感知器网络、场效应管电路实现了一种新的数字模拟混合突触乘法/加法器电路,而且该神经网络电路的突触权值不需要学习调整,降低了电路的复杂性.以此电路为基础,设计了进行主轴承噪声故障诊断的神经网络故障识别系统.将含有故障信息的原始噪声信号,经过前置信号处理分析、故障特征值提取和神经网络运算,得出VLSI电路输出端电容的电压——代表待识别信号与模板故障信号的“欧氏距离”,进而判断出故障的类别.经过仿真测试,基于硬件的诊断系统的识别性能接近于基于软件的系统. 展开更多
关键词 神经网络 故障诊断 超大规模集成电路 脉频调制
下载PDF
单体模糊神经网络:在智能控制中的应用及VLSI实现 被引量:2
16
作者 王振峰 靳东明 李志坚 《电子学报》 EI CAS CSCD 北大核心 1997年第5期79-81,共3页
本文提出一种融合人工神经网络与模糊集合理论思想的网络结构-单体模糊神经网络(MFNNs).在对该网络结构性质进行讨论的基础上,设计了该系统在智能控制领域中的应用,同时介绍了采用2μm电流型多值逻辑CMOS集成电路对该... 本文提出一种融合人工神经网络与模糊集合理论思想的网络结构-单体模糊神经网络(MFNNs).在对该网络结构性质进行讨论的基础上,设计了该系统在智能控制领域中的应用,同时介绍了采用2μm电流型多值逻辑CMOS集成电路对该系统进行的设计和实现的情况.研究表明这一新型的模糊神经网络有广阔的应用前景. 展开更多
关键词 单体 模糊神经网络 智能控制 多值逻辑 vlsi
下载PDF
神经网络的VLSI实现
17
作者 高丽娜 邱关源 《微电子学》 CAS CSCD 1993年第3期33-39,共7页
本文评述了当前神经网络电路实现的关键技术和研究现状,着重讨论了数字、模拟和脉冲流VLSI实现的电路技术及其未来发展。
关键词 神经网络 神经元 集成电路 vlsi
下载PDF
将神经网络控制器用于VLSI设计的方法研究
18
作者 詹璨铭 《微电子学与计算机》 CSCD 北大核心 2015年第7期11-16,共6页
探索在超大规模集成电路中应用神经网络控制器的方法.根据Petri网理论,将库所与变迁组合成神经节点,节点通过输入触发信号链接组成复杂控制网络.定义两种类型神经节点,一种是节点组成串行分枝,另外一种用于同步并发分枝.通过两种节点组... 探索在超大规模集成电路中应用神经网络控制器的方法.根据Petri网理论,将库所与变迁组合成神经节点,节点通过输入触发信号链接组成复杂控制网络.定义两种类型神经节点,一种是节点组成串行分枝,另外一种用于同步并发分枝.通过两种节点组合,形成三种基本网络结构,三种结构再次组合又可形成任意复杂控制器结构.根据控制器分枝内串行、分枝间并行的特点,设计编译软件,输入更抽象的分枝描述代码,自动生成对应神经网络控制器逻辑电路描述代码.VLSI设计中使用神经网络控制器,能够更接近了寄存器传输级电路,以及更精确地描述电路,还能提高设计性能与可靠性.复制神经节点减小单节点负载,可优化电路时序;复制节点还可构成冗余缓解空间单粒子翻转.神经网络控制器可以处理各种异常情况,提高功能容错性和可维护性.这种方法已经用在产品开发流程中,实践证明能有效提高开发效率和质量. 展开更多
关键词 超大规模集成电路 神经网络 状态机 PETRI网 单粒子翻转
下载PDF
基于网络流的高效VLSI子阵列重构 被引量:1
19
作者 黄弼胜 钱俊彦 《桂林电子科技大学学报》 2019年第6期466-470,共5页
为了提高构造高性能目标阵列的求解速度,提出一种基于网络流思想的改进型高效算法。该算法采用一种带有数据结构的高效网络模型来减少模型的结点规模。在新的模型基础上,该算法可以在一次迭代中同时找出多条最短路径,减少运行时间,从而... 为了提高构造高性能目标阵列的求解速度,提出一种基于网络流思想的改进型高效算法。该算法采用一种带有数据结构的高效网络模型来减少模型的结点规模。在新的模型基础上,该算法可以在一次迭代中同时找出多条最短路径,减少运行时间,从而提高高性能目标阵列重构速度。实验结果表明,在保证得到高性能目标阵列的前提下,该算法比其他现有算法更高效。 展开更多
关键词 重构 网络流 算法 处理器阵列 容错
下载PDF
无线网络化传感器中的AES VLSI设计
20
作者 郑东 王友仁 张砦 《传感器与微系统》 CSCD 北大核心 2009年第12期113-116,120,共5页
提出了一种高性价比的先进密码算法(AES)加/解密系统超大规模集成电路(VLSI)实现方案。为了减少硬件开销,采用模块复用技术对AES的2个核心运算部件(字节代换和列混合)进行了硬件可逆设计;为了提高加/解密速度,采用了轮间和轮内相结合的... 提出了一种高性价比的先进密码算法(AES)加/解密系统超大规模集成电路(VLSI)实现方案。为了减少硬件开销,采用模块复用技术对AES的2个核心运算部件(字节代换和列混合)进行了硬件可逆设计;为了提高加/解密速度,采用了轮间和轮内相结合的流水线结构;设计了一种轮密钥扩展结构,解决高速加/解时轮密钥分配的同步问题。实验结果表明:该设计不仅能够正确实现高速的AES加/解密运算,而且,与其他同类设计相比,具有更高的性价比。 展开更多
关键词 无线传感器网络 先进加密算法 超大规模集成电路 可逆硬件 密钥扩展
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部