期刊文献+
共找到5,227篇文章
< 1 2 250 >
每页显示 20 50 100
基于二叉树的Verilog多路分支语句综合算法
1
作者 廖俊鸿 刘森 +1 位作者 马铖昱 储著飞 《宁波大学学报(理工版)》 CAS 2024年第2期10-17,共8页
Verilog多路分支语句是硬件描述语言的一种条件语句,在处理器、网络交换和数字信号处理等领域应用广泛,且可通过数据选择器(Multiplexer,MUX)实现资源的极低消耗.现有基于And-Inverter Graph结构的综合工具ABC无法有效综合此类电路.因此... Verilog多路分支语句是硬件描述语言的一种条件语句,在处理器、网络交换和数字信号处理等领域应用广泛,且可通过数据选择器(Multiplexer,MUX)实现资源的极低消耗.现有基于And-Inverter Graph结构的综合工具ABC无法有效综合此类电路.因此,提出了一种新型逻辑网络表达形式MAIG(MUX-And-Inverter Graph),针对Verilog多路分支语句中的显式电路给出了基于二叉树的综合算法.为提高算法的运行效率以及综合质量,首先提取电路特征参数并进行矩阵列变换,进而实现MUX门的个数和层级减少;然后根据矩阵的0、1取值,通过二叉树优化算法划分矩阵递归生成面积小、时延低的MAIG.与学术界综合工具ABC相比,所提算法在工艺映射前电路逻辑门的个数和深度平均优化72%和52%,工艺映射后电路面积和时延平均改善67%和33%. 展开更多
关键词 verilog多路分支语句 数据选择器 二叉树 MAIG
下载PDF
触发器的VHDL语言设计
2
作者 宋帅迪 《数字技术与应用》 2024年第6期63-65,共3页
利用硬件描述语言完成电路的设计,已经成为数字系统设计的重要方法。本文利用VHDL语言,实现具有同步置位、复位的D触发器设计,并利用MAX plusII对其进行仿真。根据软件的输出波形,分别完成了D触发器不同功能的验证。
关键词 硬件描述语言 D触发器 数字系统设计 vhdl语言 复位 输出波形
下载PDF
从Verilog到VHDL的翻译器VtoV的设计与实现 被引量:3
3
作者 蒋敬旗 刁岚松 刘明业 《北京理工大学学报》 EI CAS CSCD 北大核心 2001年第1期40-43,共4页
研究硬件描述语言 Verilog和 VHDL共有的语言特性 ,研制 SUN SPARC2工作站环境下的翻译系统 .在 SUN SPARC2工作站平台上使用 C++提取出了一组通用的硬件数据结构 ,可以进行代码重用 .在 SUN SPARC2工作站上设计和实现了一个从硬件描述... 研究硬件描述语言 Verilog和 VHDL共有的语言特性 ,研制 SUN SPARC2工作站环境下的翻译系统 .在 SUN SPARC2工作站平台上使用 C++提取出了一组通用的硬件数据结构 ,可以进行代码重用 .在 SUN SPARC2工作站上设计和实现了一个从硬件描述语言 Verilog到 VHDL的翻译器 Vto V.该翻译器能够实现从 Verilog的行为子集到VHDL的转换 . 展开更多
关键词 硬件描述语言 verilog vhdl 翻译器
下载PDF
两种硬件描述语言VHDL/Verilog的发展及其应用 被引量:12
4
作者 罗杰 康华光 《电气电子教学学报》 2002年第4期1-5,共5页
首先简要介绍了两种 HDL( Hardware Description L anguage)的发展和内容 ,叙述了 HDL 语言的主要特点 ,然后就 HDL 的设计流程作较详细的讨论 ,附有 HDL的设计举例。
关键词 硬件描述语言 数字逻辑设计 电子设计自动化 vhdl verilogHDL EDA
下载PDF
实现VHDL与Verilog HDL混合编程的一种方法 被引量:1
5
作者 赵旦峰 赵崇辉 齐金月 《应用科技》 CAS 2003年第9期7-8,18,共3页
介绍了一种在MaxplusⅡ下实现VerilogHDL语言和VHDL语言混合编程的方法,并进行了比较.以CRC电路为例进行了介绍.在混合编程的指导思想下,可以实现VerilogHDL和VHDL编写的模块.
关键词 vhdl语言 verilogHDL语言 混合编程 硬件描述语言 CRC电路
下载PDF
Verilog与VHDL时序控制机制比较及转换方法
6
作者 胡燕翔 刘明业 《计算机工程》 CAS CSCD 北大核心 2004年第10期32-34,共3页
Verilog 和VHDL都是基于通用逻辑模拟的,但二者在时序控制机制上存在着明显的差别,且采用的模拟时序模型亦不相同。在将Verilog 描述转换为具有等同模拟行为的VHDL描述时,必须首先保证时序控制机制转换的正确并设法消除二者在模拟时... Verilog 和VHDL都是基于通用逻辑模拟的,但二者在时序控制机制上存在着明显的差别,且采用的模拟时序模型亦不相同。在将Verilog 描述转换为具有等同模拟行为的VHDL描述时,必须首先保证时序控制机制转换的正确并设法消除二者在模拟时序模型上的差别。该文结合行为级时序模型对Verilog 和VHDL的时序控制机制进行比较,在此基础上提出行为级Verilog 描述向VHDL转换的方法。经在已完成的Verilog——VHDL转换程序中应用,证明了其正确性。最后给出转换实例及模拟比较结果。 展开更多
关键词 verilog vhdl 时序控制 行为级语义
下载PDF
Verilog-VHDL翻译器设计与实现
7
作者 胡燕翔 刘明业 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2004年第8期1074-1079,共6页
在对Verilog和VHDL两种语言进行全面分析比较的基础上 ,依据统一的模拟时序模型和设计引用层次 ,采用模拟语义制导的方法完成从Verilog描述向VHDL描述的翻译转换 在保持功能等价和可综合性的同时 ,减少对语法和描述风格的限制
关键词 verilog-vhdl 翻译器 模拟时序模型 硬件描述语言 模拟语义
下载PDF
硬件描述语言VHDL到Verilog的翻译 被引量:4
8
作者 郭建 刘建元 +3 位作者 杜慧敏 韩俊刚 郝克刚 华庆一 《西北大学学报(自然科学版)》 CAS CSCD 北大核心 2000年第1期15-19,共5页
分析了两种常用硬件描述语言 Verilog和 VHDL的语言特征 ,找出它们之间内在的对应关系 ,并阐述了由 VHDL向 Verilog语言翻译的实现方法。
关键词 vhdl语言 verilog语言 翻译程序 硬件描述语言
下载PDF
Verilog到VHDL翻译器的设计与实现 被引量:4
9
作者 安健 吴悦 +1 位作者 杨洪斌 李俊红 《计算机工程与设计》 CSCD 北大核心 2005年第10期2695-2697,共3页
描述了一个Verilog到VHDL翻译器Verilog2VHDL的设计与实现。首先将Verilog模块转换为中间格式,然后按照预定义的翻译规则,生成功能等价的VHDL设计实体。该翻译器目前只支持Verilog的一个子集。通过Verilog2VHDL,使得在Verilog-VHDL混合... 描述了一个Verilog到VHDL翻译器Verilog2VHDL的设计与实现。首先将Verilog模块转换为中间格式,然后按照预定义的翻译规则,生成功能等价的VHDL设计实体。该翻译器目前只支持Verilog的一个子集。通过Verilog2VHDL,使得在Verilog-VHDL混合设计环境中重用Verilog设计成为可能。 展开更多
关键词 verilog vhdl 翻译器
下载PDF
Verilog-VHDL Simulation Interoperability
10
作者 胡燕翔 刘明业 《Journal of Beijing Institute of Technology》 EI CAS 2003年第S1期124-128,共5页
A Verilog-VHDL translating method directed by simulation semantics is presented. Based on the analysis and comparison, three steps are taken to implement the translation. Through semantic analyzing and syntax tree rec... A Verilog-VHDL translating method directed by simulation semantics is presented. Based on the analysis and comparison, three steps are taken to implement the translation. Through semantic analyzing and syntax tree reconstructing before translation, the main part of Verilog is supported. According to the level in the design hierarchy, the modules are translated in down-top order, and that results in a correct VHDL declaration-reference order. The translation rules of assignment statements and delay/timing constructs are also explained in detail. This method has been successfully implemented in the translator developed by the authors. The correctness has been validated by many examples. 展开更多
关键词 verilog vhdl simulation semantics events scheduling design hierarchy
下载PDF
基于FPGA的TANGRAM分组密码算法实现
11
作者 王建新 许弘可 +3 位作者 郑玉崝 肖超恩 张磊 洪睿鹏 《计算机应用研究》 CSCD 北大核心 2024年第1期260-265,共6页
TANGRAM系列分组密码算法是一种采用比特切片方法,适合多种软硬件平台的系列分组密码算法。针对TANGRAM-128/128算法,使用Verilog HDL对该算法进行FPGA实现并提出设计方案。首先,介绍了TANGRAM密码算法的特点和流程,提出了针对TANGRAM... TANGRAM系列分组密码算法是一种采用比特切片方法,适合多种软硬件平台的系列分组密码算法。针对TANGRAM-128/128算法,使用Verilog HDL对该算法进行FPGA实现并提出设计方案。首先,介绍了TANGRAM密码算法的特点和流程,提出了针对TANGRAM密码算法进行44轮加/解密迭代计算的方案,该方案采取有限状态机的方法有效降低了资源消耗;其次,基于国产高云云源平台,完成了基于高云FPGA的算法工程实现,以及功能仿真和数据的正确性验证,同时在QuartusⅡ13.1.0平台上也进行了相关测试,用以比较。测试结果表明,TANGRAM系列分组密码算法基于Altera公司的CycloneⅣE系列EP4CE40F29C6芯片进行工程实现,最大时钟频率为138.64 MHz,加/解密速率为403.30 Mbps;基于高云半导体GW2A-55系列芯片的最大时钟频率为96.537 MHz,加/解密速率为280.80 Mbps。 展开更多
关键词 TANGRAM 分组密码算法 verilog HDL 有限状态机
下载PDF
基于VHDL语言的序列发生器设计
12
作者 焦鹏 邓正万 《数字技术与应用》 2023年第1期171-173,共3页
在介绍了序列信号发生器的基础上,给出了利用VHDL语言设计的具体方法。结合MAX+PLUS II的波形仿真功能,验证设计的正确性。1序列信号发生器简介数字信号采用二值信息“0”和“1”来表示两个相对的状态,如脉冲的有、无或电平的高、低。例... 在介绍了序列信号发生器的基础上,给出了利用VHDL语言设计的具体方法。结合MAX+PLUS II的波形仿真功能,验证设计的正确性。1序列信号发生器简介数字信号采用二值信息“0”和“1”来表示两个相对的状态,如脉冲的有、无或电平的高、低。例如:若用“1”表示高电平,则“0”可表示低电平;若用“0”表示有脉冲,则“1”可表示无脉冲。数字电路中,“0”和“1”仅表示两种相对独立的状态,没有数值上的大小概念,在实际应用中,两个相对独立的状态可用电子器件的开关特性来实现,就是利用二极管、三极管、场效应管等元器件的开关特性,如完全导通表示一种状态,完全截止表示另一种状态。因此,数字电路的传输与信号处理无论在电路结构还是研究内容、分析方法均与模拟电路不同。 展开更多
关键词 波形仿真 数字电路 开关特性 vhdl语言 序列信号发生器 场效应管 模拟电路 数字信号
下载PDF
基于Verilog的有限状态机设计与优化 被引量:23
13
作者 孔昕 吴武臣 +1 位作者 侯立刚 周毅 《微电子学与计算机》 CSCD 北大核心 2010年第2期180-183,共4页
研究了不同的状态机编码(二进制、格雷码、独热码)和不同的状态机描述方式(one always,two always,three always)的优点和缺点,并分析了他们对有限状态机性能的影响.分别使用XilinxISE和Design Compiler对一个实例进行了综合,分析了其... 研究了不同的状态机编码(二进制、格雷码、独热码)和不同的状态机描述方式(one always,two always,three always)的优点和缺点,并分析了他们对有限状态机性能的影响.分别使用XilinxISE和Design Compiler对一个实例进行了综合,分析了其面积、速度和功耗的信息.结果表明,one always的写法需要被摒弃;two always的编码风格适合Moore型状态机;而three always的编码风格适合Mealy型状态机.同时也给出了适合不同设计的最优状态编码. 展开更多
关键词 verilog 有限状态机 编码风格 优化
下载PDF
ASIC设计中基于Verilog语言的inout(双向)端口程序设计 被引量:6
14
作者 王天盛 李斌桥 +3 位作者 赵毅强 李树荣 裴志军 姚素英 《计算机工程与应用》 CSCD 北大核心 2003年第34期129-132,183,共5页
论文详细介绍了基于Verilog硬件描述语言的inout(双向)端口设计方法,提出了一种与实际情况吻合的仿真方法,并通过CMOS图像传感器控制电路设计中一个可综合的设计实例,指出了设计和仿真中应注意的问题。
关键词 ASIC verilog HDL inout 双向端口 仿真
下载PDF
基于VerilogHDL的分频器的优化设计 被引量:8
15
作者 张奇惠 武超 +2 位作者 王二萍 蒋俊华 张伟风 《河南大学学报(自然科学版)》 CAS 北大核心 2007年第4期343-346,共4页
基于整数和小数分频的实现原理,提出了整数和小数分频器的算法和结构,采用Verilog硬件描述语言优化设计了偶数、非50%占空比和50%占空比的奇数、半整数分频器,重点对任意小数分频器进行了设计优化.用LDV5.1进行了仿真,用Synplify Pro进... 基于整数和小数分频的实现原理,提出了整数和小数分频器的算法和结构,采用Verilog硬件描述语言优化设计了偶数、非50%占空比和50%占空比的奇数、半整数分频器,重点对任意小数分频器进行了设计优化.用LDV5.1进行了仿真,用Synplify Pro进行了基于ALTERA公司FPGA的综合,证明了其可行性. 展开更多
关键词 分频器 verilog HDL 优化 FPGA
下载PDF
基于Verilog-A的模拟电路行为模型及仿真 被引量:8
16
作者 朱樟明 张春朋 +1 位作者 杨银堂 付永朝 《电子器件》 CAS 2003年第4期396-399,共4页
分析了模拟硬件描述语言Verilog-A的特点及模型结构,根据仿真速度和仿真精度的折衷考虑,设计实现了模拟开关、带隙基准电压源及运放的Verilog-A行为模型。根据数模转换器(DAC)的特性,基于Verilog-A设计了DAC参数测试模型,也建立8位DAC... 分析了模拟硬件描述语言Verilog-A的特点及模型结构,根据仿真速度和仿真精度的折衷考虑,设计实现了模拟开关、带隙基准电压源及运放的Verilog-A行为模型。根据数模转换器(DAC)的特性,基于Verilog-A设计了DAC参数测试模型,也建立8位DAC的行为模型。所有行为模型都在CadenceSpectre仿真器中实现了仿真验证。 展开更多
关键词 verilog—A 行为 模型 仿真
下载PDF
基于Verilog HDL的有限状态机设计与描述 被引量:27
17
作者 刘小平 何云斌 董怀国 《计算机工程与设计》 CSCD 北大核心 2008年第4期958-960,共3页
有限状态机(FSM)是逻辑设计的重要内容,稍大一点的逻辑设计都存在FSM。介绍了采用Verilog HDL实现有限状态机的几种不同编码方式和描述风格,并从稳定性、可读性、速度和面积等方面比较了不同实现方式的利弊。最后,以简单序列检测器为例... 有限状态机(FSM)是逻辑设计的重要内容,稍大一点的逻辑设计都存在FSM。介绍了采用Verilog HDL实现有限状态机的几种不同编码方式和描述风格,并从稳定性、可读性、速度和面积等方面比较了不同实现方式的利弊。最后,以简单序列检测器为例实现了可综合的FSM描述,并分析了其采用不同描述风格所得的综合结果。 展开更多
关键词 有限状态机 verilog硬件描述语言 状态编码 独热码 综合
下载PDF
基于VHDL的有限状态机描述及综合 被引量:8
18
作者 孔健 杨洪斌 +1 位作者 吴悦 唐毅 《计算机工程》 CAS CSCD 北大核心 2003年第15期82-83,143,共3页
介绍了使用VHDL描述有限状态机的方法,重点分析了综合过程中的难点并提供了解决方法。最后以乘法电路为例实现了可综合的FSM描述并通过门级仿真验证正确性。
关键词 vhdl 有限状态机 综合 乘法电路
下载PDF
基于VHDL的故障注入技术 被引量:7
19
作者 曾宪炼 马捷中 +1 位作者 任向隆 何世强 《计算机工程》 CAS CSCD 北大核心 2010年第11期244-246,249,共4页
对基于VHDL的故障注入技术进行研究,阐述基于仿真命令、"破坏"和"突变"的故障注入技术原理,以8051处理器为注入对象,实现3种故障注入技术。对3种技术的特性进行比较分析。对于仿真命令方式,研究信号操作和变量操作... 对基于VHDL的故障注入技术进行研究,阐述基于仿真命令、"破坏"和"突变"的故障注入技术原理,以8051处理器为注入对象,实现3种故障注入技术。对3种技术的特性进行比较分析。对于仿真命令方式,研究信号操作和变量操作2种方式,针对变量操作方式提出可行的实现方法。对于"破坏"方式,通过对"串行破坏"和"并行破坏"的分析比较,证明前者更具实用价值。对于"突变"方式,介绍不同的实现方法,提出优化的设计方案。 展开更多
关键词 vhdl语言 故障注入 仿真命令 破坏 突变
下载PDF
基于VHDL技术实现视频采集处理器的控制 被引量:5
20
作者 田雁 曹剑中 +2 位作者 许朝晖 李变霞 刘莹 《光子学报》 EI CAS CSCD 北大核心 2006年第8期1276-1279,共4页
针对目前视频图像采集技术中图像采样控制复杂,应用不灵活的问题,基于现有视频采样芯片SAA7111,提出一种采用VHDL技术来模拟实现I2C总线接口的方法,控制视频采集处理器实现视频图像采集.实验证明,I2C总线控制SAA7111采样图像数据正确、... 针对目前视频图像采集技术中图像采样控制复杂,应用不灵活的问题,基于现有视频采样芯片SAA7111,提出一种采用VHDL技术来模拟实现I2C总线接口的方法,控制视频采集处理器实现视频图像采集.实验证明,I2C总线控制SAA7111采样图像数据正确、稳定.该方法具有非常好的可移植性. 展开更多
关键词 I2C总线 vhdl 视频采集 SAA7111
下载PDF
上一页 1 2 250 下一页 到第
使用帮助 返回顶部