期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于FPGA的直流电机伺服控制系统设计 被引量:2
1
作者 张建祥 陆辉山 《科技视界》 2016年第4期11-11,29,共2页
为了提高直流电机伺服控制系统的静态调节精度和动态范围,以FPGA为核心开发了电机控制系统,设计了数据采集电路和隔离驱动电路,控制策略采用速度、位置、电流三环控制,并用Verlog HDL语言实现了控制算法。此方案增强了电机负载能力和响... 为了提高直流电机伺服控制系统的静态调节精度和动态范围,以FPGA为核心开发了电机控制系统,设计了数据采集电路和隔离驱动电路,控制策略采用速度、位置、电流三环控制,并用Verlog HDL语言实现了控制算法。此方案增强了电机负载能力和响应特性,在电机控制领域有着广阔的应用前景。 展开更多
关键词 直流电机 FPGA verlog HDL
下载PDF
基于DES的随机数发生器的实现研究
2
作者 周俊峰 陈涛 《微电子技术》 2002年第6期1-5,33,共6页
本文分别从行为级和RTL级实现并且验证了DES电路。在DES的VLSI实现过程中充分考虑了DES的结构特征,采取了一系列的优化措施,使得整个电路在速度和面积上取了较好的效果。最后提出一个适用于IC卡等有嵌入式安全需要的系统中的DES模块的... 本文分别从行为级和RTL级实现并且验证了DES电路。在DES的VLSI实现过程中充分考虑了DES的结构特征,采取了一系列的优化措施,使得整个电路在速度和面积上取了较好的效果。最后提出一个适用于IC卡等有嵌入式安全需要的系统中的DES模块的实现方案。 展开更多
关键词 DES 随机数发生器 VLSI verlog HDL IC卡 FPGA 分组密码
下载PDF
基于FPGA的多功能数字钟设计 被引量:3
3
作者 刘睿劼 《电脑与电信》 2009年第5期73-75,共3页
本文介绍了利用EDA技术自顶向下的设计方法,提出了一个多功能数字钟的设计方案,采用VerlogHDL语言设计了数字钟系统的各个模块,在QuartusII开发平台下进行了编译、仿真、下载,实现了基本计时显示和设置、调整时间、闹钟和秒表功能。
关键词 FPGA verlog HDL Quartus II 数字钟
下载PDF
话音数据多功能复用设备中的统计复用
4
作者 何科奇 《成都信息工程学院学报》 2007年第3期347-351,共5页
介绍了时分统计复用的一些基本概念以及在话音数据多功能复用设备中所起到的重要作用;结合实际工作中的一个成功应用,给出了使用现场可编程逻辑阵列(FPGA)实现统计复用的一个实例。
关键词 统计复用 现场可编程逻辑阵列 硬件描述语言
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部