期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于VersaPHY的IEEE 1394b协议硬件设计
被引量:
3
1
作者
朱榆涵
邵洪峰
+1 位作者
伊小素
龙映雪
《电子测量技术》
2012年第4期136-139,共4页
VersaPHY技术是IEEE 1394b的补充协议,由于具有带宽高、结构灵活、成本低等优点,已经被广泛应用于汽车、军用、医疗、工业等领域。由于没有现成的VersaPHY芯片,以FPGA、IEEE 1394b物理层芯片和光电转换模块为基础,完成了VersaPHY协议的...
VersaPHY技术是IEEE 1394b的补充协议,由于具有带宽高、结构灵活、成本低等优点,已经被广泛应用于汽车、军用、医疗、工业等领域。由于没有现成的VersaPHY芯片,以FPGA、IEEE 1394b物理层芯片和光电转换模块为基础,完成了VersaPHY协议的硬件电路设计,为VersaPHY技术的后续研究提供了可靠的保证。借助示波器和IEEE 1394总线接口分析仪对电路中的信号和数据包的传输进行测试,结果表明,信号的完整性良好,可以保证硬件稳定运行,本设计实现了低成本、小型化、低功耗,对解决1394b光总线与低速总线之间的设备兼容问题具有很好的启示。
展开更多
关键词
versaphy
IEEE1394B
FPGA硬件设计
下载PDF
职称材料
IEEE 1394b VersaPHY的IP核设计与实现
被引量:
1
2
作者
朱榆涵
邵洪峰
+1 位作者
伊小素
龙映雪
《计算机测量与控制》
CSCD
北大核心
2012年第9期2525-2528,共4页
文章提出了VersaPHY的IP核的实现方案;根据VersaPHY协议,分析了VersaPHY的标签、数据包和寄存器,完成了VersaPHY的IP核设计;在Altera QuartusⅡ开发平台上,结合Verilog HDL语言和其自带的IP CORE实现了VP-Label寻址的数据包(读请求包、...
文章提出了VersaPHY的IP核的实现方案;根据VersaPHY协议,分析了VersaPHY的标签、数据包和寄存器,完成了VersaPHY的IP核设计;在Altera QuartusⅡ开发平台上,结合Verilog HDL语言和其自带的IP CORE实现了VP-Label寻址的数据包(读请求包、读响应包、写请求包、写响应包)的接收和发送;最后借助于QuartusⅡ集成开发环境提供的SignalTapⅡ逻辑分析仪进行验证,结果表明,该系统可以实现不同速度(100Mb/s、200Mb/s、400Mb/s、800Mb/s)的VersaPHY的数据包的传输,工作稳定可靠,满足实际应用需求。
展开更多
关键词
versaphy
IP核
VERILOG
HDL
下载PDF
职称材料
题名
基于VersaPHY的IEEE 1394b协议硬件设计
被引量:
3
1
作者
朱榆涵
邵洪峰
伊小素
龙映雪
机构
北京航空航天大学仪器科学与光电工程学院
出处
《电子测量技术》
2012年第4期136-139,共4页
文摘
VersaPHY技术是IEEE 1394b的补充协议,由于具有带宽高、结构灵活、成本低等优点,已经被广泛应用于汽车、军用、医疗、工业等领域。由于没有现成的VersaPHY芯片,以FPGA、IEEE 1394b物理层芯片和光电转换模块为基础,完成了VersaPHY协议的硬件电路设计,为VersaPHY技术的后续研究提供了可靠的保证。借助示波器和IEEE 1394总线接口分析仪对电路中的信号和数据包的传输进行测试,结果表明,信号的完整性良好,可以保证硬件稳定运行,本设计实现了低成本、小型化、低功耗,对解决1394b光总线与低速总线之间的设备兼容问题具有很好的启示。
关键词
versaphy
IEEE1394B
FPGA硬件设计
Keywords
versaphy
l IEEE 1394b
FPGA hardware design
分类号
TP2 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
IEEE 1394b VersaPHY的IP核设计与实现
被引量:
1
2
作者
朱榆涵
邵洪峰
伊小素
龙映雪
机构
北京航空航天大学仪器科学与光电工程学院
出处
《计算机测量与控制》
CSCD
北大核心
2012年第9期2525-2528,共4页
文摘
文章提出了VersaPHY的IP核的实现方案;根据VersaPHY协议,分析了VersaPHY的标签、数据包和寄存器,完成了VersaPHY的IP核设计;在Altera QuartusⅡ开发平台上,结合Verilog HDL语言和其自带的IP CORE实现了VP-Label寻址的数据包(读请求包、读响应包、写请求包、写响应包)的接收和发送;最后借助于QuartusⅡ集成开发环境提供的SignalTapⅡ逻辑分析仪进行验证,结果表明,该系统可以实现不同速度(100Mb/s、200Mb/s、400Mb/s、800Mb/s)的VersaPHY的数据包的传输,工作稳定可靠,满足实际应用需求。
关键词
versaphy
IP核
VERILOG
HDL
Keywords
versaphy
IP core
Verilog HDL
分类号
TP2 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于VersaPHY的IEEE 1394b协议硬件设计
朱榆涵
邵洪峰
伊小素
龙映雪
《电子测量技术》
2012
3
下载PDF
职称材料
2
IEEE 1394b VersaPHY的IP核设计与实现
朱榆涵
邵洪峰
伊小素
龙映雪
《计算机测量与控制》
CSCD
北大核心
2012
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部