期刊文献+
共找到73篇文章
< 1 2 4 >
每页显示 20 50 100
High-Performance FIR Filter Implementation Using Anurupye Vedic Multiplier
1
作者 S. Jayakumar Dr. A. Sumathi 《Circuits and Systems》 2016年第11期3723-3733,共12页
In this, today’s world immeasurable analysis goes within the field of communication and signal processing applications. The FIR filter is mostly employed in filtering applications to enhance the quality of the signal... In this, today’s world immeasurable analysis goes within the field of communication and signal processing applications. The FIR filter is mostly employed in filtering applications to enhance the quality of the signal. In any processor, the performance of the system is based on the speed of the multiplier unit involved in its operation. Since multiplier forms the indispensable building blocks of the FIR filter system. Its performance has contributed in determining the execution of the FIR filter system. Also, due to the tremendous development in the technology, many approaches such as an array, Vedic methods are made to speed up the multiplier computations. The problem in speed-up operation and resource utilization of hardware with all the conventional methods due to the critical path found in partial products has to be optimized using proposed method. This paper presents the implementation and execution of a FIR Filter design using Anurupye multiplier. Here the FIR filter is examined by using various multiplier algorithms such as Anurupye, Urdhava Tiryagbhyam, and array multipliers. The FIR filter is simulated for analyzing delay;area and power are meted out and lessened by utilizing proposed Anurupye multiplier. The FIR filter design utilizing proposed multiplier offers delay around 18.99 and only 4% of LUT slice utilization compared to existing methods. This architecture is coded in VHDL, simulated using the ModelSim and synthesized with Xilinx. 展开更多
关键词 Finite Impulse Response (FIR) Filter Urdhava Triyagbhyam Anurupye Vedic Multiplier very high-speed hardware description language (VHDL)
下载PDF
HDB_3编译码器的优化设计与实现 被引量:6
2
作者 张巧文 朱仲杰 +1 位作者 梁丰 戴迎珺 《西南交通大学学报》 EI CSCD 北大核心 2008年第1期25-28,76,共5页
针对现有HDB3(三阶高密度双极性)编码器中存在编码复杂、输出延时长等缺陷,提出了一种基于分组编码、统一极性判断和位置极性判断的HDB3编码器快速设计方法,并相应提出了基于极性判别的快速译码设计方法,避免了译码过程中的取代节检测.... 针对现有HDB3(三阶高密度双极性)编码器中存在编码复杂、输出延时长等缺陷,提出了一种基于分组编码、统一极性判断和位置极性判断的HDB3编码器快速设计方法,并相应提出了基于极性判别的快速译码设计方法,避免了译码过程中的取代节检测.在QuartusⅡ5.1下的仿真结果表明,提出的编译码方法具有消耗资源少、工作速度快的优点,与现有方法相比,编码和译码占用的逻辑单元数分别减少25%和40%,扇出数分别减少29.4%和50.9%.经实际测试,编译码器功能正确,可用于实际电路中. 展开更多
关键词 HDB3码 VHDL 编译码器 极性判别
下载PDF
基于VHDL语言的参数化设计方法 被引量:9
3
作者 孙延腾 吴艳霞 顾国昌 《计算机工程与应用》 CSCD 北大核心 2010年第31期68-71,共4页
随着FPGA制造工艺的不断进步,越来越多的应用可以在FPGA中实现。虽然用于FPGA设计的VHDL语言具有很好的可移植性,但是FPGA芯片的可用资源不尽相同,因此对设计的规模进行参数化才能实现设计的可移植及充分利用FPGA的资源。此外,同一算法... 随着FPGA制造工艺的不断进步,越来越多的应用可以在FPGA中实现。虽然用于FPGA设计的VHDL语言具有很好的可移植性,但是FPGA芯片的可用资源不尽相同,因此对设计的规模进行参数化才能实现设计的可移植及充分利用FPGA的资源。此外,同一算法在不同的应用领域中,也会需要对其规模进行改变。设计的参数化是指只需要对参数进行设定就可以自动生成相应规模设计的技术。首先提出了一种基于综合工具的VHDL参数化设计方法,其次以多路奇偶校验生成器为例,详细说明了参数化的基本过程,最后在HMMer的FPGA实现中应用所提出的方法,从而实现对运算单元数量的控制。所提出的参数化方法具有操作简单、代码变动小、无需要第三方代码支持等优点。实验表明,该方法是VHDL设计中成本小、效果好的参数化设计方案。 展开更多
关键词 现场可编程门阵列 VHDL 可移植性 参数化设计 HMMer
下载PDF
基于FPGA的音频芯片输出控制设计 被引量:6
4
作者 韩延义 李航 李岳 《实验室研究与探索》 CAS 北大核心 2013年第5期94-96,167,共4页
研究使用VHDL对FPGA进行编程并控制wm8731音频解码芯片将数字音频信号转换为模拟音频信号输出。通过对wm8731芯片的数字音频信号输入时序和控制信号时序的研究,达到对wm8731芯片进行控制及模拟音频信号输出的控制。实验结果表明,本设计... 研究使用VHDL对FPGA进行编程并控制wm8731音频解码芯片将数字音频信号转换为模拟音频信号输出。通过对wm8731芯片的数字音频信号输入时序和控制信号时序的研究,达到对wm8731芯片进行控制及模拟音频信号输出的控制。实验结果表明,本设计可以达到控制wm8731进行音频信号的数模转换的功能。 展开更多
关键词 VHDL FPGA 音频解码芯片 WM8731
下载PDF
现场可编程门阵列在逆变器控制系统中的应用 被引量:3
5
作者 胡兵 陶生桂 毛明平 《同济大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第1期97-100,共4页
介绍了现场可编程门阵列 (FPGA)器件的内部结构特点及其在三点式逆变器控制电路上的应用 ,给出了该设计的仿真波形 。
关键词 现场可编程门列阵 甚高频 集成电路 硬件描述语言 逆变器 控制电路 PWM调制 调速性能
下载PDF
VHDL数字系统设计实验教学研究 被引量:6
6
作者 廖荣 李蓓 +1 位作者 张振杰 李宇威 《实验室研究与探索》 CAS 北大核心 2017年第12期227-229,289,共4页
VHDL数字系统设计实验课程已建成立体化教学资源,自主开发了EDA实验平台,建成含课堂视频、实验指导视频、电子教案、网上信息发布、师生互动等的课程网站;还精心设计了实验内容,安排了由浅入深的基本模块电路设计、简单综合设计、接近... VHDL数字系统设计实验课程已建成立体化教学资源,自主开发了EDA实验平台,建成含课堂视频、实验指导视频、电子教案、网上信息发布、师生互动等的课程网站;还精心设计了实验内容,安排了由浅入深的基本模块电路设计、简单综合设计、接近工程实际的复杂设计3个层次实验;改革实验教学方法,提供全方位的实验教学指导;加强学生实验过程管理,开发并使用了现场电脑打分系统;完善有效的实验考核方案。结果表明:该一系列措施在实验教学体系建设方面取得了较好成绩,使实践课达到了教学直观和知识系统化的目的,学生普遍反映受益匪浅。 展开更多
关键词 超高速集成电路硬件描述语言 数字系统设计 现场可编程门阵列 实验教学 系统化
下载PDF
基于可编程逻辑器件的LED显示屏控制系统设计 被引量:18
7
作者 张建军 陈钟荣 《液晶与显示》 CAS CSCD 北大核心 2006年第4期398-402,共5页
针对利用单片机设计LED显示屏控制系统中所存在的问题,提出了基于可编程逻辑器件设计和实现的大屏幕LED显示系统,并用串并结合的方案取代以往控制器和显示屏之间串行的数据传输方式。此外,增加光频转换器TSL235,根据环境变化实时调整显... 针对利用单片机设计LED显示屏控制系统中所存在的问题,提出了基于可编程逻辑器件设计和实现的大屏幕LED显示系统,并用串并结合的方案取代以往控制器和显示屏之间串行的数据传输方式。此外,增加光频转换器TSL235,根据环境变化实时调整显示亮度。该系统具有刷新速度快、亮度高、灵活配置、功耗低等特点,外接16 MHz时钟,显示屏能够清晰地显示汉字。 展开更多
关键词 LED显示屏 可编程逻辑器件 高速集成电路硬件描述语言 光频转换器
下载PDF
采用FPGA技术实现DDA插补算法的研究 被引量:11
8
作者 闫华 左健民 汪木兰 《现代制造工程》 CSCD 2007年第9期51-53,68,共4页
在Xilinx ISE开发平台上,运用硬件描述语言VHDL设计了DDA直线插补程序与DDA圆弧插补程序,并使用ModelSIM6.1进行功能仿真,选用Xilinx公司Spartan-3E系列的器件进行下载配置,硬化实现了DDA插补算法。
关键词 数控 插补算法 现场可编程逻辑门阵列 超高速集成电路硬件描述语言
下载PDF
循环冗余校验分布式算法的理论推导及FPGA实现 被引量:3
9
作者 毕占坤 黄芝平 +1 位作者 张羿猛 王跃科 《兵工学报》 EI CAS CSCD 北大核心 2006年第6期1122-1125,共4页
循环冗余校验(CRC)算法广泛应用于测控及通信领域以提高数据传输的可靠性。传统的按位计算CRC校验值的方法不能满足高速信号处理的要求。利用FPGA查找表结构以及并行分布式运算的特点,在很大程度上可以突破处理速度上的瓶颈。本文对CRC... 循环冗余校验(CRC)算法广泛应用于测控及通信领域以提高数据传输的可靠性。传统的按位计算CRC校验值的方法不能满足高速信号处理的要求。利用FPGA查找表结构以及并行分布式运算的特点,在很大程度上可以突破处理速度上的瓶颈。本文对CRC分布式算法进行了公式推导,该方法可以衍生出针对任何阶次生成多项式以及任意处理位宽的CRC分布式算法。该算法在实际应用中获得了很高的处理速度和很好的稳定性。 展开更多
关键词 仪器仪表技术 循环冗余校验 分布式算法 查找表 超高速集成电路硬件描述语言
下载PDF
一种基于CPLD的SPWM控制波形生成方法 被引量:6
10
作者 梁中华 肖丹 杨霞 《沈阳工业大学学报》 EI CAS 2005年第2期187-191,204,共6页
研究使用Altera公司的MAX+PLUSII10 0开发软件,采用硬件描述语言(HDL)与原理图输入相结合的自顶向下的层次化设计方法,开发ACEX1K系列CPLD器件,在线生成用于闭环变频调速的双极性SPWM波形.根据给定的电压幅值和频率,通过地址转换、查表... 研究使用Altera公司的MAX+PLUSII10 0开发软件,采用硬件描述语言(HDL)与原理图输入相结合的自顶向下的层次化设计方法,开发ACEX1K系列CPLD器件,在线生成用于闭环变频调速的双极性SPWM波形.根据给定的电压幅值和频率,通过地址转换、查表、抬高幅值和极性处理实时获取三相正弦调制波数字量,并与生成的数字锯齿波进行比较,由两者的交点来确定逆变器开关时刻,其中调制度、载波频率和载波比可变,以实现基频以下恒压频比、基频以上恒压升频控制方式和分段同步调制的闭环SPWM变频调速. 展开更多
关键词 硬件描述语言 复杂可编程逻辑器件 恒压频比 正弦脉宽调制 变频调速
下载PDF
基于FPGA的电脑横机控制器PC104总线接口设计 被引量:6
11
作者 潘启勇 卢达 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第A02期154-157,共4页
针对电脑横机编织需要可靠的数据交换,提出一种新型控制器,由工控机和FPGA主控板构成,通过PC104总线进行数据传输.主控板由SpartanTM-3系列FPGA、配置PROM、双向电平转换器等构成,介绍了用VHDL语言描述的FPGA内的PC104接口逻辑,给出了... 针对电脑横机编织需要可靠的数据交换,提出一种新型控制器,由工控机和FPGA主控板构成,通过PC104总线进行数据传输.主控板由SpartanTM-3系列FPGA、配置PROM、双向电平转换器等构成,介绍了用VHDL语言描述的FPGA内的PC104接口逻辑,给出了程序代码,经编译、综合、下载后,通过逻辑分析仪测量了总线数据读取时序,时序图表明该接口工作稳定.实际应用也证明,该接口体积小,性价比高,并可移植. 展开更多
关键词 FPGA PC104 电脑横机 控制器 VHDL
下载PDF
高精度中频双极性PWM信号发生器的FPGA实现 被引量:12
12
作者 孔德杰 宋悦铭 毛大鹏 《国外电子测量技术》 2015年第11期32-34,43,共4页
针对DSP芯片的PWM驱动信号精度与载波频率不能兼顾的矛盾,提出了一种基于FPGA器件的高精度中频双极性PWM信号发生器,该PWM信号发生器采用VHDL语言予以实现,具有集成度高、抗干扰能力强、中频范围内频率可调而不改变PWM精度的特点。仿真... 针对DSP芯片的PWM驱动信号精度与载波频率不能兼顾的矛盾,提出了一种基于FPGA器件的高精度中频双极性PWM信号发生器,该PWM信号发生器采用VHDL语言予以实现,具有集成度高、抗干扰能力强、中频范围内频率可调而不改变PWM精度的特点。仿真结果表明在中频范围内,该PWM信号发生器可以方便的改变PWM驱动信号频率,而其精度不会变化。在长脉冲激光驱动电路中实验中,该PWM信号发生器很好地解决了PWM精度与频率之间的矛盾,并具有较强的抗干扰能力。 展开更多
关键词 现场可编程门阵列 脉宽调制 超高速集成电路硬件描述语言
下载PDF
应用VHDL语言的FFT算法实现 被引量:2
13
作者 任淑艳 关丛荣 +1 位作者 杨永刚 杨守成 《哈尔滨理工大学学报》 CAS 2003年第6期24-26,共3页
针对目前数字信号处理中大量采用的FFT算法都需要软件来处理的问题,基于FFT算法的原理,采用硬件描述语言(VHDL)和现场可编程逻辑门阵列(FPGA),建立了算法逻辑的硬件模型,并编程实现其逻辑运算功能,完成了FFT算法的硬件描述.经测试表明,... 针对目前数字信号处理中大量采用的FFT算法都需要软件来处理的问题,基于FFT算法的原理,采用硬件描述语言(VHDL)和现场可编程逻辑门阵列(FPGA),建立了算法逻辑的硬件模型,并编程实现其逻辑运算功能,完成了FFT算法的硬件描述.经测试表明,数字信号的处理速度提高了10%~20%,特别适用于复杂信号的频谱分析,增强了数据处理的可靠性和稳定性. 展开更多
关键词 VHDL语言 FFT算法 数字信号处理 现场可编程逻辑门阵列 FPGA 快速FOURIER变换
下载PDF
阻塞斩波三相交交变频电源的FPGA控制实现 被引量:1
14
作者 朱虹 潘小波 +2 位作者 陈玲 关越 张庆丰 《电力系统保护与控制》 EI CSCD 北大核心 2014年第21期116-123,共8页
变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOS... 变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOSFET周期性地部分阻塞电源不能达到负载来改变输出电压的频率,同时在放行的时区斩波来改变输出电压的幅值。基于Matlab仿真平台,对系统进行了建模和仿真,仿真结果验证了该技术的正确性。最后给出了频率为7.14 Hz和2.63 Hz的实验波形,实验结果证明了该技术的可行性。 展开更多
关键词 交交变频 Field—Programmable Gate Array(FPGA) 斩波 恒压频比 面积等效 占空比 veryhigh-speed Integrated Circuit hardware description language(VHDL)
下载PDF
VHDL-C++翻译器设计与实现 被引量:2
15
作者 吴清平 刘明业 《软件学报》 EI CSCD 北大核心 2002年第11期2201-2207,共7页
VHDL(VHSIC(very high speed integrated circuit) hardware description language)是描述数字系统的硬件描述语言,C++是编写顺序语句程序的高级编程语言.VHDL编译型模拟器需要采用具有顺序特征的C++语句表征具有并发特征的VHDL电路设计... VHDL(VHSIC(very high speed integrated circuit) hardware description language)是描述数字系统的硬件描述语言,C++是编写顺序语句程序的高级编程语言.VHDL编译型模拟器需要采用具有顺序特征的C++语句表征具有并发特征的VHDL电路设计.提出了一种面向对象的VHDL-C++翻译方法,充分利用了这两种语言的面向对象的特征,采用C++类来描述VHDL的实体、结构体及进程等元素,并通过一个C++模拟调度核心完成了用顺序语句描述并发电路的工作.通过此方法可将VHDL源描述转化为功能等价的C++代码,并在模拟调度核心的调度下,使用顺序语句模拟出数字系统并发功能,完成编译型模拟器的构造,实现VHDL的高速模拟.用这种翻译方法翻译出来的C++代码具有结构清晰、可扩充性强的特点,与模拟核心形成的编译型模拟器的模拟速度相比,解释型模拟器速度有较大提高.该方法已在模拟系统中得以成功应用.最后给出了部分试验结果,进一步说明了算法的效率和优点. 展开更多
关键词 翻译器 设计 VHDL语言 C++语言 面向对象
下载PDF
基于直接数字频率合成芯片的正弦信号发生器 被引量:7
16
作者 张庆玲 王凡 《电子测量技术》 2008年第9期174-177,共4页
本文论述了一个基于直接数字频率合成芯片AD9850,采用可编程门阵列FPGA设计完成的正弦信号发生器。该信号发生器包括信号产生部分、信号调理部分、信号处理部分和人机界面等4个部分。程序设计采用硬件描述语言VHDL,在ALTERA公司的Cyclon... 本文论述了一个基于直接数字频率合成芯片AD9850,采用可编程门阵列FPGA设计完成的正弦信号发生器。该信号发生器包括信号产生部分、信号调理部分、信号处理部分和人机界面等4个部分。程序设计采用硬件描述语言VHDL,在ALTERA公司的Cyclone系列的EP1C6芯片上编程实现。经测试,该正弦信号发生器输出频率范围为1 kHz^10 MHz,输出幅度在50Ω负载上达VOPP≥1 V,具有频率设置步进功能、AM和FM调制功能,可产生二进制PSK和ASK信号。整机功能齐全,输出波形稳定,没有明显失真。 展开更多
关键词 直接数字频率合成(DDS) 可编程门阵列FPGA 硬件描述语言VHDL AM调制 FM调制
下载PDF
利用VHDL语言实现直接数字频率合成 被引量:3
17
作者 周润景 杜玉 《内蒙古大学学报(自然科学版)》 CAS CSCD 北大核心 2004年第4期428-431,共4页
介绍了DDS技术的组成原理及特点,利用VHDL语言在Altera公司的FLEX10K系列器件上实现了DDS系统,通过MAX+plusII和Matlab演示了仿真结果.
关键词 直接数字频率合成(DDS) 现场可编程逻辑器件(FPGA) 硬件描述语言(VHDL)
下载PDF
基于FPGA的数控折边机温度采集系统 被引量:1
18
作者 胡一枫 周砚江 +1 位作者 毛晓靖 肖亮亮 《机电工程》 CAS 2010年第3期85-88,共4页
针对现场可编程门阵列(FPGA)的特点,提出了一种使用超高速集成电路硬件描述语言(VHDL)有限状态机来实现串行外围设备接口(SPI)多通道采集和通过FIFO缓存采集数据存储至外部ROM的方法,设计了基于ADS7863的智能温度采集系统。实验结果表明... 针对现场可编程门阵列(FPGA)的特点,提出了一种使用超高速集成电路硬件描述语言(VHDL)有限状态机来实现串行外围设备接口(SPI)多通道采集和通过FIFO缓存采集数据存储至外部ROM的方法,设计了基于ADS7863的智能温度采集系统。实验结果表明:采用该方案能有效快速地完成折边机的智能温度数据采集与存储,验证了其可行性。 展开更多
关键词 现场可编程门阵列 FIFO 有限状态机 ROM 超高速集成电路硬件描述语言 串行外围设备接口
下载PDF
Verilog RTL模型 被引量:5
19
作者 沈理 《同济大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第10期1194-1198,共5页
VLSI集成电路芯片测试技术正在向高层次测试推进 .针对Verilog硬件描述语言 ,提出了一种在寄存器传输级 (registertransferlevel,RTL)上的电路模型VRM .该模型着重于实际应用 ,可输出文本格式文件 ,便于开发实用的RTL级故障模拟和RTL级... VLSI集成电路芯片测试技术正在向高层次测试推进 .针对Verilog硬件描述语言 ,提出了一种在寄存器传输级 (registertransferlevel,RTL)上的电路模型VRM .该模型着重于实际应用 ,可输出文本格式文件 ,便于开发实用的RTL级故障模拟和RTL级测试生成等软件 .基于该模型 ,还实现了一个简单的RTL逻辑模拟程序以验证VRM模型的可行性 . 展开更多
关键词 VerilogRTL模型 VERILOG硬件描述语言 寄存器传输级模型 逻辑模拟 高层次测试 集成电路芯片 芯片测试
下载PDF
基于数据采集的VHDL带通滤波 被引量:1
20
作者 黄蕾 刘百玉 +1 位作者 白永林 欧阳娴 《计算机仿真》 CSCD 2007年第9期312-315,共4页
针对纯硬件实现RC带通滤波具有很大的局限性,而HDL(硬件描述语言)具有高层次的自上而下的设计方法,为系统硬件设计提供了更大的灵活性,具有更高的通用性,能有效地缩短设计周期,减少生产成本[1]。文中简要介绍了一种VHDL实现通带为0.1s-0... 针对纯硬件实现RC带通滤波具有很大的局限性,而HDL(硬件描述语言)具有高层次的自上而下的设计方法,为系统硬件设计提供了更大的灵活性,具有更高的通用性,能有效地缩短设计周期,减少生产成本[1]。文中简要介绍了一种VHDL实现通带为0.1s-0.4s的时域带通滤波器,该滤波器主要用于预处理数据位流,该数据位流是由同步数据传输延时补偿网络采集到的。为便于利用计算机进行1.5μs在线时序仿真,文中给出了通带为0.1μs-0.4μs的时域等效带通滤波时钟的VHDL设计实例,并利用时序矢量仿真波形初步分析了抖动容限[2],从而证实了该实例的正确与合理性。 展开更多
关键词 数据采集 超高速集成电路硬件描述语言 带通滤波 抖动容限
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部