期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于Xilinx IP核的PCIe总线高速数据接收卡的设计
1
作者
郑翘楚
李旭东
+1 位作者
周志伟
李少哲
《数字技术与应用》
2014年第2期157-158,共2页
PCIe是由Intel公司在2001年发布的第三代高性能IO总线标准,单个通道的传输带宽可以达到5Gbps,且通道数可以灵活配置,是目前性能最高的一种总线。赛灵思公司的Virtex-6系列FPGA提供了对PCIe的良好协议支持,本文对如何使用Virtex-6系列FPG...
PCIe是由Intel公司在2001年发布的第三代高性能IO总线标准,单个通道的传输带宽可以达到5Gbps,且通道数可以灵活配置,是目前性能最高的一种总线。赛灵思公司的Virtex-6系列FPGA提供了对PCIe的良好协议支持,本文对如何使用Virtex-6系列FPGA进行PCIe总线的设计进行了研究,结果表明,该设计能满足实际应用对可靠性及高效性的要求。
展开更多
关键词
PCIe总线
DMA
可编程门阵列
xilinxip核
下载PDF
职称材料
题名
基于Xilinx IP核的PCIe总线高速数据接收卡的设计
1
作者
郑翘楚
李旭东
周志伟
李少哲
机构
中国电子科技集团公司第五十四研究所
出处
《数字技术与应用》
2014年第2期157-158,共2页
文摘
PCIe是由Intel公司在2001年发布的第三代高性能IO总线标准,单个通道的传输带宽可以达到5Gbps,且通道数可以灵活配置,是目前性能最高的一种总线。赛灵思公司的Virtex-6系列FPGA提供了对PCIe的良好协议支持,本文对如何使用Virtex-6系列FPGA进行PCIe总线的设计进行了研究,结果表明,该设计能满足实际应用对可靠性及高效性的要求。
关键词
PCIe总线
DMA
可编程门阵列
xilinxip核
分类号
TN948.55 [电子电信—信号与信息处理]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于Xilinx IP核的PCIe总线高速数据接收卡的设计
郑翘楚
李旭东
周志伟
李少哲
《数字技术与应用》
2014
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部