期刊文献+
共找到118篇文章
< 1 2 6 >
每页显示 20 50 100
Design of Digital to Analog Converters with Arbitrary Radix
1
作者 Tejmal S. Rathore 《Circuits and Systems》 2018年第3期49-57,共9页
There are DAC structures available in the literature for radix r = 2, 3, and 4;but how they are arrived at is missing. No general structure is available for any radix r. The aim of the paper is, therefore, to fulfil t... There are DAC structures available in the literature for radix r = 2, 3, and 4;but how they are arrived at is missing. No general structure is available for any radix r. The aim of the paper is, therefore, to fulfil these gaps. To start with, the design relations are derived for the simplest possible attenuator circuit when connected to a voltage source V and a series resistance R, such that the complete circuit offers the Thevenin resistance R. Spread relations for this attenuator are derived. An example when 3 such attenuators with different attenuation constants are connected in cascade is given. Interestingly, the two attenuators with attenuation factors 1/2 and 1/3 have the same spread of 2. A generalized attenuator is then obtained when N number of identical attenuators are connected in cascade. This is modified to derive a digital to analog converter for any radix r. 展开更多
关键词 digital to analog converter DESIGN of dac dac of ANY RADIX dac Structure
下载PDF
基于DAC阵列的光交叉芯片控制驱动系统
2
作者 欧阳傲奇 吕昕雨 +5 位作者 许馨如 曾国宴 尹悦鑫 李丰军 张大明 郜峰利 《吉林大学学报(信息科学版)》 CAS 2024年第2期232-241,共10页
为标定光交叉芯片驱动电压,控制光交叉芯片实现光路由功能,提出并搭建了基于多通道DAC(Digital to Analog Converter)阵列的控制驱动电路系统。系统主要由控制系统模块、多路驱动电路模块及上位机控制模块构成。控制电路和驱动电路具有... 为标定光交叉芯片驱动电压,控制光交叉芯片实现光路由功能,提出并搭建了基于多通道DAC(Digital to Analog Converter)阵列的控制驱动电路系统。系统主要由控制系统模块、多路驱动电路模块及上位机控制模块构成。控制电路和驱动电路具有调校简单、可双极性输出、输出路数多、加电精确度较高的特点,解决了当前驱动电路工作繁琐、加电极性单一、加电路数少、精度差的问题。上位机控制模块除了可控制驱动电路施加控制电压外,还可接收来自数据采集装置采集到的光功率信号作为控制驱动系统的反馈信号。通过分析控制电压与光功率之间的关系,可得到最佳的光交叉芯片控制驱动电压。系统测试实验结果表明,该系统能提供高精确度的双极性驱动电压,有效地对光交叉芯片进行驱动。可在较短的时间内标定出光开关的控制电压,完全可以满足有源光交叉芯片控制中对驱动电压的需求。该系统在光交叉芯片控制方面具有一定的应用价值。 展开更多
关键词 光交叉芯片 dac阵列 双极性电压 电路系统 反馈控制
下载PDF
一种12位低功耗电阻串架构DAC
3
作者 吴旭鹏 张理振 +3 位作者 费宏欣 任静 周雅轩 方玉明 《微电子学》 CAS 北大核心 2024年第1期32-37,共6页
利用分段式电阻串结构,基于CMOS工艺设计了一款12位3.4 MHz低功耗数模转换器(DAC)芯片。结合建立速度和静态性能的设计指标,确定“5+7”式分段结构,在保证建立速度的条件下考虑到电阻的失配性,实现良好的微分非线性(DNL)和积分非线性(I... 利用分段式电阻串结构,基于CMOS工艺设计了一款12位3.4 MHz低功耗数模转换器(DAC)芯片。结合建立速度和静态性能的设计指标,确定“5+7”式分段结构,在保证建立速度的条件下考虑到电阻的失配性,实现良好的微分非线性(DNL)和积分非线性(INL)特性。后仿真结果表明,在3.4 MHz速度下,常温下DNL为0.14 LSB,INL为1 LSB,在-40~125℃下,DNL为0.6 LSB,INL为2 LSB,并且表现出-84 dB的总谐波失真(THD),以及在3 V电压下378μW的极低功耗,版图面积缩小到1.09 mm×0.91 mm。 展开更多
关键词 数模转换器 分段结构 低功耗
下载PDF
基于FPGA和LabWindows的音频DAC测试方案开发与实现
4
作者 王兵 王美娟 汪芳 《电声技术》 2023年第4期150-153,共4页
电子设备集成度的提高对于音频集成电路生产和测试等环节的要求越来越高,尤其是音频数模转换器(Digital to Analog Converter,DAC),本质上为数模混合信号电路,采用数模混合信号自动化测试设备(Automatic Test Equipment,ATE)价格昂贵,... 电子设备集成度的提高对于音频集成电路生产和测试等环节的要求越来越高,尤其是音频数模转换器(Digital to Analog Converter,DAC),本质上为数模混合信号电路,采用数模混合信号自动化测试设备(Automatic Test Equipment,ATE)价格昂贵,而采用传统自动测试仪测试覆盖率低、测试时间长,导致这类电路的测试成本较高且测试产能不足。介绍了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)和LabWindows的音频DAC电路测试方案,硬件上用FPGA实现音频测试所需的直接数字频率合成(Direct Digital Frequency Synthesizers,DDFS)模块,软件上通过运用LabWindows自带的采样、加窗、快速傅里叶变换(Fast Fourier Transform,FFT)等数字信号处理函数,快速准确地测试各项模拟参数,并在用户界面(User Interface,UI)显示测试值和后台保存测试数据。 展开更多
关键词 音频数模转换器(dac)测试 LABWINDOWS 现场可编程门阵列(FPGA) 直接数字频率合成(DDFS) 自动化测试设备(ATE) 数字信号处理
下载PDF
一种16位110 dB无杂散动态范围的低功耗SAR ADC
5
作者 邢向龙 王倩 +3 位作者 康成 彭姜灵 李清 俞军 《电子科技大学学报》 EI CAS CSCD 北大核心 2024年第2期185-193,共9页
该文设计了一款16位、转换速率为625 kS/s的逐次逼近寄存器型模数转换器(SAR ADC)。改进的采样保持电路结构,优化了采样线性度和噪声性能。采用分段结构设计电容型数模转换器并使用混合方式的电容切换方案,减小面积和能耗。利用扰动注... 该文设计了一款16位、转换速率为625 kS/s的逐次逼近寄存器型模数转换器(SAR ADC)。改进的采样保持电路结构,优化了采样线性度和噪声性能。采用分段结构设计电容型数模转换器并使用混合方式的电容切换方案,减小面积和能耗。利用扰动注入技术提升ADC的线性度。比较器采用两级积分型预放大器减小噪声,利用输出失调存储技术及优化的电路设计减小了比较器失调电压和失调校准引入的噪声,优化并提升了比较器速度。芯片采用CMOS 0.18μm工艺设计和流片,ADC核心面积为1.15 mm^(2)。测试结果表明,在1 kHz正弦信号输入下,ADC差分输入峰峰值幅度达8.8 V,信纳比为85.9 dB,无杂散动态范围为110 dB,微分非线性为-0.27/+0.32 LSB,积分非线性为-0.58/+0.53 LSB,功耗为4.31 mW。 展开更多
关键词 模数转换器 数模转换器 低噪声比较器 失调校准 采样保持 逐次逼近寄存器
下载PDF
一种16位高速数模转换器(DAC)的设计与实现 被引量:6
6
作者 孔瀛 王宗民 许军 《微电子学与计算机》 CSCD 北大核心 2011年第6期31-35,共5页
基于Mixed-Signal CMOS工艺,设计了一种采用分段式电流舵结构的高速高精度DAC.电路设计中同时在该DAC的内部电路中采用了一种新的电流校准技术,既保证了DAC电路的高精度,又减小了梯度误差的影响.电路流片后的实际测试结果表明,该16位DAC... 基于Mixed-Signal CMOS工艺,设计了一种采用分段式电流舵结构的高速高精度DAC.电路设计中同时在该DAC的内部电路中采用了一种新的电流校准技术,既保证了DAC电路的高精度,又减小了梯度误差的影响.电路流片后的实际测试结果表明,该16位DAC在400MSPS转换速率下仍具有良好的性能. 展开更多
关键词 数模转换器(dac) 自校准 校准dac(CALdac)
下载PDF
新型双声道音频Σ-ΔDAC小面积插值滤波器的设计实现 被引量:2
7
作者 刘素娟 张特 陈建新 《电子与信息学报》 EI CSCD 北大核心 2011年第3期749-753,共5页
该文提出了一种新型双声道音频Σ-Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道... 该文提出了一种新型双声道音频Σ-Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道的同步。设计在TSMC 0.18μm 1.8 V/3.3 V 1P5M CMOS工艺上实现,测试信噪比为106 dB,数字部分芯片的面积仅为0.198 mm2,功耗为0.65 mW。这种设计方法降低了Σ-ΔDAC系统中数字部分的面积和功耗,给模拟部分留有较大的设计裕量,这对模数混合系统的设计具有重要的意义。 展开更多
关键词 Σ-Δ数模转换器(dac) 插值滤波器 双声道复用 重新排序
下载PDF
一种实现数模混合电路中的DAC测试的BIST结构 被引量:4
8
作者 唐玉兰 陶伟 于宗光 《电子器件》 EI CAS 2006年第1期231-234,共4页
由于超大规模集成电路技术的快速进步,测试数模混合电路变得越来越困难。针对DAC的测试问题,采用了一种内建自测试(BIST)的测试结构,用模拟加法器把电压测量转换成时间测量的方法,分析并给出了如何利用该结构计算DAC的静态参数。利用该... 由于超大规模集成电路技术的快速进步,测试数模混合电路变得越来越困难。针对DAC的测试问题,采用了一种内建自测试(BIST)的测试结构,用模拟加法器把电压测量转换成时间测量的方法,分析并给出了如何利用该结构计算DAC的静态参数。利用该方法,既可以快速得到DAC的静态参数,又提高了测试精度,使得测试电路简单、紧凑和有效。 展开更多
关键词 模/数转换器 内建自测试 数模混合电路
下载PDF
多路并行延迟锁相式射频DAC设计 被引量:2
9
作者 蒋颖丹 苏小波 +1 位作者 杨霄垒 赵霖 《固体电子学研究与进展》 CAS CSCD 北大核心 2015年第5期472-477,共6页
提出了一种适用于2GS/s以上速率射频DAC设计的结构——多路并行延迟锁相式DAC,并基于该结构实现了一款14位2.5GS/s高性能DAC。测试结果显示:积分非线性误差INL为±0.5LSB,微分非线性误差DNL为±0.4LSB;2.5GS/s转换速率条件下,输... 提出了一种适用于2GS/s以上速率射频DAC设计的结构——多路并行延迟锁相式DAC,并基于该结构实现了一款14位2.5GS/s高性能DAC。测试结果显示:积分非线性误差INL为±0.5LSB,微分非线性误差DNL为±0.4LSB;2.5GS/s转换速率条件下,输出100 MHz正弦波时SFDR为67.08dBc,IMD达到93.08dBc,输出550 MHz正弦波时,SFDR为56.42dBc。 展开更多
关键词 多路并行 延迟锁相 射频数模转换器 电流舵
下载PDF
用于DRFM的4 bit相位量化DAC 被引量:1
10
作者 张敏 张有涛 +2 位作者 李晓鹏 陈新宇 杨磊 《固体电子学研究与进展》 CAS CSCD 北大核心 2014年第1期24-28,共5页
设计了一种应用于DRFM系统的4bit相位量化DAC,采用非线性的电流舵结构在标准半导体工艺下实现,芯片面积2.1mm×1.4mm,功耗420mW。测试结果显示该DAC瞬时带宽高于1GHz,与4bit相位量化ADC级联测试时,SFDR在工作带宽内小于-20dBc,性能... 设计了一种应用于DRFM系统的4bit相位量化DAC,采用非线性的电流舵结构在标准半导体工艺下实现,芯片面积2.1mm×1.4mm,功耗420mW。测试结果显示该DAC瞬时带宽高于1GHz,与4bit相位量化ADC级联测试时,SFDR在工作带宽内小于-20dBc,性能明显优于3bit相位量化DAC。 展开更多
关键词 数模转换器 相位量化 数字射频存储器 电流舵 无杂散噪声动态范围
下载PDF
一种用于高精度电流型DAC的输出级设计 被引量:1
11
作者 朱卓娅 程剑平 魏同立 《电路与系统学报》 CSCD 北大核心 2005年第3期145-148,共4页
提出了一种应用于电流型数模转换器(DAC)的输出电路。在对输出级的功能和稳定性作了分析计算后,设计了一种高增益、低失真的运放(OP)电路。运放模拟的直流增益为108dB,环路带宽为30MHz,环路相位裕量为60度,在输出为1rms时,THD+N可达到10... 提出了一种应用于电流型数模转换器(DAC)的输出电路。在对输出级的功能和稳定性作了分析计算后,设计了一种高增益、低失真的运放(OP)电路。运放模拟的直流增益为108dB,环路带宽为30MHz,环路相位裕量为60度,在输出为1rms时,THD+N可达到104.8dB。和传统的开关电容(SC)输出级相比,该电路具有面积小、噪声低等优点,可应用于高精度的电流型DAC。 展开更多
关键词 输出级 运放电路 数模转换器 电流型dac
下载PDF
一种用于音频应用的高动态范围高精度模数转换器
12
作者 仵奥迪 陈群超 《电视技术》 2024年第1期22-29,共8页
提出了一种应用于音频应用的Zoom型模数转换器,采用一个5位异步逐次逼近式(Successive Approximation Register,SAR)模拟数字转换器(Analog to Digital Converter,ADC)与3阶多位量化离散时间的Delta-Sigma调制器相结合,通过SAR ADC进行... 提出了一种应用于音频应用的Zoom型模数转换器,采用一个5位异步逐次逼近式(Successive Approximation Register,SAR)模拟数字转换器(Analog to Digital Converter,ADC)与3阶多位量化离散时间的Delta-Sigma调制器相结合,通过SAR ADC进行粗量化、Delta-Sigma调制器进行精细量化的方式,实现高的动态范围和精度。该Zoom型模数转换器采用0.18μm CMOS工艺实现,仿真结果表明,在1.8 V电源电压和3.072 MHz采样频率下,实现了109.34 dB的信号噪声失真比(Signalto-Noise-and-Distortion Ratio,SNDR),17.87 bits的有效位数(Effective Number of Bits,ENOB),112.7 dB的动态范围(Dynamic Range,DR),整体电路功耗为3.73 mW。 展开更多
关键词 音频应用 模数转换器 DELTA-SIGMA调制器 多位量化 动态范围
下载PDF
内嵌于DDS高速DAC的动态参数测试 被引量:1
13
作者 张凯虹 陈真 王建超 《电子与封装》 2015年第2期16-18,共3页
对基于ATE和频谱仪的内嵌于DDS的高速DAC的动态参数进行测试实验,通过编程由ATE提供数字正弦波和时钟信号;通过频谱仪对DAC输出模拟信号采样,并通过VBT编程得到DAC的动态参数。最后将结果返回到ATE的Excel环境下与其他测试参数结果一起... 对基于ATE和频谱仪的内嵌于DDS的高速DAC的动态参数进行测试实验,通过编程由ATE提供数字正弦波和时钟信号;通过频谱仪对DAC输出模拟信号采样,并通过VBT编程得到DAC的动态参数。最后将结果返回到ATE的Excel环境下与其他测试参数结果一起输出。整个流程由ATE主机控制,避免了芯片的二次测试,缩减了测试成本,实验证明在实际应用中该方法有很好的效果。 展开更多
关键词 数字模拟转换器 动态参数测试 直接数字频率合成
下载PDF
一种应用于14 bit 200 MS/s电流舵型DAC的数字校准技术 被引量:1
14
作者 程龙 林宇婧 +2 位作者 叶凡 李宁 任俊彦 《固体电子学研究与进展》 CAS CSCD 北大核心 2013年第5期472-478,共7页
电流舵型数模转换器(DAC)广泛应用于通信系统。采用电流分叉结构的电流舵型DAC可以极大地减小电流源阵列的面积。提出一种可以应用于采用电流分叉结构的电流舵型DAC的数字校准技术。提出的后台校准技术可以同时消除高位电流源阵列和低... 电流舵型数模转换器(DAC)广泛应用于通信系统。采用电流分叉结构的电流舵型DAC可以极大地减小电流源阵列的面积。提出一种可以应用于采用电流分叉结构的电流舵型DAC的数字校准技术。提出的后台校准技术可以同时消除高位电流源阵列和低位电流源阵列的失配误差。基于0.18μm CMOS工艺,设计并流片了一款14bit 200MS/s电流舵型DAC,经过数字校准后,无杂散动态范围(SFDR)能够提高至少24dB。在时钟频率为200MS/s,输出信号为2MHz时,SFDR能够达到80dB以上。芯片面积为1.26mm2,功耗为125mW。 展开更多
关键词 电流舵型 数模转换器 校准
下载PDF
一种应用于DDS 14位1GS/s电流舵型DAC的设计 被引量:2
15
作者 杨俊浩 张甘英 张涛 《电子与封装》 2016年第8期30-33,共4页
设计了一种基于SMIC 0.13μm CMOS工艺的14位1 GS/s分段式电流舵型DAC。该DAC采用6+8的分段结构,1.2 V/3.3 V双电源供电,满摆幅输出电流为20 m A。采用两级行列温度计译码结构、输出形式可调开关驱动电路以及四开关结构,应用于直接数字... 设计了一种基于SMIC 0.13μm CMOS工艺的14位1 GS/s分段式电流舵型DAC。该DAC采用6+8的分段结构,1.2 V/3.3 V双电源供电,满摆幅输出电流为20 m A。采用两级行列温度计译码结构、输出形式可调开关驱动电路以及四开关结构,应用于直接数字频率合成器中。线性度性能满足指标要求,DNL≤1LSB,INL≤1.5LSB。 展开更多
关键词 分段式 电流舵 数模转换器 直接数字频率合成器
下载PDF
由权电阻链接成的权电压式DAC 被引量:2
16
作者 罗启宇 陈彬 陈启星 《电脑与信息技术》 2011年第4期18-20,37,共4页
文章提出了一种由权电阻链接成的权电压式DAC,一个n位的DAC由n个权电阻(20r,21r,22 r,…,2n-1r)构成电阻链跨接于电源正负极,任何一个权电阻都可以根据数字信号的控制,链接到输出结点以上或以下,从而使输出电压为对应于数字信号的权电... 文章提出了一种由权电阻链接成的权电压式DAC,一个n位的DAC由n个权电阻(20r,21r,22 r,…,2n-1r)构成电阻链跨接于电源正负极,任何一个权电阻都可以根据数字信号的控制,链接到输出结点以上或以下,从而使输出电压为对应于数字信号的权电压组合,实现权电压式数模转换。权电压DAC有以下特征:摒弃传统的权电流原理,采用权电压原理;与权电流式DAC相比,其电流最大值下降两个数量级;其转换精度仅取决于电阻值的精度,转换精度更容易提高。 展开更多
关键词 数字-模拟转换设备 电阻链 权电流 权电压
下载PDF
置换式DAC和ADC及实现对数压缩率的方法 被引量:4
17
作者 陈启星 罗启宇 陈叶 《数据采集与处理》 CSCD 北大核心 2007年第1期115-120,共6页
提出了一种电阻链置换式分级并行转换的新原理,由此产生了置换式DAC和ADC:(1)置换式DAC,通过m级×n位电阻链的置换,直接将数字信号转换成模拟电压信号,而不要转换成权电流的中间环节,其电流仅需当前DAC的电流的1/2m×n;(2)置换... 提出了一种电阻链置换式分级并行转换的新原理,由此产生了置换式DAC和ADC:(1)置换式DAC,通过m级×n位电阻链的置换,直接将数字信号转换成模拟电压信号,而不要转换成权电流的中间环节,其电流仅需当前DAC的电流的1/2m×n;(2)置换式ADC,以组成m级×n位ADC为例,仅需一套n位的全并行式ADC,直接将模拟电压信号转换成数字信号;(3)可以构造出对数置换式ADC和DAC,远优于当前采用的A压缩律和μ压缩律的ADC。在语音通信中构造出8位对数压缩律的ADC,在信号动态范围为100 dB的条件下,对数置换式ADC的信噪比高达31.2 dB。 展开更多
关键词 数字-模拟转换设备 模拟-数字转换设备 压缩律 电阻链
下载PDF
应用于GFSK开环调制的幅度可编程DAC设计
18
作者 陈伟庆 李富华 阴亚东 《半导体技术》 CAS CSCD 北大核心 2013年第12期899-904,共6页
采用中芯国际(SMIC)公司的0.18μm 1.8 V CMOS工艺设计实现了一款应用于高斯频移键控(GFSK)开环频率调制系统中的数模转换器(DAC)电路。为实现GFSK调制系数可编程,并有效降低DAC电路的功耗和芯片面积,该DAC的低7位数据位通过R-2R梯形结... 采用中芯国际(SMIC)公司的0.18μm 1.8 V CMOS工艺设计实现了一款应用于高斯频移键控(GFSK)开环频率调制系统中的数模转换器(DAC)电路。为实现GFSK调制系数可编程,并有效降低DAC电路的功耗和芯片面积,该DAC的低7位数据位通过R-2R梯形结构的二进制加权电阻网络完成高速数模转换功能;同时高3位数据位通过逻辑译码电路调整R-2R梯形电路的偏置电压,实现DAC输出电压幅度的可编程,从而完成了GFSK调制系数的编程控制。芯片测试结果显示,在1.8 V电源电压供电下,当数据转换频率为16 MHz时,DAC能有效完成数模转换功能,消耗电流约为0.55 mA,并且DAC芯片版图面积小于0.02 mm2。 展开更多
关键词 高斯频移键控(GFSK) 数模转换器(dac) 低功耗 数模转换器 R-2R梯形 网络 锁相环(PLL)
下载PDF
一种提高分段式DAC线性度测试效率的方法
19
作者 夏达方 张科峰 陈晓飞 《半导体技术》 CAS CSCD 北大核心 2015年第7期554-558,共5页
随着数模转化器(DAC)位数的增加,模拟量的步进值越来越小,数字万用表的精度和负载电阻的热效应成为影响DAC线性度测量的重要因素。基于分段式电流舵DAC的结构,结合其二进制和温度计译码电路的特点,从理论上提出了一种使用简码测试线... 随着数模转化器(DAC)位数的增加,模拟量的步进值越来越小,数字万用表的精度和负载电阻的热效应成为影响DAC线性度测量的重要因素。基于分段式电流舵DAC的结构,结合其二进制和温度计译码电路的特点,从理论上提出了一种使用简码测试线性度的方法,并以一款分段式10 bit DAC为例,分别采用简码和传统的全码方法验证了它的微分非线性DNL与积分非线性INL。结果表明,简码测试和全码测试得到的DNL与INL曲线趋势一致,但简码测试效率高,仅占全码测试周期的1/8;另外简码测试减小了负载电阻温漂引入的误差,因此相比全码测试线性度的性能提高了0.1-0.2 LSB。 展开更多
关键词 数模转化器(dac) 微分非线性 积分非线性 简码测试 全码测试
下载PDF
电流舵DAC动态误差分析与建模
20
作者 佀鸿伟 何乐年 《机电工程》 CAS 2011年第7期850-854,共5页
为设计应用于现代宽带无线通信系统中的具备高动态性能的高速电流舵数据转换器(DAC)接口电路,首先针对"电流舵DAC中由非理想的电流开关转换引入的动态非线性误差导致输出谐波失真"的机理进行了理论分析和公式推导,得到了实际... 为设计应用于现代宽带无线通信系统中的具备高动态性能的高速电流舵数据转换器(DAC)接口电路,首先针对"电流舵DAC中由非理想的电流开关转换引入的动态非线性误差导致输出谐波失真"的机理进行了理论分析和公式推导,得到了实际电流舵DAC电路参数及编码方式与DAC输出信号谐波失真幅值之间的量化关系。然后在Matlab中建立了电流舵DAC的行为级模型用于评估非理想开关转换及编码方式对输出信号动态无杂散范围(SFDR)指标的影响。设计了一个12位电流舵DAC电路用于验证该行为级模型的有效性。通过分析模型的仿真结果,得到了具有重要的电路设计指导价值的结论。 展开更多
关键词 电流舵数据转换器 动态误差分析 动态无杂散范围 建模
下载PDF
上一页 1 2 6 下一页 到第
使用帮助 返回顶部