期刊文献+
共找到17篇文章
< 1 >
每页显示 20 50 100
Research of Board-Level BIT Technology Based on Boundary-Scan Architecture
1
作者 付瑞平 程红 贺益辉 《Journal of China University of Mining and Technology》 2001年第2期188-191,共4页
The boundary scan architecture and its basic principle of board level built in test(BIT) technology are presented. A design for board level built in test and the method to implement test tool are brought forward.
关键词 边界扫描 BIT技术 可测性设计技术 计算机辅助测试 CAT
下载PDF
基于鸿劲分选机的通用SLT实装板设计方法研究
2
作者 刘唐唐 林天亮 孔锐 《电子质量》 2024年第4期36-40,共5页
主要基于鸿劲系列分选机的测试插座要求、硬件接口要求和软件通讯协议设计了一种既可以手测又可以放在分选机上实现自动化测试的通用实装板。不同于常见的实装自动化测试插座,基于鸿劲系列分选机的自动化测试插座为防止芯片叠料和放歪... 主要基于鸿劲系列分选机的测试插座要求、硬件接口要求和软件通讯协议设计了一种既可以手测又可以放在分选机上实现自动化测试的通用实装板。不同于常见的实装自动化测试插座,基于鸿劲系列分选机的自动化测试插座为防止芯片叠料和放歪会在插座座体上面开光纤传感器的孔,硬件接口一般要求是固定的测试接口,要根据分选机的接口要求去设计实装板,分选机的软件通讯协议也要按照分选机本身的协议框架去编写测试程序,根据以上3点结合实际项目经验总结出一套通用实装板的设计方法,可有效地提高实装板软硬件设计效率。 展开更多
关键词 分选机 系统级测试 实装板 插座 硬件设计 软件设计
下载PDF
系统级封装的片上和板级协同ESD保护方案 被引量:1
3
作者 黄晓宗 干旭春 +5 位作者 刘凡 刘志伟 黄文刚 朱冬梅 王国强 成辉 《微电子学》 CAS CSCD 北大核心 2018年第2期141-145,共5页
提出了一种面向系统级封装(SiP)的片上和板级协同设计方案,提升了电路的ESD性能。该SiP系统集成了若干驱动放大器、ADC和电阻电容。虽然集成的芯片引脚均可满足2 000V的HBM ESD能力,但因为封装尺寸为0402的高精度薄膜电阻会受到损伤,所... 提出了一种面向系统级封装(SiP)的片上和板级协同设计方案,提升了电路的ESD性能。该SiP系统集成了若干驱动放大器、ADC和电阻电容。虽然集成的芯片引脚均可满足2 000V的HBM ESD能力,但因为封装尺寸为0402的高精度薄膜电阻会受到损伤,所以SiP仅能承受600V的ESD冲击。在SiP中增加了高速开关二极管1N4148,以泄放ESD冲击电流,使得该SiP集成电路系统的ESD能力从600V提升至2 500V。片上与板级协同设计方法能显著提升产品的可靠性,可广泛应用于SiP产品中。 展开更多
关键词 ESD保护 片上和板级协同设计 寄生效应 系统级封装
下载PDF
边界扫描技术在板级可测性设计中的应用 被引量:1
4
作者 周杰 周绍磊 +1 位作者 彭贤 雷鸣 《中国测试技术》 2007年第4期77-80,共4页
硬件系统的规模越来越大,复杂程度越来越高,对其进行测试也越来越困难,边界扫描技术很好地解决了传统测试的不足。阐述了JTAG技术的基本原理,从设计方法、优化策略及实现技术等方面,对基于JTAG的PCB可测性设计进行了研究,给出了具体的... 硬件系统的规模越来越大,复杂程度越来越高,对其进行测试也越来越困难,边界扫描技术很好地解决了传统测试的不足。阐述了JTAG技术的基本原理,从设计方法、优化策略及实现技术等方面,对基于JTAG的PCB可测性设计进行了研究,给出了具体的实现方法,并实现了自动测试系统中数据采集电路板的可测性设计。结果证明该方法有效缩短了测试时间,降低了维修测试费用,具有较大的实用价值。 展开更多
关键词 电路板 边界扫描 板级测试 可测性设计 JTAG
下载PDF
基于CBPSO的板级电路测试性设计优化方法研究 被引量:2
5
作者 吕晓明 刘晓芹 +1 位作者 黄考利 刘耀周 《系统工程学报》 CSCD 北大核心 2010年第6期791-797,共7页
基于边界扫描的板级电路在测试性改善一定条件下,设计复杂性最小化问题属于组合优化问题,同时也是NP-难题.针对该组合优化问题提出了基于混沌二进制粒子群优化的求解方法.该方法在二进制粒子群优化的基础上,对当前最佳粒子以变概率进行... 基于边界扫描的板级电路在测试性改善一定条件下,设计复杂性最小化问题属于组合优化问题,同时也是NP-难题.针对该组合优化问题提出了基于混沌二进制粒子群优化的求解方法.该方法在二进制粒子群优化的基础上,对当前最佳粒子以变概率进行混沌优化,引导粒子跳出局部最优继续在全局范围内搜索,从而克服二进制粒子群的"早熟"收敛.通过实例验证,该算法在优化效果、搜索效率等方面均获得了较好的结果.事实证明,该算法能有效地应用于板级电路的测试性设计优化. 展开更多
关键词 测试性设计 边界扫描 板级电路 混沌优化 二进制粒子群优化
下载PDF
板级电路内建自测试建模技术研究 被引量:1
6
作者 王石记 朱敏 杨春玲 《微计算机信息》 2010年第26期176-178,共3页
板级电路的内建自测试技术使电路具有自测试能力,减少测试周期和测试费用,但是这种电路结构设计与故障诊断难度较大,本文提出了基于多信号模型的板级电路可测性建模方法,并将其应用于板级电路高速数据采集器中。结果证明,大大提高了数... 板级电路的内建自测试技术使电路具有自测试能力,减少测试周期和测试费用,但是这种电路结构设计与故障诊断难度较大,本文提出了基于多信号模型的板级电路可测性建模方法,并将其应用于板级电路高速数据采集器中。结果证明,大大提高了数据采集器的故障检测率和故障隔离率,通过电路本身的控制器还可以实现电路的自测试,本论文的研究成果对各种电子电路的可测性设计具有实际的指导意义。 展开更多
关键词 多信号模型 可测性设计 可测性分析 板级电路
下载PDF
人工降雨径流模型水位采集系统设计 被引量:1
7
作者 张甫宽 刘纯天 《武汉水利电力大学(宜昌)学报》 1997年第3期16-19,共4页
提出土壤径流的一种测试方法,采用STD总线插件板设计数据采集系统,讨论系统结构及功能实现。
关键词 降水径流 人工降雨 水位采集系统
下载PDF
基于PLC与MCGS的三级输送线实验板的设计与实现 被引量:2
8
作者 边娟鸽 田卫明 《大众科技》 2018年第8期15-17,共3页
文章基于PLC与MCGS,采用S7-200PLC作为控制器,MCGS组态软件作为监控软件,设计了三级输送线控制系统,并完成了教学实验版的制作。该实验板被应用到多门一体化课程的教学中,并得到了教师和学生的一致好评。
关键词 三级输送线 实验板 设计
下载PDF
边界扫描技术及其在电路板级测试应用 被引量:3
9
作者 张琳 周拥军 +1 位作者 刘冲 武飞 《电光与控制》 北大核心 2009年第2期60-63,共4页
介绍了边界扫描测试技术的基本原理,提出了边界扫描技术的板级测试策略和整体测试流程,并对扫描链路设计中的具体问题进行分析,最后结合可测试性设计提出了电路板设计时应遵循的原则。
关键词 边界扫描 板级测试 可测试性设计 JTAG
下载PDF
基于标准总线的航电系统测试与维护策略 被引量:3
10
作者 陈晓梅 孟晓风 《航空电子技术》 2005年第4期41-45,共5页
随着航电系统越来越依赖于复杂的电子系统,以及电子产品的微型化,测试成为解决航电系统可靠性和维修性的关键。在分析基于标准测试总线的测试性技术的标准体系之后,介绍了将边界扫描技术应用于板级测试,系统级测试以及产品现场维护的测... 随着航电系统越来越依赖于复杂的电子系统,以及电子产品的微型化,测试成为解决航电系统可靠性和维修性的关键。在分析基于标准测试总线的测试性技术的标准体系之后,介绍了将边界扫描技术应用于板级测试,系统级测试以及产品现场维护的测试性设计的一种方法。 展开更多
关键词 航电系统 测试性设计(DFT) 边界扫描(BS)技术 板级测试 系统级测试
下载PDF
科创板运行中相关风险点与防范研究 被引量:16
11
作者 申万宏源课题组 周冰 +4 位作者 尤左伟 邓浩 袁金华 阚泽超 独旭 《证券市场导报》 CSSCI 北大核心 2020年第1期2-10,20,共10页
科创板试点注册制改革,突出科创定位,通过一系列制度创新以期更有效地促进科技创新,但其功能发挥因现实局限性受到制约。基于逻辑梳理、风险分析与国际经验借鉴,本文提出科创板发展中相关风险防范与顶层设计优化的建议:一是核心目的上,... 科创板试点注册制改革,突出科创定位,通过一系列制度创新以期更有效地促进科技创新,但其功能发挥因现实局限性受到制约。基于逻辑梳理、风险分析与国际经验借鉴,本文提出科创板发展中相关风险防范与顶层设计优化的建议:一是核心目的上,要以增强市场定价机制的功能发挥为核心,促进科技创新;二是监管思路上,要以提升信息披露质量为抓手,构建良好的信息披露生态;三是从长远看,要以优化交易制度和投资者结构为重点,促进二级市场运行行稳致远。 展开更多
关键词 科创板 注册制 信息披露 顶层设计 风险分析
下载PDF
板级设计中硬件连接部分的验证方法探讨
12
作者 蒋媛君 吴秀龙 《电脑知识与技术》 2008年第11X期1496-1497,1510,共3页
基于板极设计高速化,复杂化的发展趋势,缩短设计进入市场时间的方法无疑成为各个设计公司的焦点。现有的EDA工具可以帮助工程师在确定系统框架并完成原理图输入工作后进行电气规范规则等的检查来减少设计错误,但是EDA工具在硬件连接错... 基于板极设计高速化,复杂化的发展趋势,缩短设计进入市场时间的方法无疑成为各个设计公司的焦点。现有的EDA工具可以帮助工程师在确定系统框架并完成原理图输入工作后进行电气规范规则等的检查来减少设计错误,但是EDA工具在硬件连接错误检查方面的功能有所欠缺。本文讨论了一种基于实用报表提取语言的数据库处理工具进行硬件连接检查的新方法的可行性以及优越性。 展开更多
关键词 板级设计 EDA工具 硬件连接检查 PERL语言
下载PDF
51所印制板项目迁址发展探索与实施
13
作者 苏萍贞 杨柳 杨玉娟 《现代工业经济和信息化》 2020年第6期161-162,共2页
首先介绍51所印制板项目异地搬迁的原因和必要性,然后阐述建设目标和建设方案,最后对建设成效进行预估和分析。
关键词 迁址发展 微波印制板 顶层设计 系统规划 双地布局
下载PDF
某前置放大器骚扰功率测试不合格整改案例
14
作者 邵鄂 宁博 《环境技术》 2015年第6期19-22,共4页
介绍了某前置放大器在电子产品认证中经常遇见的骚扰功率测试项目,重点从PCB板级电路EMC设计方面进行测试不合格原因分析,并给出整改对策。并由此案例引出电子产品电磁兼容设计时的注意事项,以图能给电子产品设计工程师提供参考,使其能... 介绍了某前置放大器在电子产品认证中经常遇见的骚扰功率测试项目,重点从PCB板级电路EMC设计方面进行测试不合格原因分析,并给出整改对策。并由此案例引出电子产品电磁兼容设计时的注意事项,以图能给电子产品设计工程师提供参考,使其能以较高概率一次性通过产品认证。 展开更多
关键词 骚扰功率 PCB板级电路 电磁兼容设计 产品认证
下载PDF
基于LabVIEW的变桨控制器板级测试平台设计
15
作者 舒军 《变频器世界》 2012年第3期66-68,88,共4页
基于虚拟仪器技术,研究了变桨控制器板级测试平台的测试原理、下位机程序的设计,提出了一种采用状态机与事件结构相结合的分层设计方法用以提高上位机LabVIEW程序的开发效率,最后针对每项测试任务,采用分多次测试的方法实现了板级测试... 基于虚拟仪器技术,研究了变桨控制器板级测试平台的测试原理、下位机程序的设计,提出了一种采用状态机与事件结构相结合的分层设计方法用以提高上位机LabVIEW程序的开发效率,最后针对每项测试任务,采用分多次测试的方法实现了板级测试软件。该板级测试软件已获得实际应用并验证了按照本文方法设计的板级测试软件在变桨控制器的板级测试中具备效率高、准确性高的优点。 展开更多
关键词 虚拟仪器技术 板级测试平台 程序设计
下载PDF
EDA的发展及其应用
16
作者 王伟 《现代电子》 1999年第4期50-54,共5页
信息产业是21世纪的战略性产业,而EDA技术在其中起着举足轻重的作用。EDA技术的高速发展为各国带来了机遇和挑战。本文较详细地阐述了EDA技术的发展、基本设计方法、高层次的设计和应用,介绍了高速PCB和板级系统仿真技术以及EDA技术在... 信息产业是21世纪的战略性产业,而EDA技术在其中起着举足轻重的作用。EDA技术的高速发展为各国带来了机遇和挑战。本文较详细地阐述了EDA技术的发展、基本设计方法、高层次的设计和应用,介绍了高速PCB和板级系统仿真技术以及EDA技术在我所的应用情况。 展开更多
关键词 电子设备自动化 EDA PCB 电路设计 板级系统仿真
下载PDF
建筑独立基础加防水板的设计初探
17
作者 李志强 《科技情报开发与经济》 2010年第13期158-160,共3页
对独立基础加防水板的受力进行了分析,针对受防水板影响的独立基础计算以及软垫层的设置等问题,提出设计的一些思路。
关键词 独立基础加防水板 抗浮设计水位 板底反力
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部